可編程邏輯
提供權(quán)威的PLD及可編程邏輯器件設(shè)計(jì)應(yīng)用、Altera公司、Xilinx公司資訊和解決方案,包括HDL語(yǔ)言與源代碼、FPGA開(kāi)發(fā)板、EDA工具、FPGA、FPGA軟件等領(lǐng)域。基于VHDL的自動(dòng)售貨機(jī)控制模塊FPGA實(shí)現(xiàn)
本文采用VHDL作為工具描述了自動(dòng)售貨機(jī)控制模塊的邏輯控制電路,并在FPGA上實(shí)現(xiàn)。該自動(dòng)售貨機(jī)能夠根據(jù)投入硬幣額度,按預(yù)定的要求在投入硬幣大于規(guī)定值時(shí)送出飲料并找零。...
基于VHDL和FPGA的非對(duì)稱同步FIFO設(shè)計(jì)實(shí)現(xiàn)
本文采用VHDL描述語(yǔ)言,充分利用Xilinx公司Spartan II FPGA的系統(tǒng)資源,設(shè)計(jì)實(shí)現(xiàn)了一種非對(duì)稱同步FIFO,它不僅提供數(shù)據(jù)緩沖,而且能進(jìn)行數(shù)據(jù)總線寬度的轉(zhuǎn)換。 ...
Cadence Incisive技術(shù)提升FPGA/ASIC設(shè)計(jì)效率
Cadence設(shè)計(jì)系統(tǒng)公司600多種新功能擴(kuò)展了指標(biāo)驅(qū)動(dòng)型驗(yàn)證(MDV)的范圍,幫助工程師實(shí)現(xiàn)更快、更全面的驗(yàn)證閉合與硅實(shí)現(xiàn)。 ...
Verilog HDL與VHDL及FPGA的比較分析
Verilog HDL與VHDL及FPGA的比較分析. Verilog HDL優(yōu)點(diǎn):類似C語(yǔ)言,上手容易,靈活。大小寫敏感。在寫激勵(lì)和建模方面有優(yōu)勢(shì)。...
2011-01-11 標(biāo)簽:FPGAvhdlVerilog HDL 1694
CES 2011賽靈思推出Spartan-6 FPGA消費(fèi)類
全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx)在 2011 年CES消費(fèi)電子展上推出其最受歡迎的 Spartan-6 FPGA 消費(fèi)類視頻套件(Consumer Video Kit)的最新版本。該套件為系統(tǒng)設(shè)計(jì)人員提供了一...
2011-01-11 標(biāo)簽: 895
基于FPGA的RS232異步串行口IP核設(shè)計(jì)
1 引言 數(shù)據(jù)采集系統(tǒng)常需要進(jìn)行異步串行數(shù)據(jù)傳輸。目前廣泛使用的RS232異步串行接口,如...
2011-01-09 標(biāo)簽:FPGA數(shù)據(jù)采集系統(tǒng) 3273
用于PLC的精密信號(hào)處理和數(shù)據(jù)轉(zhuǎn)換芯片
可編程邏輯控制器(PLC)是一種基于計(jì)算機(jī)的緊湊電子系統(tǒng),該系統(tǒng)使用數(shù)字或模擬輸入和輸出模塊控制機(jī)械、處理器和其它的控制模塊。PLC能夠接收(輸入)和發(fā)送(輸出)各...
2011-01-09 標(biāo)簽:plcplc數(shù)據(jù)轉(zhuǎn)換芯片 5865
采用混合信號(hào)FPGA實(shí)現(xiàn)智能化熱管理
引言 傳統(tǒng)上,人們一直采用熱敏電阻、熱耦或分離式溫度測(cè)量芯片來(lái)測(cè)量系統(tǒng)溫度。而且,隨著系統(tǒng)速度越...
利用FPGA的新功能保證視頻設(shè)計(jì)安全性
越來(lái)越多的消費(fèi)應(yīng)用開(kāi)始在設(shè)計(jì)中集成流式視頻,結(jié)果引入了許多標(biāo)準(zhǔn)和專有的加密算法。但是加密方案以及實(shí)現(xiàn)方法不統(tǒng)一導(dǎo)致視頻接收設(shè)備在設(shè)計(jì)和支持方面存在巨大的挑戰(zhàn)...
基于FPGA的絕對(duì)式編碼器通信接口設(shè)計(jì)
0 引言 光電碼盤是一種基本的位置、速度檢測(cè)反饋單元,非常廣泛地應(yīng)用于變頻器、直流伺服、交流伺服等...
基于FPGA的μC/OS-II任務(wù)管理硬件設(shè)計(jì)
實(shí)時(shí)操作系統(tǒng)RTOS(Real Time Operating System)由于具有調(diào)度的實(shí)時(shí)性、響應(yīng)時(shí)間的可確定性、系統(tǒng)高度的可靠性等特點(diǎn),被越來(lái)...
PLC技術(shù)可持續(xù)發(fā)展方向
IEC 61131-3的XML格式及其應(yīng)用 隨著IEC 61131-3標(biāo)準(zhǔn)被廣泛接受,經(jīng)濟(jì)競(jìng)爭(zhēng)的環(huán)境日益嚴(yán)峻,而在工業(yè)控制軟件的開(kāi)發(fā)成本和工程成本日益上升的形勢(shì)下,希望能在不同的軟件開(kāi)發(fā)...
2011-01-05 標(biāo)簽:plc 1071
Xilinx ISE中的DCM的使用
為了滿足同步時(shí)序設(shè)計(jì)的要求,一般在FPGA設(shè)計(jì)中采用全局時(shí)鐘資源驅(qū)動(dòng)設(shè)計(jì)的主時(shí)鐘,以達(dá)到最低的時(shí)鐘抖動(dòng)和延遲。 FPGA全局時(shí)鐘資源一般使用全銅層工藝實(shí)現(xiàn),并設(shè)計(jì)了專用時(shí)...
基于FPGA的光電抗干擾電路設(shè)計(jì)方案
???? 光電靶的基本原理是:當(dāng)光幕內(nèi)的光通量發(fā)生足夠大的變化時(shí),光電傳感器會(huì)響應(yīng)這種變化而產(chǎn)生電信號(hào)。這...
使用Virtex-5 FPGA實(shí)現(xiàn)LTE仿真器
功能強(qiáng)大的可編程邏輯平臺(tái)使得Prisma Engineering公司能夠針對(duì)所有蜂窩網(wǎng)絡(luò)提供可重配置無(wú)線測(cè)試設(shè)備。長(zhǎng)期演進(jìn)(LTE)是...
2010-12-30 標(biāo)簽:FPGA 1007
利用FPGA實(shí)現(xiàn)用戶自定義測(cè)量控制系統(tǒng)
NI LabVIEW是一個(gè)開(kāi)放而靈活的開(kāi)發(fā)環(huán)境,能夠與多種工業(yè)硬件無(wú)縫連接,將基于配置的開(kāi)發(fā)方式和編程語(yǔ)言緊密結(jié)合起來(lái)。而結(jié)合可編程邏輯控制器(PLC)可靠性、PC處理能力以及...
基于FPGA的嵌入式脈象采集儀硬件電路設(shè)計(jì)
脈診作為中醫(yī)最重要的一種診斷方式,具有模糊性、不確定性的特點(diǎn),是近年來(lái)中醫(yī)現(xiàn)代化研究中的熱點(diǎn)。隨著電子、計(jì)算機(jī)技術(shù)的快速進(jìn)步,將嵌入式技術(shù)、 FPGA技術(shù)、IP核...
面向?qū)ΨQ多核體系結(jié)構(gòu)的FPGA仿真模型
本文提出了一種面向?qū)ΨQ體系結(jié)構(gòu)的FPGA仿真模型,該模型的核心設(shè)計(jì)思想是:分時(shí)復(fù)用仿真系統(tǒng)中的一個(gè)單元來(lái)仿真目標(biāo)系統(tǒng)中多個(gè)...
2010-12-21 標(biāo)簽:FPGA 1062
基于FPGA+DSP技術(shù)的Bayer格式實(shí)時(shí)圖像處理系統(tǒng)
高分辨率圖像實(shí)時(shí)處理在通信、醫(yī)學(xué)、軍事、航天航空、信息安全等領(lǐng)域有著廣泛的應(yīng)用和發(fā)展。在圖像實(shí)時(shí)處理的過(guò)程中,下層圖像預(yù)處理的數(shù)據(jù)量大,運(yùn)算簡(jiǎn)單,但是要...
基于Spartan-3 FPGA的DSP功能實(shí)現(xiàn)方案
Spartan-3FPGA能以突破性的價(jià)位點(diǎn)實(shí)現(xiàn)嵌入式DSP功能。本文闡述了Spartan-3 FPGA針...
基于Matlab的FIR濾波器的優(yōu)化設(shè)計(jì)方法
通過(guò)實(shí)例介紹了基于Matlab的FIR濾波器的優(yōu)化設(shè)計(jì)方法。3種結(jié)果比較發(fā)現(xiàn),在同樣階數(shù)下,優(yōu)化設(shè)計(jì)可以獲得最...
基于TalusVortexFX的32/28納米節(jié)點(diǎn)設(shè)計(jì)方案
前言 目前的高端ASIC/ASSP/SoC器件開(kāi)發(fā)商可考慮分為三大類:主流、早期采用者和技術(shù)領(lǐng)導(dǎo)者。在寫這篇文章的時(shí)候,主流開(kāi)發(fā)商正致力于65納米技術(shù)節(jié)點(diǎn)設(shè)計(jì),早期...
2010-12-15 標(biāo)簽: 837
基于FPGA的誘發(fā)電位儀完整系統(tǒng)設(shè)計(jì)
摘要:設(shè)計(jì)了基于FPGA的誘發(fā)電位儀完整系統(tǒng)。首先給出了整個(gè)誘發(fā)電位儀的總體設(shè)計(jì),討論了FPGA作為主芯片的各模塊集成設(shè)計(jì),在此...
FPGA Editor應(yīng)用技巧
工程師在設(shè)計(jì)過(guò)程中,經(jīng)常需要一定的創(chuàng)造力(你不妨稱之為數(shù)字管道膠帶)才能夠保證設(shè)計(jì)的順利完成。過(guò)去8年時(shí)間里,我曾經(jīng)目睹許多優(yōu)秀工程師利用這一方法出色地完成了許...
2010-12-11 標(biāo)簽:FPGA 3533
AFDX-ES SoC驗(yàn)證平臺(tái)的構(gòu)建與實(shí)現(xiàn)
摘 要: 以SoC軟硬件協(xié)同設(shè)計(jì)方法學(xué)及驗(yàn)證方法學(xué)為指導(dǎo),系統(tǒng)介紹了以ARM9為核心的AFDX-ES SoC設(shè)計(jì)過(guò)程中,軟硬件協(xié)同設(shè)計(jì)和驗(yàn)證平臺(tái)的構(gòu)建過(guò)程及具體實(shí)施。應(yīng)用實(shí)踐表明該...
PSTN短消息終端SoC系統(tǒng)的軟硬件設(shè)計(jì)
1 概述 PSTN短消息終端SoC是為固定電話網(wǎng)短消息業(yè)務(wù)而設(shè)計(jì)的一種數(shù)字終端處理芯片。片上集成了微...
TI推出針對(duì)電機(jī)啟動(dòng)的首款評(píng)估套件DRV8412-C2-KI
日前,德州儀器 (TI) 宣布推出針對(duì)電機(jī)啟動(dòng)的新一代系列可擴(kuò)展評(píng)估平臺(tái)中的首款...
2010-12-06 標(biāo)簽:可擴(kuò)展評(píng)估電機(jī)啟動(dòng) 1466
基于FPGA的高速卷積的硬件設(shè)計(jì)實(shí)現(xiàn)
在數(shù)字信號(hào)處理領(lǐng)域,離散時(shí)間系統(tǒng)的輸出響應(yīng),可以直接由輸入信號(hào)與系統(tǒng)單位沖激響應(yīng)的離散卷積得到。離散卷積在電子通信領(lǐng)域應(yīng)用廣泛,是工程應(yīng)用的基礎(chǔ)。如果直...
DDS原理及基于FPGA的實(shí)現(xiàn)
直接數(shù)字頻率合成技術(shù)(Direct Digital Synthesis,DDS)是一種從相位概念出發(fā)直接合成所需要的波形的新的全數(shù)字頻率合成...
模擬/數(shù)字混合信號(hào)大規(guī)模集成芯片(LSI) MM8000系列
Mitsumi模擬-數(shù)字混合SoC(analog-digital System on Chip)MM8000系列產(chǎn)品是一款擁有高精度模擬性能的模擬/數(shù)字混合信號(hào)消費(fèi)類...
2010-12-01 標(biāo)簽:混合信號(hào) 2473
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |


































