日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>

可編程邏輯

提供權(quán)威的PLD及可編程邏輯器件設(shè)計(jì)應(yīng)用、Altera公司、Xilinx公司資訊和解決方案,包括HDL語(yǔ)言與源代碼、FPGA開(kāi)發(fā)板、EDA工具、FPGA、FPGA軟件等領(lǐng)域。
基于SYSTEM C的FPGA設(shè)計(jì)方法

基于SYSTEM C的FPGA設(shè)計(jì)方法

摘 要: 隨著VLSI的集成度越來(lái)越高,設(shè)計(jì)也越趨復(fù)雜。傳統(tǒng)的設(shè)計(jì)方法如原理圖輸入、HDL語(yǔ)言描述在進(jìn)行復(fù)雜系統(tǒng)設(shè)計(jì)時(shí),設(shè)計(jì)效率往往比較低。特別是在...

2009-06-20 標(biāo)簽:FPGA 606

Verilog HDL語(yǔ)言在FPGA/CPLD開(kāi)發(fā)中的應(yīng)用

Verilog HDL語(yǔ)言在FPGA/CPLD開(kāi)發(fā)中的應(yīng)用

摘 要:通過(guò)設(shè)計(jì)實(shí)例詳細(xì)介紹了用Verilog HDL語(yǔ)言開(kāi)發(fā)FPGA/CPLD的方法,并通過(guò)與其他各種輸入方式的比較,顯示出使用Verilog HDL語(yǔ)言的優(yōu)越性。 ...

2009-06-20 標(biāo)簽:FPGAVerilog 2392

Lattice公司的系統(tǒng)內(nèi)可編程PLD

Lattice公司的系統(tǒng)內(nèi)可編程PLD

摘要:本文以Lattice公司的ispLSI系列器件為例,介紹了系統(tǒng)內(nèi)可編程(ISP)及其使用方法    關(guān)鍵詞:可編程邏輯器件(PLD)  數(shù)字系統(tǒng)  ispLSI ...

2009-06-20 標(biāo)簽:PLD 2571

ispPAC10在系統(tǒng)可編程模擬器及其應(yīng)用

ispPAC10在系統(tǒng)可編程模擬器及其應(yīng)用

摘要:ispPAC10是美國(guó)Lattice公司最新推出的模擬電路在系統(tǒng)可編程器件,它為電子電路設(shè)計(jì)者進(jìn)行電路設(shè)計(jì)提供了一條有效的新途徑。文中介紹了ispPAC模擬電路在系統(tǒng)可編程器件...

2009-06-20 標(biāo)簽:ispPAC10 1923

基于TRAC器件的鎖相環(huán)設(shè)計(jì)研究

基于TRAC器件的鎖相環(huán)設(shè)計(jì)研究

摘要: 以TRAC020LH完全可重配置模擬器件和TRAC開(kāi)發(fā)軟件為基礎(chǔ),設(shè)計(jì)模擬鎖相環(huán);給出仿真結(jié)果和利用PIC單片機(jī)對(duì)器件進(jìn)行配置的應(yīng)用電路。該鎖相環(huán)成功應(yīng)用于逆變...

2009-06-20 標(biāo)簽:模擬電路鎖相環(huán)trac020lh模擬電路模擬電路模擬電路鎖相環(huán) 1403

可編程模擬器件原理與開(kāi)發(fā)

可編程模擬器件原理與開(kāi)發(fā)

摘要:介紹了可編程模擬器件的基本原理和開(kāi)發(fā)流程。列舉了主流器件系列,并說(shuō)明其核心技術(shù)。展望了可編程模擬器件的發(fā)展前景。 關(guān)鍵詞:...

2009-06-20 標(biāo)簽:可編程模擬器件 1677

用SignalTap嵌入邏輯分析儀驗(yàn)證PLD設(shè)計(jì)

用SignalTap嵌入邏輯分析儀驗(yàn)證PLD設(shè)計(jì)

要說(shuō)ASIC設(shè)計(jì)者的經(jīng)驗(yàn)有所提示的話,那么將來(lái)的百萬(wàn)門(mén)級(jí)可編程邏輯設(shè)計(jì)中驗(yàn)證會(huì)耗費(fèi)大半的設(shè)計(jì)周期。隨著設(shè)計(jì)復(fù)雜度的增加,傳統(tǒng)的設(shè)計(jì)驗(yàn)證方...

2009-06-20 標(biāo)簽:SignalTap 1440

利用MATLAB增強(qiáng)MAX+PLUS II的仿真功能

利用MATLAB增強(qiáng)MAX+PLUS II的仿真功能

?摘 要: 介紹了一種利用工具軟件MATLAB強(qiáng)大的數(shù)學(xué)功能來(lái)增強(qiáng)ALTERA公司的可編程邏輯器件設(shè)計(jì)軟件MAX+PLUSII的仿真功能、提高設(shè)計(jì)品質(zhì)的方法,有較強(qiáng)的針對(duì)性。 ???...

2009-06-20 標(biāo)簽:matlab可編程邏輯器件 1145

提高電子系統(tǒng)設(shè)計(jì)自動(dòng)化的一種方法

提高電子系統(tǒng)設(shè)計(jì)自動(dòng)化的一種方法

摘要:隨著技術(shù)的進(jìn)步,電子系統(tǒng)的設(shè)計(jì)對(duì)自動(dòng)化程度的要求越來(lái)越高。然而將自己設(shè)計(jì)的半定制電路芯片加入到PCB板的設(shè)計(jì)中,仍是一件十分繁瑣的工作。針對(duì)這一問(wèn)題...

2009-06-20 標(biāo)簽:pcb電子系統(tǒng) 799

基于多種EDA工具的FPGA設(shè)計(jì)

基于多種EDA工具的FPGA設(shè)計(jì)

摘要:介紹了利用多種EDA工具進(jìn)行FPGA設(shè)計(jì)的實(shí)現(xiàn)原理及方法,其中包括設(shè)計(jì)輸入、綜合、功能仿真、實(shí)現(xiàn)、時(shí)序仿真、配置下載等具體內(nèi)容。并以實(shí)際操作介紹了...

2009-06-20 標(biāo)簽:FPGA 710

片上系統(tǒng)(SOC)設(shè)計(jì)與EDA

要:利用EDA工具和硬件描述語(yǔ)言(HDL),根據(jù)產(chǎn)品的特定要求設(shè)計(jì)性能價(jià)格比高的片上系統(tǒng),是目前國(guó)際上廣泛使用的方法。與傳統(tǒng)的設(shè)計(jì)方法不同,在設(shè)計(jì)開(kāi)始階段并不一定需要...

2009-06-20 標(biāo)簽:eda 1367

低功耗FPGA設(shè)計(jì)技術(shù)

低功耗FPGA設(shè)計(jì)技術(shù)

一、前言    隨著系統(tǒng)功率預(yù)算的不斷緊縮,迫切需要新型低功率元器件。對(duì)通信基礎(chǔ)設(shè)施而言...

2009-06-20 標(biāo)簽:FPGA 815

低電壓PLD/FPGA的供電設(shè)計(jì)

低電壓PLD/FPGA的供電設(shè)計(jì)

由于半導(dǎo)體制造工藝的原因,低電壓器件的成本比傳統(tǒng)5V器件更低,性能更優(yōu),加上多數(shù)器件的I/O腳可以兼容5v/3.3v TTL電平,可以直接使用在原有系統(tǒng)中,所以各...

2009-06-20 標(biāo)簽:FPGAPLD 1256

從FPGA轉(zhuǎn)換到門(mén)陣列

從FPGA轉(zhuǎn)換到門(mén)陣列

概述    從FPGA或PLD轉(zhuǎn)換到門(mén)陣是經(jīng)濟(jì)高效的,有時(shí)甚至只需幾百個(gè)單元就能實(shí)現(xiàn)。這已經(jīng)引起越來(lái)越多設(shè)計(jì)者提出同樣的問(wèn)題:這種轉(zhuǎn)換設(shè)計(jì)需要什么后續(xù)技術(shù)...

2009-06-20 標(biāo)簽:FPGA 613

用多片F(xiàn)PGA 進(jìn)行ASIC 設(shè)計(jì)驗(yàn)證的分區(qū)和綜合技術(shù)

用多片F(xiàn)PGA 進(jìn)行ASIC 設(shè)計(jì)驗(yàn)證的分區(qū)和綜合技術(shù)

WCDMA文章列表:WiMAX與HSDPA優(yōu)勢(shì)比較?  USB:淺談USB閃存盤(pán)與PIC微控制器系統(tǒng)的連接3G知識(shí)普及:3G研發(fā)歷史本文將介紹,如何在專業(yè)的驗(yàn)證軟件Certify 的幫助下,...

2009-06-20 標(biāo)簽:FPGA 1664

基于SRAM的可重配置電路

基于SRAM的可重配置電路

基于SRAM的可重配置PLD(可編程邏輯器件)的出現(xiàn),為系統(tǒng)設(shè)計(jì)者動(dòng)態(tài)改變運(yùn)行電路中PLD的邏輯功能創(chuàng)造了條件。PLD使用SRAM單元來(lái)保存字的配置數(shù)據(jù)決...

2009-06-20 標(biāo)簽:sramPLD 1248

PSD813F2在FPGA配置中的應(yīng)用

PSD813F2在FPGA配置中的應(yīng)用

摘要:可編程外圍器件PSD應(yīng)用于單片機(jī)系統(tǒng)后,簡(jiǎn)化了單片機(jī)外圍電路的設(shè)計(jì),增加了系統(tǒng)的可靠性;利用PSD與單片機(jī)組成的系統(tǒng),通過(guò)計(jì)算機(jī)串口對(duì)FPGA進(jìn)行實(shí)時(shí)...

2009-06-20 標(biāo)簽:FPGA 771

基于單片機(jī)的復(fù)雜可編程邏輯器件快速配置方法

摘要:介紹基于SRAM的可重配置CPLD的原理,通過(guò)對(duì)多種串行配置的比較,提出了由單片機(jī)和FLASH存儲(chǔ)器組成的串行配置方式,并從系統(tǒng)復(fù)雜度、可靠性和經(jīng)濟(jì)性等方面進(jìn)行了比...

2009-06-20 標(biāo)簽:單片機(jī) 751

用PowerPC860實(shí)現(xiàn)FPGA配置

用PowerPC860實(shí)現(xiàn)FPGA配置

摘要:介紹如何用PowerPC860(MPC860)進(jìn)行FPGA(Xilinx的Virtex-II系列)的配置;給出進(jìn)行FPGA配置所需的詳細(xì)時(shí)序圖和原理圖。本配置基本原理對(duì)其它FPGA的配置也適用。 ...

2009-06-20 標(biāo)簽:FPGA 1226

基于LonWorks的在系統(tǒng)編程技術(shù)

基于LonWorks的在系統(tǒng)編程技術(shù)

  摘要:LonWorks技術(shù)的應(yīng)用使得在系統(tǒng)編程的內(nèi)涵得以更充分的體現(xiàn)。本文在概要介紹ISP以及LonWorks技術(shù)的基礎(chǔ)上,詳細(xì)說(shuō)明采用基...

2009-06-20 標(biāo)簽:LonWorks 972

ALTERA CPLD器件的配置與下載

一、 配置方式   ALTERA CPLD器件的配置方式主要分為兩大類:主動(dòng)配置方式和被動(dòng)方式。主動(dòng)配置方式由CPLD器件引導(dǎo)配置操作過(guò)程,它控制著外部存儲(chǔ)器和...

2009-06-20 標(biāo)簽:cpldAltera 2730

FPGA器件的在線配置方法

FPGA器件的在線配置方法

摘要: 介紹基于SRAM LUT結(jié)構(gòu)的FPGA器件的上電配置方式;著重介紹采用計(jì)算機(jī)串口下載配置數(shù)據(jù)的方法和AT89C2051單片機(jī)、串行EEPROM組成的串行配置系統(tǒng)的設(shè)計(jì)方法及...

2009-06-20 標(biāo)簽:FPGA器件 1385

FPGA芯片APA150及其應(yīng)用

FPGA芯片APA150及其應(yīng)用

摘要:APA150是Actel公司推出的第二代基于Flash的可編程FPGA器件系列ProASIC Plus中的一種,非常適合替代ASIC用于航空、消費(fèi)電子、工業(yè)控制、網(wǎng)絡(luò)和通信市場(chǎng)...

2009-06-20 標(biāo)簽:FPGA 1895

PicoBlaze處理器IP Core的原理與應(yīng)用

PicoBlaze處理器IP Core的原理與應(yīng)用

摘要:詳細(xì)分析8位微處理器IP core PicoBlaze的結(jié)構(gòu)、原理與設(shè)計(jì)方案;介紹PicoBlaze的指令集和調(diào)試工具pblazeIDE,討論P(yáng)icoBlaze的編程方案和應(yīng)用設(shè)計(jì)實(shí)例;列...

2009-06-20 標(biāo)簽:處理器IP核 1055

低壓CPLD的混合電壓系統(tǒng)設(shè)計(jì)

低壓CPLD的混合電壓系統(tǒng)設(shè)計(jì)

摘要: 較詳細(xì)地闡述不同邏輯電平的接口原理。以低壓CPLD EPM7512A為例,給出在混合電壓系統(tǒng)中的具體設(shè)計(jì)方案。 關(guān)鍵詞: 低壓CPLD 邏輯電平 ...

2009-06-20 標(biāo)簽:cpld 1187

ACEX 1K系列CPLD配置方法探討

ACEX 1K系列CPLD配置方法探討

摘 要 :介紹ACEX 1K系列器件的配置方法,對(duì)幾種方法進(jìn)行了分析對(duì)比,并著重論述了應(yīng)用配置器件配置 ACEX 1K系列器件的優(yōu)點(diǎn)。 關(guān)鍵詞 :CPL...

2009-06-20 標(biāo)簽:cpld 831

多種EDA工具的FPGA協(xié)同設(shè)計(jì)

摘 要:在FPGA開(kāi)發(fā)的各個(gè)階段,市場(chǎng)為我們提供了很多優(yōu)秀的EDA工具。面對(duì)眼花繚亂的EDA工具,如何充分利用各種工具的特點(diǎn),并規(guī)劃好各種工具的協(xié)同使用,對(duì)FPGA...

2009-06-20 標(biāo)簽:FPGA 958

對(duì)PLD進(jìn)行邊界掃描(JTAG)故障診斷

對(duì)PLD進(jìn)行邊界掃描(JTAG)故障診斷

摘要: 結(jié)合自適應(yīng)算法、CX-TB導(dǎo)通測(cè)試算法以及二進(jìn)制計(jì)數(shù)測(cè)試序列,給出了用軟件控制EPM9320LC84邊界掃描鏈路,以輸出圖形并采集引腳對(duì)圖形的響應(yīng),然后通過(guò)比...

2009-06-20 標(biāo)簽:PLDepm9320lc84PLD 1535

在系統(tǒng)可編程通用數(shù)字開(kāi)關(guān)ispGDS14的原理及應(yīng)用

摘要: 介紹了Lattice公司生產(chǎn)的在系統(tǒng)可編程通用數(shù)字開(kāi)關(guān)芯片ispGDS14的內(nèi)部結(jié)構(gòu)和性能特點(diǎn),并通過(guò)實(shí)例說(shuō)明了在GDS開(kāi)發(fā)環(huán)境下對(duì)ispGDS14進(jìn)行編程的方法。 ...

2009-06-20 標(biāo)簽: 1188

基于MicroBlaze軟核的FPGA片上系統(tǒng)設(shè)計(jì)

基于MicroBlaze軟核的FPGA片上系統(tǒng)設(shè)計(jì)

摘要: 分析軟處理器MicroBlaze的體系結(jié)構(gòu),給出MicroBlaze內(nèi)核在軟件無(wú)線電系統(tǒng)中的應(yīng)用,實(shí)現(xiàn)SOPC(可編程系統(tǒng)芯片)。 關(guān)鍵詞: FPGA IP Core SOP...

2009-06-20 標(biāo)簽:MicroBlaze 3689

編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題

资中县| 金阳县| 浠水县| 广昌县| 宣武区| 类乌齐县| 中西区| 西和县| 鲁山县| 三亚市| 汾阳市| 吉林市| 南漳县| 惠东县| 稻城县| 十堰市| 濮阳县| 罗田县| 英吉沙县| 酉阳| 广元市| 林西县| 玉林市| 赞皇县| 冷水江市| 浦县| 达孜县| 荔波县| 隆昌县| 上高县| 赤峰市| 淮滨县| 隆回县| 全南县| 永兴县| 科技| 红河县| 苍山县| 晋宁县| 包头市| 延川县|