可編程邏輯
提供權(quán)威的PLD及可編程邏輯器件設(shè)計應(yīng)用、Altera公司、Xilinx公司資訊和解決方案,包括HDL語言與源代碼、FPGA開發(fā)板、EDA工具、FPGA、FPGA軟件等領(lǐng)域。分層驗證法在基于AMBA系統(tǒng)中的應(yīng)用
分層驗證法在基于AMBA系統(tǒng)中的應(yīng)用 在基于AMBA(Advanced Microcontroller Bus Architecture,先進(jìn)的微控制器總線體系結(jié)構(gòu))的系統(tǒng)中,用戶設(shè)計的模塊和第三方IP模塊與AMBA AHB(Advanced High-p...
2009-03-28 標(biāo)簽:AMBA 1083
準(zhǔn)時性—高級定制設(shè)計的要求
準(zhǔn)時性——高級定制設(shè)計的要求 在過去10年間,對從事模擬、定制數(shù)字、RF和混合信號設(shè)計的公司需求呈現(xiàn)出了指數(shù)增長。效益以及競爭正迫使定制設(shè)計隊伍采納先進(jìn)工...
VCS OBC技術(shù)的評估
當(dāng)前,設(shè)計驗證已經(jīng)成為半導(dǎo)體芯片設(shè)計過程所面臨的主要難題之一。如何確認(rèn)芯片能夠在相關(guān)應(yīng)用中正確運(yùn)行呢?除了要面對需要寫出盡可能多的測試來驗證芯片的各方面功能...
2009-03-28 標(biāo)簽:OBC 1568
可以解決眾多封裝難題的CSP-ASIP
可以解決眾多封裝難題的CSP-ASIP 無線手持設(shè)備、掌上電腦以及其他移動電子設(shè)備的增加導(dǎo)致了消費(fèi)者對各種小外形、特征豐富產(chǎn)品的需要。為了滿足越來越小的器件同時具有...
2009-03-28 標(biāo)簽:ASIP 1377
CPLD在多路高速同步數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
CPLD在多路高速同步數(shù)據(jù)采集系統(tǒng)中的應(yīng)用 CPLD(Complex Programmable Logic Device,復(fù)雜可編程邏輯器件)是在傳統(tǒng)的PAL、GAL基礎(chǔ)上發(fā)展而來的,具有多種工作方式...
M序列偽隨機(jī)碼在測距回答概率控制中的應(yīng)用
M序列偽隨機(jī)碼在測距回答概率控制中的應(yīng)用 測距器(Distance Measuring Equipment)系統(tǒng)分為機(jī)載詢問器和地面應(yīng)答器兩部分。其測距原理為二次雷達(dá)測距原理...
2009-03-28 標(biāo)簽: 1915
基于單片機(jī)的復(fù)雜可編程邏輯器件快速配置方法
基于單片機(jī)的復(fù)雜可編程邏輯器件快速配置方法 基于SRAM(靜態(tài)隨機(jī)存儲器)的可重配置PLD(可編程邏輯器件)的出現(xiàn),為系統(tǒng)設(shè)計者動態(tài)改變運(yùn)行電路...
Xilinx公司FPGA設(shè)計技術(shù)問答精選
問:我在ISE4.1中,用fpga express verilog編譯的某些文件,用modelsimxe只能前仿,不能后仿,不知5.1i是否有改進(jìn)? 答: 4.1i支持用Modelsim XE實現(xiàn)行為級仿真和時間仿真...
2009-03-28 標(biāo)簽:Xilinx 1842
CPLD器件在時間統(tǒng)一系統(tǒng)中的應(yīng)用
CPLD器件在時間統(tǒng)一系統(tǒng)中的應(yīng)用 隨著電子技術(shù)的發(fā)展,對遙測信號的幀結(jié)構(gòu)的可編程度、集成度的要求越來越高,用于時間統(tǒng)一系統(tǒng)的B碼源的設(shè)計也趨于高度集成化。為了...
2009-03-28 標(biāo)簽:cpld 1099
錯誤檢測與糾正電路的設(shè)計與實現(xiàn)
錯誤檢測與糾正電路的設(shè)計與實現(xiàn) 在一些電磁環(huán)境比較惡劣的情況下,一些大規(guī)模集成電路常常會受到干擾,導(dǎo)致不能正常工作。特別是像RAM這種利用雙穩(wěn)態(tài)進(jìn)行存儲的器...
RS編譯碼的硬件解決方案
差錯控制編碼技術(shù)對改善誤碼率、提高通信的可靠性具重要作用。RS碼既可以糾正隨機(jī)錯誤,又可以糾正突發(fā)錯誤,具有很強(qiáng)的糾錯能力,在通信系統(tǒng)中應(yīng)用廣...
2009-03-28 標(biāo)簽:RS碼 984
非定長碼高速實時拼接專用集成電路的研制
非定長碼高速實時拼接專用集成電路的研制 在數(shù)字圖像、視頻、語音等數(shù)據(jù)壓縮應(yīng)用中,經(jīng)常使用熵編碼,例如Huffman編碼、RICE編碼、算術(shù)編碼等。而這...
2009-03-28 標(biāo)簽:APEX 966
CPU卡中T=0通訊協(xié)議的分析與實現(xiàn)
IC卡的應(yīng)用越來越廣泛,從存儲卡到邏輯加密卡,目前CPU卡已經(jīng)逐漸在應(yīng)用中占據(jù)主導(dǎo)地位。CPU卡根據(jù)通訊協(xié)議可分為兩種:接觸式和非接觸式。接觸式CPU卡主...
數(shù)值計算中Bcd碼校驗電路的分析與設(shè)計
數(shù)值計算中Bcd碼校驗電路的分析與設(shè)計 引言 微處理器的工作過程是大量數(shù)據(jù)的輸入--運(yùn)算--輸出的過程,其中相當(dāng)數(shù)量的數(shù)據(jù)使用十進(jìn)制形式表達(dá)。使用者希望微...
基于SPW-FSM Editor的CPM調(diào)制器的建模
基于SPW-FSM Editor的CPM調(diào)制器的建模 CPM調(diào)制是一種非線性有記憶調(diào)制方式,其信號內(nèi)在的狀態(tài)轉(zhuǎn)移特性更適合于用有限狀態(tài)機(jī)(FSM)來描述。SPW的FSM Editor是一個簡單易用的FSM建模...
2009-03-28 標(biāo)簽:調(diào)制器 1303
帶有飽和處理功能的并行乘加單元設(shè)計
帶有飽和處理功能的并行乘加單元設(shè)計 本文介紹了一種48bit+24bit×24bit帶飽和處理的MAC單元設(shè)計。在乘法器的設(shè)計中,采用改進(jìn)的booth 算法來減少部分積的數(shù)目,用由壓縮單...
測試小型存儲器陣列的新方法
隨著半導(dǎo)體工藝不斷地進(jìn)步,那些原本存在芯片中的大型存儲器會轉(zhuǎn)變成數(shù)十或數(shù)百個小型的存儲器陣列,并且散布在芯片中各個角落。這些陣列有的是寄存器堆,F(xiàn)IFO,或者...
2009-03-28 標(biāo)簽:存儲器 671
容錯系統(tǒng)中的自校驗技術(shù)及實現(xiàn)方法
容錯系統(tǒng)中的自校驗技術(shù)及實現(xiàn)方法 闡述了自校驗技術(shù)在容錯系統(tǒng)中的作用,給出了自校驗網(wǎng)絡(luò)實現(xiàn)原理及實現(xiàn)方法,指出用VHDL語言結(jié)合FPGA/CPLD是實現(xiàn)大規(guī)模自校...
2009-03-28 標(biāo)簽:容錯技術(shù) 1121
提高電子系統(tǒng)設(shè)計自動化的一種方法
隨著技術(shù)的進(jìn)步,電子系統(tǒng)的設(shè)計對自動化程度的要求越來越高。然而將自己設(shè)計的半定制電路芯片加入到PCB板的設(shè)計中,仍是一件十分繁瑣的工作。針對這一問題提出了一種...
2009-03-28 標(biāo)簽:電子系統(tǒng)eda 735
CMOS和模擬器件電路的晶體管設(shè)計新方法
CMOS和模擬器件電路的晶體管設(shè)計新方法 日本廣島大學(xué)(University of Hiroshima)和日本半導(dǎo)體技術(shù)理論研究中心(STARC)共同披露了一種適用于CMOS和模擬器件電路的晶體管設(shè)計...
2009-03-28 標(biāo)簽:模擬器 766
可編程模擬IC之考慮
可編程模擬IC之考慮 模擬電路的設(shè)計與處理器、FPGA和PLD的設(shè)計,在體系結(jié)構(gòu)上有著本質(zhì)的不同。對模擬電路只要你定了電路的拓樸布局和參數(shù),該電路的信號處理功能也就...
有利于驗證未測試功能的RTL緩沖器插入和故障分級技術(shù)
有利于驗證未測試功能的RTL緩沖器插入和故障分級技術(shù) 目前,集成電路的設(shè)計周期要求更短,但是規(guī)模卻更大,結(jié)構(gòu)更復(fù)雜,提高芯片的測試覆蓋率成為人們關(guān)注的焦點之...
2009-03-28 標(biāo)簽:緩沖器 935
用單片機(jī)配置CPLD器件
用單片機(jī)配置CPLD器件 ALTERA公司的可編程序邏輯器件APEX20K、FLEX10K和FLEX6000雖應(yīng)用廣泛,但由于其內(nèi)部采用SRAM存儲配置數(shù)據(jù),每次系統(tǒng)上電時,必須用配置芯片對其進(jìn)行配置...
2009-03-28 標(biāo)簽:cpld 1488
xc9572應(yīng)用
xc9572應(yīng)用 介紹了HDB3編解碼的原理和方法,給出了用CPLD(Complex Programmable Logic Device)實現(xiàn)E1信號HDB3編解碼的方法,同時給出了它的實現(xiàn)原理圖,最后給出...
2009-03-28 標(biāo)簽:xc9572 6338
狀態(tài)機(jī)舉例
狀態(tài)機(jī)舉例 你可以指定狀態(tài)寄存器和狀態(tài)機(jī)的狀態(tài)。以下是一個有四種狀態(tài)的普通狀態(tài)機(jī)。 // These are the symbolic names for states// 定義狀態(tài)的符號名稱parameter [1...
2009-03-28 標(biāo)簽:狀態(tài)機(jī) 1233
PicoBlaze處理器IP Core的原理與應(yīng)用
PicoBlaze處理器IP Core的原理與應(yīng)用 詳細(xì)分析8位微處理器IP core PicoBlaze的結(jié)構(gòu)、原理與設(shè)計方案;介紹PicoBlaze的指令集和調(diào)試工具pblazeIDE,討論P(yáng)icoBlaze的編程方案和應(yīng)用設(shè)計實...
Xilinx Foundation F3.1的結(jié)構(gòu)及設(shè)計流程
Xilinx Foundation F3.1的結(jié)構(gòu)及設(shè)計流程 介紹了Xilinx Foundation F3.1可編程器件開發(fā)工具軟件的組成和功能,同時介紹了該軟件工具中設(shè)計入口工具和設(shè)計實現(xiàn)工具的主要功能...
2009-03-28 標(biāo)簽:Xilinx 2015
用XC9572實現(xiàn)HDB3編解碼設(shè)計
用XC9572實現(xiàn)HDB3編解碼設(shè)計 介紹了HDB3編解碼的原理和方法,給出了用CPLD(Complex Programmable Logic Device)實現(xiàn)E1信號HDB3編解碼的方法,同時給出了它的實現(xiàn)原...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |

































