日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA外設(shè)/外圍電路>

FPGA外設(shè)/外圍電路

電子發(fā)燒友網(wǎng)FPGA外設(shè)/外圍電路欄目提供全球最前沿最新fpga外圍電路,plc外圍電路,fpga電路等與FPGA設(shè)計所需的所有最新行業(yè)新聞、產(chǎn)品信息及技術(shù)熱點方案。
基于FPGA平臺的手持式頻譜分析儀的設(shè)計原理

基于FPGA平臺的手持式頻譜分析儀的設(shè)計原理

 頻譜分析儀可以方便設(shè)計人員確定干擾信號的頻率范圍,以便選擇合理的濾波方案,但一般的頻譜分析儀體積較大,不便于工業(yè)現(xiàn)場使用,因此設(shè)計手持式頻譜分析儀,便于攜帶,功耗低,可...

2015-07-27 標(biāo)簽:低通濾波器頻譜分析儀FPGA平臺手持式頻譜分析儀FFT分析法 3260

基于FPGA與PCI總線的并行計算平臺設(shè)計實現(xiàn)

基于FPGA與PCI總線的并行計算平臺設(shè)計實現(xiàn)

  當(dāng)前對于各種加密算法。除了有針對性的破解算法,最基本的思想就是窮舉密鑰進行匹配,通常稱為暴力破解算法。由于暴力破解算法包含密鑰個數(shù)較多,遍歷的時間超過實際可接受的范圍...

2015-07-01 標(biāo)簽:FPGAPCImd5 3593

迎接可穿戴設(shè)備時代的設(shè)計挑戰(zhàn)

可穿戴電子設(shè)備對設(shè)計工程師提出了前所未有的挑戰(zhàn)—設(shè)計工程師需要在沒有專用芯片組或標(biāo)準(zhǔn)化架構(gòu)的情況下創(chuàng)建智能、緊湊和多功能的產(chǎn)品。由于專用芯片組(標(biāo)準(zhǔn)化架構(gòu))的缺失,設(shè)計工...

2015-06-17 標(biāo)簽:FPGAASSP可穿戴設(shè)備 1240

SiC Mosfet管特性及其專用驅(qū)動電源

本文簡要比較了下SiC Mosfet管和Si IGBT管的部分電氣性能參數(shù)并分析了這些電氣參數(shù)對電路設(shè)計的影響,并且根據(jù)SiC Mosfet管開關(guān)特性和高壓高頻的應(yīng)用環(huán)境特點,推薦了金升陽可簡化設(shè)計隔離驅(qū)動...

2015-06-12 標(biāo)簽:隔離驅(qū)動電路QA01CQA01C隔離驅(qū)動電路驅(qū)動電源模塊 5411

EFT干擾:如何避開產(chǎn)品設(shè)計中的彎路

EFT干擾:如何避開產(chǎn)品設(shè)計中的彎路

從EFT的特性及本質(zhì)問題出發(fā),分析產(chǎn)品的EFT干擾路徑,并采取相應(yīng)濾波及阻斷措施,使電源端口的脈沖群干擾傳導(dǎo)或輻射到用電單元時,不會影響用電設(shè)備的正常工作。這樣來實現(xiàn)產(chǎn)品整個抗擾...

2015-06-11 標(biāo)簽:emc外圍電路EFT 5878

基于FPGA的步進電機控制系統(tǒng)的設(shè)計方案

基于FPGA的步進電機控制系統(tǒng)的設(shè)計方案

 步進電機是將電脈沖信號轉(zhuǎn)變?yōu)榻俏灰苹蚓€位移的開環(huán)控制電機,輸入脈沖總數(shù)控制步進電機的總旋轉(zhuǎn)角度,電機的速度由每秒輸入脈沖數(shù)目所決定,因此易實現(xiàn)機械位置的精準(zhǔn)控制。而且由...

2015-06-11 標(biāo)簽:FPGA控制系統(tǒng)步進電機 5689

以我中國芯助力我國硬件創(chuàng)新

京微雅格自主創(chuàng)新技術(shù)平臺--可配置應(yīng)用 (CAP)自此形成了較完善的硬件和軟件支持平臺,打破了長期以來美國壟斷FPGA市場的局面。##京微雅格自主創(chuàng)新技術(shù)平臺--可配置應(yīng)用 (CAP)自此形成了...

2015-06-03 標(biāo)簽:FPGA京微雅格HR03 4285

FPGA和DDS在信號源中的應(yīng)用

FPGA和DDS在信號源中的應(yīng)用

DDS同DSP(數(shù)字信號處理)一樣,是一項關(guān)鍵的數(shù)字化技術(shù)。DDS是直接數(shù)字式頻率合成器(DirectDigitalSynthesizer)的英文縮寫。##DDS同DSP(數(shù)字信號處理)一樣,是一項關(guān)鍵的數(shù)字化技術(shù)。DDS是直接...

2015-06-02 標(biāo)簽:FPGADDS相位累加器 4573

深入而全面:FPGA學(xué)習(xí)之獨立按鍵檢測

幾乎沒有哪一個系統(tǒng)沒有輸入輸出設(shè)備,大到顯示器,小到led燈,輕觸按鍵。作為一個系統(tǒng),要想穩(wěn)定的工作,輸入輸出設(shè)備的性能占了很重要的角色。本實驗,小梅哥就通過一個獨立按鍵的檢...

2014-12-11 標(biāo)簽:FPGA 11486

詳解:基于FPGA的虛擬DPO設(shè)計

示波器(Oscilloscope)是一種能夠顯示電壓信號動態(tài)波形的電子測量儀器。它能夠?qū)r變的電壓信號轉(zhuǎn)換為時域上的曲線,原來不可見的電氣信號,轉(zhuǎn)換為在二維平面上直觀可見光信號,由此能夠...

2014-10-02 標(biāo)簽:FPGA示波器DPO 1208

基于FPGA的BPSK信號載頻估計單元設(shè)計

根據(jù)BPSK調(diào)制信號調(diào)制機理和平方倍頻法原理,在FPGA平臺上設(shè)計實現(xiàn)了BPSK調(diào)制信號載波頻率估計單元。...

2014-09-01 標(biāo)簽:FPGABPSK 3146

FPGA內(nèi)建處理器 加速軟硬協(xié)同設(shè)計速度

在連線羅志愷進一步解析Zynq的晶片架構(gòu),傳統(tǒng)上,系統(tǒng)設(shè)計用兩顆SoC(系統(tǒng)單晶片)的的速度上相當(dāng)有限...

2014-08-01 標(biāo)簽:處理器FPGA 1698

利用可編程振蕩器增強FPGA應(yīng)用

可編程時鐘振蕩器用作FPGA系統(tǒng)的時序參考,可提供一系列優(yōu)勢。其中首要優(yōu)勢是為了實現(xiàn)時鐘樹優(yōu)化而進行高分辨率頻率選擇時所帶來的設(shè)計靈活性,另一個巨大優(yōu)勢是具有可以減少電磁干擾...

2014-03-31 標(biāo)簽:FPGAdllpll 1591

基于FPGA實現(xiàn)VGA的彩色圖片顯示

基于FPGA實現(xiàn)VGA的彩色圖片顯示

VGA作為一種標(biāo)準(zhǔn)顯示接口,廣泛應(yīng)用于各種智能控制的顯示終端。伴隨著電子產(chǎn)業(yè)的不斷發(fā)展,尤其是高速圖像處理的發(fā)展對可以將實時圖像進行高速處理有了更高的要求。這里根據(jù)VGA接口的原...

2014-03-24 標(biāo)簽:FPGAmatlabVGA 4598

一種通用數(shù)據(jù)采集系統(tǒng)的設(shè)計方案

一種通用數(shù)據(jù)采集系統(tǒng)的設(shè)計方案

基于NI公司的智能FPGA板卡以及圖形化編程軟件LabVIEW,本文提出了一種通用數(shù)據(jù)采集系統(tǒng)的設(shè)計方案。該方案中所設(shè)計的系統(tǒng)與傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)相比結(jié)構(gòu)簡單、開發(fā)周期短、可靠性高、實時性...

2014-01-14 標(biāo)簽:FPGALabVIEW 6070

用于Virtex7的電源模塊:紋波噪聲峰值僅7.5mV

賽靈思一直要求電源廠商將輸出紋波噪聲的峰值控制在10mV以下,但只有日本Bellnix公司滿足了這個要求。其用于賽靈思(Xilinx)公司的FPGA“Virtex-7”的電源模塊“BPE-37系列的輸出紋波噪聲的峰值...

2013-07-23 標(biāo)簽:FPGA電源管理賽靈思電源模塊串行收發(fā)器 2776

TI專家分享:如何進行單片F(xiàn)PGA電源解決方案的實施?

TI專家分享:如何進行單片F(xiàn)PGA電源解決方案的實施?

本文我們將探討幾種可用作單片F(xiàn)PGA電力供應(yīng)的市售多輸出穩(wěn)壓器,并了解如何通過一些現(xiàn)有帶隙穩(wěn)壓器實現(xiàn)次1.25V輸出。...

2013-05-31 標(biāo)簽:微控制器電源FPGA穩(wěn)壓器 4245

FPGA硬件電路的調(diào)試必備原則和技巧

在調(diào)試FPGA電路時要遵循必須的原則和技巧,才能降低調(diào)試時間,防止誤操作損壞電路。通常情況下,參考以下步驟執(zhí)行 FPGA硬件系統(tǒng)的調(diào)試。 1、在焊接硬件電路前,首先要測試電路板...

2013-01-16 標(biāo)簽:FPGAPROMsramJTAGFPGAJTAGPROMsram 5233

基于FPGA軟硬件設(shè)計大容量數(shù)據(jù)采集系統(tǒng)

本文從硬件和軟件角度出發(fā),介紹了FPGA與CF卡的接口設(shè)計、給出了用雙RAM訪問CF卡的編程,并且利用FPGA作為FIFO對AD采集的數(shù)據(jù)進行緩沖,然后存儲到大容量的CF卡中。...

2013-01-07 標(biāo)簽:FPGA數(shù)據(jù)采集fifoA/D轉(zhuǎn)換器 1316

基于FPGA的串行外圍接口SPI設(shè)計與實現(xiàn)

基于FPGA的串行外圍接口SPI設(shè)計與實現(xiàn)

SPI 總線是一個同步串行接口的數(shù)據(jù)總線,具有全雙工、信號線少、協(xié)議簡單、傳輸速度快等特點。介紹了SPI 總線的結(jié)構(gòu)和工作原理,對4 種工作模式的異同進行了比較,并著重分析了...

2012-05-23 標(biāo)簽:FPGASPIFPGASPI串行外圍 4754

FPGA 調(diào)試 – 外設(shè)寄存器視圖

FPGA 調(diào)試 – 外設(shè)寄存器視圖

作為設(shè)計者,在 FPGA 設(shè)計中您可以訪問眾多外設(shè)器件的內(nèi)部 寄存器 。一旦將FPGA設(shè)計下載到目標(biāo)器件中并且代碼已經(jīng)運行在相應(yīng)處理器上,與這些寄存器進行交互的典型方法是通過嵌入...

2012-05-15 標(biāo)簽:FPGA寄存器FPGA寄存器嵌入式代碼 3725

一種LVDS內(nèi)核及外圍電路設(shè)計

一種LVDS內(nèi)核及外圍電路設(shè)計

低壓差分信號LVDS(Low Voltage Differential Signal)是由ANSI/TIA/EIA-644-1995定義的用于高速數(shù)據(jù)傳輸?shù)奈锢韺咏涌跇?biāo)準(zhǔn)。通常是 LVDS 電路設(shè)計使用各種專用芯片,如美國國家半導(dǎo)體公司的DS92LV16等。...

2012-04-07 標(biāo)簽:內(nèi)核lvds外圍電路 4068

基于FPGA的電子設(shè)計競賽電路板的設(shè)計

基于FPGA的電子設(shè)計競賽電路板的設(shè)計

介紹了一種基于FPGA的電子設(shè)計競賽電路板,該電路板由美國Altera 公司的Cyclone 系列FPGA EP1C6、單片機、高速A/ D 轉(zhuǎn)換器和D/ A 轉(zhuǎn)換器等芯片組成,另外,還預(yù)留了一定的擴展I/ O 接口, 根...

2011-10-14 標(biāo)簽:FPGA單片機pcb電路板 4096

多用途EPROM數(shù)顯器原理圖

多用途EPROM數(shù)顯器原理圖

電子發(fā)燒友為大家提供了多用途EPROM數(shù)顯器原理圖,本站還有其他相關(guān)資源,希望對您有所幫助!...

2011-09-14 標(biāo)簽:EPROM數(shù)顯器 1869

DS24B33 1-Wire 4Kb EEPROM

DS24B33是4096位,1線? EEPROM的組織為16頁,每頁256位內(nèi)存。 數(shù)據(jù)被寫入一個32字節(jié)暫存器,核實,然后復(fù)制到EEPROM存儲...

2011-05-24 標(biāo)簽:eeprom存儲器DS24B33eeprom存儲器 2380

FPGA集成電路的動態(tài)老化試驗

FPGA集成電路的動態(tài)老化試驗

隨著FPGA 電路在軍工和航空航天領(lǐng)域的應(yīng)用,其高可靠性尤為重要,為了提高電路的可靠性,最好的方法是對電路進行篩選,其中老化試驗就是篩選過程中最為重要的環(huán)節(jié)之一。...

2011-02-22 標(biāo)簽:FPGA集成電路存儲器 2783

基于FPGA的PXA270外設(shè)時序轉(zhuǎn)換接口設(shè)計方案

基于FPGA的PXA270外設(shè)時序轉(zhuǎn)換接口設(shè)計方案

  1 引言   ARCNET協(xié)議應(yīng)用于高速動車組列車通信網(wǎng)絡(luò)時,產(chǎn)生中央控制單元處理器PXA270與專用協(xié)議控制器...

2010-10-16 標(biāo)簽:FPGApxa270 1080

基于GAL6002芯片的去抖編碼鍵盤電路的設(shè)計

基于GAL6002芯片的去抖編碼鍵盤電路的設(shè)計

  1 GAL6002芯片簡介   GAL6002是Lattice公司研制的電可擦除、可重復(fù)編程的高性能PLD器件,圖1所示是其引腳排列。GAL6002具有78×64×36 FPLA結(jié)構(gòu),可提供78×64的可編程與陣列和6...

2010-08-30 標(biāo)簽:PLDLatticeGAL6002LatticePLDPLD器件 3764

基于CPLD器件設(shè)計的單穩(wěn)態(tài)電路

基于CPLD器件設(shè)計的單穩(wěn)態(tài)電路

  隨著電子技術(shù)特別是數(shù)字集成電路技術(shù)的迅猛發(fā)展,市面上出現(xiàn)了FPGA、CPLD等大規(guī)模數(shù)字集成電路,并且其工作速度和產(chǎn)品質(zhì)量不斷提高。利用大規(guī)模數(shù)字集成電路實現(xiàn)常規(guī)的...

2010-07-16 標(biāo)簽:cpldgalLattice 2064

節(jié)省電池能量的系統(tǒng)斷電電路CPLD

節(jié)省電池能量的系統(tǒng)斷電電路CPLD

今天,大多數(shù)的CPLD(復(fù)雜可編程邏輯器件)都采用可減少功耗的工作模式,但當(dāng)系統(tǒng)未使用時,應(yīng)完全切斷電源以保存電池能量,從而實現(xiàn)很多設(shè)計者的終極節(jié)能目標(biāo)。圖1描述了如...

2010-07-16 標(biāo)簽:cpldAltera電池 994

編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題

确山县| 凤台县| 石泉县| 长汀县| 长兴县| 泰安市| 剑阁县| 莆田市| 集贤县| 黄浦区| 天全县| 新丰县| 伊川县| 鞍山市| 淮阳县| 三亚市| 平乡县| 安岳县| 嵩明县| 女性| 丰都县| 柯坪县| 思茅市| 林口县| 韶山市| 柳江县| 河北省| 寿光市| 麟游县| 突泉县| 宿迁市| 大港区| 禄劝| 大冶市| 隆安县| 浮山县| 东光县| 九龙坡区| 鹰潭市| 榕江县| 喀喇沁旗|