完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > asic
ASIC是Application Specific Integrated Circuit的英文縮寫,在集成電路界被認(rèn)為是一種為專門目的而設(shè)計(jì)的集成電路。ASIC也是Australian Securities and Investment Commission的英文縮寫,即澳大利亞證券和投資委員會(huì),它是澳大利亞金融服務(wù)和市場的法定監(jiān)管機(jī)構(gòu)。
文章:1019個(gè) 瀏覽:125010次 帖子:393個(gè)
可行的平臺(tái)ASIC解決方案用于實(shí)現(xiàn)芯片上的定制系統(tǒng)
雖然需要定制邏輯解決方案的系統(tǒng)設(shè)計(jì)人員越來越多地面臨新的技術(shù)挑戰(zhàn),但他們在定制芯片產(chǎn)品方面擁有新的進(jìn)步和選擇。其中一個(gè)選擇是基于單元的ASIC和平臺(tái)AS...
2019-10-06 標(biāo)簽:asic 4k 0
為ASIC和SoC設(shè)計(jì)實(shí)現(xiàn)最佳化嵌入式存儲(chǔ)器
在傳統(tǒng)的大規(guī)模ASIC和SoC設(shè)計(jì)中,晶片的實(shí)體空間大致可分為用于新的定制邏輯、用于可再使用邏輯(第三方IP或傳統(tǒng)的內(nèi)部IP)以及用于嵌入式存儲(chǔ)器三部份。
2013-07-10 標(biāo)簽:ASICSoc嵌入式存儲(chǔ)器 4k 0
基于FPGA的ASIC協(xié)同原型驗(yàn)證設(shè)計(jì)方案
鑒于芯片設(shè)計(jì)的復(fù)雜度提升, 成功設(shè)計(jì)一個(gè)芯片所牽扯的步驟與過程也愈加復(fù)雜,所需花費(fèi)的資金也成倍增加,一個(gè)典型的芯片開發(fā)項(xiàng)目的周期和花銷如下所示 ? ? ...
為什么不把每一個(gè)類似的解決方案都構(gòu)建為ASIC呢?
PHY連接到包中的高帶寬內(nèi)存(HBM2)堆棧。值得注意的是,eSilicon在芯片和封裝級別的3D和2.5D系統(tǒng)構(gòu)建方面擁有豐富的經(jīng)驗(yàn),包括在模具和封裝...
許多人對ASIC的悲觀態(tài)度持續(xù)了很長時(shí)間,并且也有足夠的理由。不過通用計(jì)算芯片像CPU、GPU甚至DRAM為了滿足通用計(jì)算需求都不能真正發(fā)揮其計(jì)算性能,...
GB200架構(gòu)的推廣將對PCB廠商產(chǎn)生積極影響。隨著GB200架構(gòu)增強(qiáng)了GPU間的連接層,導(dǎo)致交換機(jī)ASIC數(shù)量增加,從而推動(dòng)了PCB價(jià)值量提升。
幾種FPGA原理設(shè)計(jì)圖的性能與應(yīng)用分析
時(shí)至今日,F(xiàn)PGA市場的主要業(yè)者僅剩數(shù)家,包括Altera、Xilinx(賽靈思,過去稱為:智霖科技)、Actel、Atmel、Lattice、Quic...
如何實(shí)現(xiàn)優(yōu)于1%的輸出電壓精度的電源設(shè)計(jì)
隨著FPGA,DSP,ASIC和高性能處理器的工藝幾何尺寸不斷縮小,對電源電壓精度的要求越來越嚴(yán)格。現(xiàn)在,內(nèi)核電壓通常會(huì)落在0.9V的范圍內(nèi),內(nèi)核電流為...
FPGA在網(wǎng)絡(luò)安全產(chǎn)品設(shè)計(jì)中的作用 IPS上的奇葩還是到期的契約?
在網(wǎng)絡(luò)安全產(chǎn)品設(shè)計(jì)的時(shí)候,可以采用多種半導(dǎo)體解決方案,相對來講,目前主要采用的體系架構(gòu)包括了x86、NP、ASIC、FPGA四種。其中,CPU與NP的聯(lián)...
異步FIFO設(shè)計(jì)原理及應(yīng)用需要分析
在大規(guī)模ASIC或FPGA設(shè)計(jì)中,多時(shí)鐘系統(tǒng)往往是不可避免的,這樣就產(chǎn)生了不同時(shí)鐘域數(shù)據(jù)傳輸?shù)膯栴},其中一個(gè)比較好的解決方案就是使用異步FIFO來作不同...
“萬能芯片”FPGA在深度學(xué)習(xí)領(lǐng)域的用法
而眾所周知,在專用芯片與通用芯片中間,還有一個(gè)更為靈活,也更為神秘的領(lǐng)域:FPGA。無論是英特爾天價(jià)的收購還是微軟與 IBM 雄心勃勃的計(jì)劃,都讓人對其...
2018-07-02 標(biāo)簽:fpgaasic深度學(xué)習(xí) 3.7k 0
而且現(xiàn)在的LUT都是4輸入或者6輸入,可以做成邏輯門的組合,跟普通的邏輯門個(gè)數(shù)肯定不會(huì)是一對一關(guān)系。今天我們來看下這個(gè)關(guān)系如果對應(yīng)。
高速低功耗的AES ASIC設(shè)計(jì)如何實(shí)現(xiàn)
AES是一個(gè)密鑰迭代分組密碼,對加密來說,輸入是一個(gè)明文分組和一個(gè)密鑰,輸出是一個(gè)密文分組。它將分組長度固定為128比特,而且僅支持128、196或25...
跨時(shí)鐘設(shè)計(jì):異步FIFO設(shè)計(jì)
在ASIC設(shè)計(jì)或者FPGA設(shè)計(jì)中,我們常常使用異步fifo(first in first out)(下文簡稱為afifo)進(jìn)行數(shù)據(jù)流的跨時(shí)鐘,可以說沒使...
本系列整理數(shù)字系統(tǒng)設(shè)計(jì)的相關(guān)知識(shí)體系架構(gòu),為了方便后續(xù)自己查閱與求職準(zhǔn)備。對于FPGA和ASIC設(shè)計(jì)中,避免使用Latch(鎖存器)一直是個(gè)繞不開的話題...
CDC同步器設(shè)計(jì)方案:為什么使用異步路徑?
在第二周期的同步觸發(fā)器處正確捕獲了DIN處的數(shù)據(jù)(沒有亞穩(wěn)態(tài))。源脈沖的長度足以使目標(biāo)觸發(fā)器捕獲它。
FPGA和ASIC的工作原理、優(yōu)缺點(diǎn)及應(yīng)用領(lǐng)域
FPGA是一種現(xiàn)場可編程門陣列。它由大量的邏輯單元、輸入輸出模塊、存儲(chǔ)器和時(shí)鐘電路組成。FPGA的邏輯單元通常為可編程的邏輯單元,其內(nèi)部結(jié)構(gòu)由一組可...
分散式與集中式汽車電子控制設(shè)計(jì)優(yōu)勢分析
借助應(yīng)用特定的 IC 簡化車門電子系統(tǒng)設(shè)計(jì) 作者:Steven Keeping/Digi-Key 到 2030 年,電子系統(tǒng)將占一輛汽車成本的 50%,...
2020-10-14 標(biāo)簽:asic線性穩(wěn)壓器電子系統(tǒng) 3.6k 0
FPGA(現(xiàn)場可編輯門陣列)作為賽靈思(Xilinx)的一項(xiàng)重要發(fā)明,以其可編程和靈活性著稱。起初,F(xiàn)PGA只是用來仿真ASIC,再進(jìn)行掩碼處理和批量制...
2020-11-28 標(biāo)簽:FPGAASIC醫(yī)療設(shè)備 3.5k 0
TAKUMI公司:圖象IP核參考設(shè)計(jì)可用于S2C原型驗(yàn)證平臺(tái)
電子發(fā)燒友網(wǎng)訊: 本文主要講述了TAKUMI公司的圖象IP核參考設(shè)計(jì)可用于S2C原型驗(yàn)證平臺(tái)。S2C宣布,一家總部位于日本的高級圖形知識(shí)產(chǎn)權(quán)(IP)供應(yīng)...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |