完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > eda
EDA是電子設(shè)計(jì)自動化(Electronics Design Automation)的縮寫,在20世紀(jì)60年代中期從計(jì)算機(jī)輔助設(shè)計(jì)(CAD)、計(jì)算機(jī)輔助制造(CAM)、計(jì)算機(jī)輔助測試(CAT)和計(jì)算機(jī)輔助工程(CAE)的概念發(fā)展而來的。
文章:2646個(gè) 瀏覽:183911次 帖子:280個(gè)
EDA技術(shù)應(yīng)用突破不再局限于芯片設(shè)計(jì)領(lǐng)域
十多年來,EDA高層管理人員一直在尋求擴(kuò)展到相鄰市場的機(jī)會但無果。實(shí)際上,直到2016年西門子以45億美元收購Mentor Graphics之前,該領(lǐng)域...
2024-04-28 標(biāo)簽:芯片設(shè)計(jì)eda人工智能 1k 0
芯片設(shè)計(jì)中先進(jìn)的學(xué)術(shù)算法對比
在大多數(shù)情況下,循環(huán)訓(xùn)練并不是贏家,但它具有競爭性。由于各種原因,該研究沒有測試循環(huán)訓(xùn)練的招牌功能:通過學(xué)習(xí)其他芯片設(shè)計(jì)來提高其性能。
2023-08-05 標(biāo)簽:芯片設(shè)計(jì)eda人工智能 1k 0
基于1.35M Instance設(shè)計(jì)的GPU加速實(shí)例
CPU是計(jì)算機(jī)的核心部件,由運(yùn)算器、控制器、寄存器組和內(nèi)部總線等部分組成。常見的x86架構(gòu)CPU核心數(shù)相對較少,一般在8 - 32核左右,主要是為了解決...
2025-04-15 標(biāo)簽:控制器gpu計(jì)算機(jī) 1k 0
在激光引信探測系統(tǒng)中EDA技術(shù)有什么應(yīng)用?
DxDesigner是業(yè)界功能最強(qiáng)大的原理圖設(shè)計(jì)輸入工具,支持自頂向下以及自底向上的設(shè)計(jì)方式,支持層次化的設(shè)計(jì)輸入與設(shè)計(jì)管理,也支持平面方式以及混合方式...
過去,性能、功率和成本之間的權(quán)衡主要由大型 OEM 在行業(yè)范圍的擴(kuò)展路線圖范圍內(nèi)定義。芯片制造商設(shè)計(jì)芯片以滿足這些 OEM 提出的狹窄規(guī)格。
中科院計(jì)算所聯(lián)合國內(nèi)合作伙伴推出國產(chǎn)AI設(shè)計(jì)CPU
如果是一家公司通過傳統(tǒng)芯片設(shè)計(jì)方式打造出這樣的芯片,幾乎是沒有競爭力的。目前市面上最主流的芯片工藝起碼都是28nm,至于性能對標(biāo)英特爾486系列更是毫無亮點(diǎn)。
PCB高速電路設(shè)計(jì)的七個(gè)技術(shù)面解讀
通常最好的避免熱點(diǎn)的辦法就是網(wǎng)狀式的放置過孔,如此電流密度均勻,同時(shí)平面不會隔離,回流路徑就不會過長,也就不會產(chǎn)生EMC的問題。
主要的障礙在于n型和p型器件之間需要很大的空間余量,這使得有效納米片寬度在按比例的單元高度中變得困難,空間被功函數(shù)金屬的圖形化步驟所消耗。
摩爾定律挑戰(zhàn)下集成系統(tǒng)的技術(shù)發(fā)展趨勢
集成電路是我國高新技術(shù)與產(chǎn)業(yè)被”卡脖子”的一個(gè)痛點(diǎn),從先進(jìn)材料、元器件、制造裝備、測試設(shè)備、EDA工具到高端芯片產(chǎn)品全面被禁運(yùn),嚴(yán)重制約了我國高新技術(shù)的...
Java中保持?jǐn)U展性的實(shí)現(xiàn)方法
SOLID(單一、開閉、里式替換、接口隔離、依賴倒置)五大原則和23種設(shè)計(jì)模式(常見的單例、構(gòu)建者、裝飾、適配、代理、組合、模板等等),小伙伴們對這些肯...
***被圍堵?國內(nèi)EDA產(chǎn)業(yè)尚未形成規(guī)模
沒有半導(dǎo)體設(shè)備的支持,芯片制造的任何一個(gè)環(huán)節(jié)都難以完成芯片的交付,但目前國產(chǎn)化率在全球市場中所占的比例很低。
2023-03-21 標(biāo)簽:eda光刻機(jī)半導(dǎo)體設(shè)備 907 0
我們采用的方式是將這些系統(tǒng)使用事件驅(qū)動架構(gòu)。從高一層來看,這意味著當(dāng)有趣的事情發(fā)生在系統(tǒng)的記錄(SOR)中,我們要求系統(tǒng)能夠發(fā)出事件來標(biāo)識當(dāng)前資源已經(jīng)被改變。
2018-11-10 標(biāo)簽:eda 884 0
淺談電子工程師困惑多年的EDA行業(yè)的標(biāo)準(zhǔn)格式
話說每個(gè)行業(yè)有每個(gè)行業(yè)的標(biāo)準(zhǔn),工業(yè)軟件領(lǐng)域文件格式也有達(dá)成一定程度默契,比如不同CAD軟件有自己獨(dú)特的格式,為了各自的用途,有的可以滿足不同的曲面,特殊...
一般半導(dǎo)體器件的能帶圖往往是一種混合空間。即橫坐標(biāo)是實(shí)空間的位置,縱坐標(biāo)是能量空間或者k空間的標(biāo)度。通過能帶圖可以非常容易地定性判斷電子空穴的分布和運(yùn)動情況。
關(guān)于子模塊方案保護(hù)的FPGA設(shè)計(jì)
通常配置文件是保存在FPGA片外Flash中。FPGA和Flash之間的連接是通過PCB連線。這樣的問題是,很容易獲取Flash中的原始數(shù)據(jù)(取下Fla...
采用統(tǒng)一功率格式的SoC的低功耗設(shè)計(jì)方案
為了幫助日益壯大的設(shè)計(jì)隊(duì)伍,EDA行業(yè)必須為設(shè)計(jì)人員提供能夠使整個(gè)流程順利執(zhí)行的自動化解決方案。這些解決方案必須對功率進(jìn)行優(yōu)化,同時(shí)滿足所有其它的設(shè)計(jì)和市場
EDA 承受著來自多方面的巨大壓力。技術(shù)正在快速發(fā)展,而 EDA 是難題的基本組成部分,它使我們能夠轉(zhuǎn)向更小的幾何形狀。
2022-09-21 標(biāo)簽:半導(dǎo)體eda機(jī)器學(xué)習(xí) 812 0
20世紀(jì)后半期,隨著集成電路和計(jì)算機(jī)技術(shù)的發(fā)展,數(shù)字系統(tǒng)也得到了飛速發(fā)展,其實(shí)現(xiàn)方法經(jīng)歷了由分立元件、SSI、MSI到LSI、VLSI以及UVLSI的過...
論壇中很多朋友是剛剛進(jìn)入EDA設(shè)計(jì)領(lǐng)域的,自從進(jìn)入這個(gè)論壇以來,很多朋友談了自己的期望和困惑,下面我僅僅談一些我個(gè)人的想法,希望對您有一點(diǎn)幫助。也歡迎更...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |