完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
標簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:13039個 瀏覽:639802次 帖子:8010個
在本文中,我們將采用Lavrenko和Croft提出的相關(guān)性模型 [6]。這一理念適用于信息過濾任務(wù),可通過生成概率語言模型確定傳入文檔是否與主題配置文...
基于FPGA的多時鐘片上網(wǎng)絡(luò)虛擬直通路由器設(shè)計
網(wǎng)絡(luò)拓撲:在設(shè)計中,選擇Mesh拓撲結(jié)構(gòu)。Mesh結(jié)構(gòu)擁有最小的面積開銷以及低功耗的特點。此外,Mesh的線性區(qū)的節(jié)點數(shù)量規(guī)模大以及通道較寬。同時,Me...
2018-07-22 標簽:fpga路由器片上網(wǎng)絡(luò) 2.7k 0
基于FPGA平臺的嵌入式PowerPC協(xié)處理器實現(xiàn)算法加速設(shè)計
當今的設(shè)計工程師受到面積、功率和成本的約束,不能采用GHz級的計算機實現(xiàn)嵌入式設(shè)計。在嵌入式系統(tǒng)中,通常是由相對數(shù)量較少的算法決定最大的運算需求。使用...
關(guān)于FPGA電路動態(tài)老化設(shè)計研究過程詳解
FPGA 是現(xiàn)場可編程門陣列(Field ProgrammingGate Array)的縮寫,用戶可以編寫程序?qū)PGA 內(nèi)部的邏輯模塊和I/O 模塊...
2018-07-23 標簽:FPGA 2.6k 0
FPGA是通過邏輯組合電路來實現(xiàn)各種功能的器件。由于FPGA內(nèi)部集成了大量的邏輯資源和可配置的I/O引腳,加上獨特的并行處理架構(gòu),可以輕松實現(xiàn)同時對多個...
空分復(fù)用MIMO處理技術(shù)可顯著提高無線通信系統(tǒng)的頻譜效率,進而大幅增加無線通信系統(tǒng)的容量。正因如此,它已成為新一代WiMAX以及其它基于OFDM無線通信...
目前越來越多的家用電器從低速的撥號上網(wǎng)向?qū)拵Щヂ?lián)網(wǎng)接入或互聯(lián)網(wǎng)協(xié)議電視(IPTV)轉(zhuǎn)移,尤其是IPTV有望在中國獲得快速的發(fā)展?,F(xiàn)在的可編程門陣列(FP...
基于FPGA的SPI串行方式自動發(fā)送技術(shù)設(shè)計
SPI接口應(yīng)用十分廣泛,在很多情況下,人們會用軟件模擬的方法來產(chǎn)生SPI時序或是采用帶SPI功能模塊的MCU。但隨著可編程邏輯技術(shù)的發(fā)展,人們往往需要自...
針對空間輻照效應(yīng)影響的高可靠性設(shè)計,將越來越成為FPGA軟硬件設(shè)計的難點和重點。根據(jù)飛行器空間軌道的不同、輻射總劑量的差異,從硬件上,可以通過加厚屏蔽層...
分布式算法是一種適合FPGA設(shè)計的乘加運算,由于FPGA中硬件乘法器資源有限,直接應(yīng)運乘法會消耗大量的資源。本文利用了豐富的存儲器資源進行查找表運算,設(shè)...
利用中端FPGA實現(xiàn)低成本網(wǎng)絡(luò)
從網(wǎng)絡(luò)的核心模塊到邊緣設(shè)備,都在經(jīng)歷著巨大的變革。無線市場與其數(shù)千萬的“永遠在線”連接、下一代回程通信的巨大傳輸壓力,以及各種為使用現(xiàn)有有線通信基礎(chǔ)設(shè)施...
一種基于FPGA來實現(xiàn)的IRIG-B(DC)時間碼解碼設(shè)計
隨著電力自動化水平的提高,電力對時間的同步要求越來越迫切、時間同步的精度要求越來越高。采用GPS全球衛(wèi)星定位系統(tǒng)的時間同步功能,是提高電力生產(chǎn)和管理自動...
采用FPGA設(shè)計科學級CCD相機時序發(fā)生器
科學級CCD相機一般由高速CCD感光芯片、視頻信號處理器、時序控制器、時序發(fā)生器、時序驅(qū)動器、外部光學成像系統(tǒng)等部分組成,本文分析了IL-E2型TDI-...
2017-11-24 標簽:fpgaccdFPGA設(shè)計 2.8k 0
一種基于FPGA的真隨機數(shù)發(fā)生器設(shè)計與實現(xiàn)
本文嘗試了一種用純數(shù)字電路實現(xiàn)的TRNG結(jié)構(gòu),且不使用諸如PLL等特殊資源,便于設(shè)計由FPGA驗證移植到芯片設(shè)計。其核心思想是使用反相器和延時單元構(gòu)成兩...
基于FPGA技術(shù)的紅外實時采集系統(tǒng)設(shè)計
介紹了一種基于FPGA技術(shù)的紅外視頻采集系統(tǒng)組成架構(gòu),給出了各功能模塊的實現(xiàn)方法,包括主要的HDL代碼、SignaltapII波形以及QuartusII...
利用FPGA進行交通信號燈控制系統(tǒng)的設(shè)計
隨著社會經(jīng)濟的高速發(fā)展,由車輛大幅增加而帶來的交通問題日趨嚴重。因此,作為交通監(jiān)管系統(tǒng)的重要組成部分,交通信號燈在協(xié)調(diào)人、車、路的關(guān)系時發(fā)揮著巨大的作用...
基于FPGA系統(tǒng)應(yīng)用的供電要求和最新高性能DC/DC穩(wěn)壓器解決方案詳解
隨著FPGA制造工藝尺寸持續(xù)縮小、設(shè)計配置更加靈活,以及采用FPGA的系統(tǒng)的不斷發(fā)展,原來只采用微處理器和ASIC的應(yīng)用現(xiàn)在也可以用FPGA來實 現(xiàn)了。...
FPGA 同時擁有流水線并行和數(shù)據(jù)并行,因此處理任務(wù)時候延遲更低。例如處理一個數(shù)據(jù)包有 10 個步驟,F(xiàn)PGA 可以搭建一個 10 級流水線,流水線的不...
關(guān)于FPGA的嵌入式系統(tǒng)的設(shè)計問題
FPGA是今天許多要求最嚴苛的嵌入式系統(tǒng)設(shè)計的重要元件。由于FPGA器件的價格大幅下跌,加上為設(shè)計人員帶來的便利性和靈活性,F(xiàn)PGA在競爭激烈的全球市場...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |