完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
標簽 > soc
SoC的定義多種多樣,由于其內(nèi)涵豐富、應用范圍廣,很難給出準確定義。一般說來, SoC稱為系統(tǒng)級芯片,也有稱片上系統(tǒng),意指它是一個產(chǎn)品,是一個有專用目標的集成電路,其中包含完整系統(tǒng)并有嵌入軟件的全部內(nèi)容。同時它又是一種技術,用以實現(xiàn)從確定系統(tǒng)功能開始,到軟/硬件劃分,并完成設計的整個過程。
文章:3666個 瀏覽:230316次 帖子:852個
采用TSMC 28HPC / HPC + 工藝的Synopsys邏輯庫和領先的EDA工具完美解決系統(tǒng)級芯片(SoC)設計
臺灣積體電路制造公司(簡稱為臺積電(TSMC))最近宣布了其第四個28nm工藝進入了量產(chǎn) - 28HPC Plus(即28HPC +)。臺積電(TSMC...
2017-11-01 標簽:socEDASynopsys邏輯庫 2.6萬 0
意法半導體(ST)發(fā)布的新一代藍牙低功耗 (BLE)SOC
意法半導體(ST)發(fā)布的新一代藍牙低功耗 (BLE)SOC,面向家居、購物、工業(yè)、玩具與游戲、個人保健和基礎設施等整個產(chǎn)業(yè)智能設備的互聯(lián)。BLE可內(nèi)置到...
創(chuàng)建一顆定制化的SoC可以有不同的理由,例如:通過降低成本、復雜度、尺寸來提高利潤,或者對已有設計進行提升以達到更高的效率和可靠性,從而實現(xiàn)更多的產(chǎn)品差異化。
2017-07-06 標簽:armsocdesignstart 1.4k 0
基于DE2的開源片上系統(tǒng)Freedom E310移植
Freedom E310是第一款基于RISC-V指令集架構的開源商業(yè)片上系統(tǒng),可以依據(jù)具體應用場景對其進行深度定制,在簡單介紹Freedom E310的...
賽靈思戰(zhàn)略營銷與業(yè)務規(guī)劃總監(jiān) 對于博主來說,如果提供的應用可以解決人們的需求則是件非常愉快的事情,本博客致力于探討科技應用如何幫助人們克服挑戰(zhàn)。這次談...
ROHM面向音頻領域,繼運算放大器等通用IC之后,相繼開發(fā)出聲音處理器、揚聲器放大器及媒體解碼器等音頻相關IC。此次開發(fā)出相當于大腦的Audio SoC...
歷經(jīng)35載,出貨量突破1.5億,TI背后有何魔力?
蔣宏談到,由于多核異構架構集成了例如圖像信號處理器、嵌入式視覺引擎和數(shù)字信號處理器等特定用途的硬件加速器,TDAx SoC變得與眾不同,能夠在低功耗的情...
恩智浦發(fā)布多標準可編程系統(tǒng)芯片系列解決方案
西班牙巴塞羅那 - 2017年2月27日 - (MWC2017) - 高級安全連接解決方案的全球領導者恩智浦半導體(NXP Semiconductors...
隨著工業(yè)的不斷發(fā)展,現(xiàn)在很多工廠都已經(jīng)使用數(shù)控機床等設備來提高生產(chǎn)力,但是也暴露出一些問題,比如一臺數(shù)控機床發(fā)生嚴重故障,不僅會導致整個生產(chǎn)流水線的停工...
FPGA是可編程芯片,因此FPGA的設計方法包括硬件設計和軟件設計兩部分。硬件包括FPGA芯片電路、 存儲器、輸入輸出接口電路以及其他設備,軟件即是相應...
在Zynq SoC上實現(xiàn)雙核非對稱的多進程處理模式
在我的上一篇博客中我介紹了利用Zynq SoC上的兩個ARM Cortex-A9 MPCore處理器執(zhí)行不同的任務程序,實現(xiàn)非對稱的多進程處理模式的概念。
利用All Programmable FPGA 和 SoC 實現(xiàn)高速無線電設計
“更快”是每個系統(tǒng)設計師必備的詞匯,基于FPGA的設計亦是如此。如果您經(jīng)常試圖從FPGA設計中最大化地發(fā)掘每個MHz的性能,那么無疑Xilinx剛發(fā)布的...
使用教程分享連載:在Zynq AP SoC設計中高效使用HLS IP(二)
對于硬件加速模塊來說,這些硬件加速模塊會消耗源于CPU存儲器的數(shù)據(jù),并且以streaming方式產(chǎn)生數(shù)據(jù)。本文使用Vivado HLS和xfft IP模...
使用教程分享:在Zynq AP SoC設計中高效使用HLS IP(一)
高層次綜合設計最常見的的使用就是為CPU創(chuàng)建一個加速器,將在CPU中執(zhí)行的代碼移動到FPGA可編程邏輯去提高性能。本文展示了如何在Zynq AP SoC...
相比于單目視覺,雙目視覺(Stereo Vision)的關鍵區(qū)別在于可以利用雙攝像頭從不同角度對同一目標成像,從而獲取視差信息,推算目標距離。
從集成度而言,一般情況下, SOC 只集成 AP 之類的邏輯系統(tǒng),而 SIP 集成了AP+mobileDDR,某種程度上說 SIP=SOC+DDR,隨著...
換一批
編輯推薦廠商產(chǎn)品技術軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術 | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |