電子發(fā)燒友網(wǎng)>EDA/IC設(shè)計(jì)>
EDA/IC設(shè)計(jì)
電子發(fā)燒友網(wǎng)本欄目為EDA/IC設(shè)計(jì)專區(qū),有豐富的EDA/IC設(shè)計(jì)應(yīng)用知識(shí)與EDA/IC設(shè)計(jì)資料,可供EDA/IC行業(yè)人群學(xué)習(xí)與交流。PCB原理圖傳遞給版圖設(shè)計(jì)時(shí)需要考慮的六件事
下面是為版圖設(shè)計(jì)階段準(zhǔn)備的一些推薦步驟: 1. 將柵格和單位設(shè)置為合適的值。為了對(duì)元器件和走線實(shí)現(xiàn)更加精細(xì)的布局控制,可以將器件柵格、敷銅柵格、過(guò)孔柵格和SMD柵格設(shè)計(jì)為1mil。...
2019-04-19 標(biāo)簽:原理圖pcbEDA工具EDA工具pcbPCB原理圖版圖設(shè)計(jì) 1352
PCB設(shè)計(jì)的接地問(wèn)題總結(jié)
這樣區(qū)分是為了將數(shù)字部分和模擬部分隔離開(kāi),減小數(shù)字部分帶給模擬電路部分的干擾。但這兩部分不可能完全隔離開(kāi),數(shù)字部分和模擬部分之間是有連接的所以,在供電時(shí)至少地應(yīng)該是在一起...
2019-04-19 標(biāo)簽:模擬電路PCB設(shè)計(jì)數(shù)字電路PCB設(shè)計(jì)接地數(shù)字電路模擬電路模擬電路模擬電路 2370
四種典型的EMC仿真應(yīng)用軟件介紹
EMC仿真軟件能夠由我們提供了一個(gè)非常有效的頻率較高和高頻率電磁仿真應(yīng)用工具,它集高頻率電路建模、仿真和優(yōu)化由一體,用仿真代替實(shí)驗(yàn),可以快速的幫助工程師完成高頻率電路EMC應(yīng)用,...
PCB設(shè)計(jì)中的常見(jiàn)不良現(xiàn)象分析
常見(jiàn)的焊盤尺寸方面的問(wèn)題有焊盤尺寸錯(cuò)誤、焊盤間距過(guò)大或過(guò)小、焊盤不對(duì)稱、兼容焊盤設(shè)計(jì)不合理等,焊接時(shí)容易出現(xiàn)虛焊、移位、立碑等不良現(xiàn)象。...
2019-04-20 標(biāo)簽:ICPCB設(shè)計(jì)焊盤設(shè)計(jì) 9821
PCB設(shè)計(jì)中的一些SI問(wèn)題分析
時(shí)序問(wèn)題最為重要,目前PCB設(shè)計(jì)者基本上采用核心芯片廠家現(xiàn)成方案,因此PCB設(shè)計(jì)中主要一部分工作是如何保證PCB能夠符合芯片工作要求時(shí)序。,目前國(guó)內(nèi)用戶基本沒(méi)有掌握時(shí)序問(wèn)題。少數(shù)SQ用...
2019-04-22 標(biāo)簽:PCB設(shè)計(jì) 3733
PCB布局設(shè)計(jì)的規(guī)則與技巧
在PCB的布局設(shè)計(jì)中要分析電路板的單元,依據(jù)起功能進(jìn)行布局設(shè)計(jì),對(duì)電路的全部元器件進(jìn)行布局時(shí),要符合以下原則: 1、按照電路的流程安排各個(gè)功能電路單元的位置,使布局便于信號(hào)流...
2019-04-22 標(biāo)簽:IC 1886
如何設(shè)計(jì)出一款性能穩(wěn)定的電子產(chǎn)品
電子產(chǎn)品穩(wěn)定性的重要性我們已經(jīng)有深刻的認(rèn)識(shí),我們當(dāng)然不希望買到一款每天需要校正的智能手環(huán),也不希望買到一款容易死機(jī)的電子產(chǎn)品。一旦這種情況發(fā)生在我們購(gòu)買的電子產(chǎn)品中,那么...
2019-04-22 標(biāo)簽:電子產(chǎn)品emiPCB設(shè)計(jì) 1452
我國(guó)新型微電子封裝技術(shù)介紹
微電子封裝,首先我們要敘述一下三級(jí)封裝的概念。一般說(shuō)來(lái),微電子封裝分為三級(jí)。所謂一級(jí)封裝就是在半導(dǎo)體圓片裂片以后,將一個(gè)或多個(gè)集成電路芯片用適宜的封裝形式封裝起來(lái),并使芯...
Altium Designer中Fill和Polygon Pour及Plane的區(qū)別與使用方法
Polygon Pour:灌銅。它的作用與Fill相近,也是繪制大面積的銅皮;但是區(qū)別在于“灌”字,灌銅有獨(dú)特的智能性,會(huì)主動(dòng)區(qū)分灌銅區(qū)中的過(guò)孔和焊點(diǎn)的網(wǎng)絡(luò)。如果過(guò)孔與焊點(diǎn)同屬一個(gè)網(wǎng)絡(luò),灌銅...
2019-04-22 標(biāo)簽:pcbAltium DesignerAltium DesignerFillpcbPCBPlane 6919
PCB抄板中影響文件圖效果的因素有哪些
先進(jìn)的掃描工藝,加上成熟的軟件操作技巧,嚴(yán)格按照抄板工藝流程進(jìn)行,你會(huì)發(fā)現(xiàn),導(dǎo)出的PCB文件圖或者說(shuō)PCB 電子版圖,在布線規(guī)則、過(guò)孔位置、線路走向等等參數(shù)上將與PCB原板保持一致。...
PowerPCB的常見(jiàn)問(wèn)題解析
在PowerPCB 中如何快速繞線? 第一步:在setup/preferences面板的design下的miters中設(shè)置為arc,且ratio為3.5。 第二步:布直角的線。 第三步:選中該線,右擊鼠標(biāo),選中add miters命令即可很快畫出...
2019-04-22 標(biāo)簽:PCB設(shè)計(jì)PowerPCB 2403
PCB原理圖的常見(jiàn)錯(cuò)誤分析
a. 創(chuàng)建封裝時(shí)給管腳定義了I/O屬性; b.創(chuàng)建元件或放置元件時(shí)修改了不一致的grid屬性,管腳與線沒(méi)有連上; c. 創(chuàng)建元件時(shí)pin方向反向,必須非pin name端連線。 (2)元件跑到圖紙界外:沒(méi)...
PowerPCB常見(jiàn)問(wèn)題分析
走線很細(xì),不是設(shè)定值`有時(shí)將預(yù)拉線布好線后,所布的線變成了一根很細(xì)的線而不是我們所設(shè)定的線寬,但是查看它的屬性也還是一樣的 最小線寬顯示值的設(shè)定大于route線寬。 setup--prefe...
Cadence Allegro PCB設(shè)計(jì)詳細(xì)說(shuō)明
首先說(shuō)明一下環(huán)境變量文件(evn 文件) ,環(huán)境變量文件有兩個(gè),它們分別在系統(tǒng)盤的根目錄下的 pcbevn 目錄中(比如系統(tǒng)在 C 盤,那么 evn 文件將在 c:\pcbevn 下)和程序安裝路徑下(如 Cadenc...
2019-04-23 標(biāo)簽:PCB設(shè)計(jì)可制造性設(shè)計(jì)華秋DFM 8130
開(kāi)關(guān)電源PCB布局布線的規(guī)則和技巧
PCB設(shè)計(jì)的整個(gè)論題是個(gè)相當(dāng)寬泛的課題,包括一些測(cè)試的,機(jī)械的,和生產(chǎn)的問(wèn)題,同樣也包括某種程度上的兼容和控制問(wèn)題。如果可以理解得更清楚和更深入一些,還存在特定數(shù)量的物理和電...
2019-04-23 標(biāo)簽:開(kāi)關(guān)電源PCB設(shè)計(jì)布局布線 7608
PCB布線設(shè)計(jì)的經(jīng)驗(yàn)和技巧分享
設(shè)計(jì) PCB 時(shí),往往很想使用自動(dòng)布線。通常,純數(shù)字的電路板(尤其信號(hào)電平比較低,電路密度比較小時(shí))采用自動(dòng)布線是沒(méi)有問(wèn)題的。但是,在設(shè)計(jì)模擬、混合信號(hào)或高速電路板時(shí),如果采用...
PCB電路的串?dāng)_設(shè)計(jì)原則分析
如果目標(biāo)差分阻抗是100Ohms,線寬是7mils。改變差分對(duì)之間的耦合就會(huì)改變差分阻抗。差分對(duì)之間間距越小,差分阻抗就越小。在帶狀線拓?fù)浣Y(jié)構(gòu)中,為了彌補(bǔ)這種情況(差分對(duì)之間靠近而阻抗值...
PCB設(shè)計(jì)封裝技術(shù)的常見(jiàn)術(shù)語(yǔ)解析
陳列引腳封裝。插裝型封裝之一,其底面的垂直引腳呈陳列狀排列。封裝基材基本上都 采 用多層陶瓷基板。在未專門表示出材料名稱的情況下,多數(shù)為陶瓷PGA,用于高速大規(guī)模 邏輯 LSI 電路。...
2019-04-23 標(biāo)簽:封裝技術(shù)PCB設(shè)計(jì) 2735
如何自制一個(gè)線路板PCB
自制線路板PCB方法1: 1.將敷銅板裁成電路圖所需尺寸? 2.把蠟紙放在鋼板上,用筆將電路圖按1:1刻在蠟紙上,并把刻在蠟紙上的電路圖按電路板尺寸剪下,剪下的蠟紙放在所印敷銅板上?...
PCB設(shè)計(jì)中覆銅是利大于弊還是弊大于利
覆銅一般有兩種基本的方式,就是大面積的覆銅和網(wǎng)格銅,經(jīng)常也有人問(wèn)到,大面積覆銅好還是網(wǎng)格覆銅好,不好一概而論。為什么呢?大面積覆銅,具備了加大電流和屏蔽雙重作用,但是大面...
2019-04-24 標(biāo)簽:印刷電路板PCB設(shè)計(jì)覆銅 1426
如何高效率低誤差的進(jìn)行PCB設(shè)計(jì)
前面三個(gè)步驟花的時(shí)間最多,因?yàn)樵韴D檢查是一個(gè)手工過(guò)程。想像一個(gè)具有1000條甚至更多連線的SoC電路板。人工檢查每一根連線是冗長(zhǎng)乏味的一項(xiàng)任務(wù)。事實(shí)上,檢查每根連線幾乎是不可能...
2019-04-24 標(biāo)簽:原理圖電路板設(shè)計(jì)PCB設(shè)計(jì) 778
PowerPCB設(shè)計(jì)軟件中的兩個(gè)常見(jiàn)問(wèn)題解析
問(wèn)題二:對(duì)板子進(jìn)行大面積覆銅操作之后,通常覆銅邊框被切割得支離破碎;如果想更改鋪銅邊框,必須先刪除所有的碎銅,再刪除覆銅邊框。其中,刪除碎銅時(shí)需要小心翼翼,總是擔(dān)心會(huì)刪除...
2019-04-24 標(biāo)簽:PCB設(shè)計(jì)PowerPCB 1352
在手機(jī)PCB Layout中布線要注意哪些事項(xiàng)
布線順序:射頻帶狀線及控制線(天線處)――基帶射頻模擬接口線(txramp_rf、afc_rf)――基帶模擬線包括音頻線與時(shí)鐘線――模擬基帶和數(shù)字基帶接口線――電源線――數(shù)字線。...
如何解決高頻PCB板上出現(xiàn)的電源噪聲干擾
在高頻PCB板中,較重要的一類干擾便是電源噪聲。通過(guò)對(duì)高頻PCB板上出現(xiàn)的電源噪聲特性和產(chǎn)生原因進(jìn)行系統(tǒng)分析,并結(jié)合工程應(yīng)用,提出了一些非常有效而又簡(jiǎn)便的解決辦法。...
2019-04-24 標(biāo)簽:高頻PCB板 5167
如何設(shè)計(jì)射頻電路及其PCB Layout
無(wú)線發(fā)射器和接收器在概念上,可分為基頻與射頻兩個(gè)部份?;l包含發(fā)射器的輸入信號(hào)之頻率范圍,也包含接收器的輸出信號(hào)之頻率范圍?;l的頻寬決定了數(shù)據(jù)在系統(tǒng)中可流動(dòng)的基本速率。...
2019-04-24 標(biāo)簽:射頻電路Pcb layout射頻電路射頻電路 1823
PCB設(shè)計(jì)中降低噪聲與電磁干擾的一些方法介紹
(1) 能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方。 (2) 可用串一個(gè)電阻的辦法,降低控制電路上下沿跳變速率。 (3) 盡量為繼電器等提供某種形式的阻尼。 (4) 使用滿足系統(tǒng)要求的...
2019-04-25 標(biāo)簽:PCB設(shè)計(jì)電磁干擾PCB設(shè)計(jì)電磁干擾降低噪聲 955
電源設(shè)計(jì)中PCB設(shè)計(jì)應(yīng)注意的五個(gè)事項(xiàng)
如輸入/輸出,交流/直流,強(qiáng)/弱信號(hào),高頻/低頻,高壓/低壓等。..。 它們的走向應(yīng)該是呈線形的(或分離),不得相互交融。其目的是防止相互干擾。最好的走向是按直線,但一般不易實(shí)現(xiàn),...
2019-04-25 標(biāo)簽:電源設(shè)計(jì)PCB設(shè)計(jì) 716
PCB設(shè)計(jì)接地所遇到的常見(jiàn)問(wèn)題解析
1. 地線從整流濾波后就分為2根,其中一根作為模擬地,所有模擬部分的電路地全部接到這個(gè)模擬地上面;另一根為數(shù)字地,所有數(shù)字部分的電路地全部接到這個(gè)數(shù)字地上面。 2. 直流電源穩(wěn)壓芯...
2019-04-25 標(biāo)簽:PCB設(shè)計(jì)數(shù)字地模擬地 2612
PCB設(shè)計(jì)中射頻電路的特性解析
無(wú)線發(fā)射器和接收器在概念上,可分為基頻與射頻兩個(gè)部份。基頻包含發(fā)射器的輸入信號(hào)之頻率范圍,也包含接收器的輸出信號(hào)之頻率范圍?;l的頻寬決定了數(shù)據(jù)在系統(tǒng)中可流動(dòng)的基本速率。...
2019-04-25 標(biāo)簽:PCB設(shè)計(jì)射頻電路EDA軟件 1536
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |























