電子發(fā)燒友網(wǎng)>EDA/IC設(shè)計>
EDA/IC設(shè)計
電子發(fā)燒友網(wǎng)本欄目為EDA/IC設(shè)計專區(qū),有豐富的EDA/IC設(shè)計應(yīng)用知識與EDA/IC設(shè)計資料,可供EDA/IC行業(yè)人群學(xué)習(xí)與交流。如何改進(jìn)電子元件的布線設(shè)計方式提高可測試性
通過遵守一定的規(guī)程(DFT-Design for Testability,可測試的設(shè)計),可以大大減少生產(chǎn)測試的準(zhǔn)備和實施費用。這些規(guī)程已經(jīng)過多年發(fā)展,當(dāng)然,若采用新的生產(chǎn)技術(shù)和元件技術(shù),它們也要相應(yīng)的擴(kuò)...
如何在邊界掃描機(jī)制下增加板級互連的故障診斷覆蓋率
邊界掃描技術(shù)的基本思想是在芯片管腳和內(nèi)部邏輯之間增加了串聯(lián)在一起的移位寄存器組,在邊界掃描測試模式下,寄存器單元在相應(yīng)的指令下控制引腳狀態(tài),從而對外部互連及內(nèi)部邏輯進(jìn)行測...
2019-04-25 標(biāo)簽:電路設(shè)計數(shù)字電路板電路設(shè)計邊界掃描 2187
如何提高高速電路PCB布線的時間和電路性能
如果不是你自己設(shè)計布線,一定要留出充裕的時間仔細(xì)檢查布線人的設(shè)計。在這點上很小的預(yù)防抵得上一百倍的補救。不要指望布線的人能理解你的想法。在布線設(shè)計過程的初期你的意見和指導(dǎo)...
PCB設(shè)計中的常見問題解答
兩種方式供選擇:一種是在建立PCB文件之前執(zhí)行PCB BOARD WIZZARD,即利用向?qū)ЫCB文件,里面可以設(shè)置PCB的形狀和大小等參數(shù),點擊新建圖標(biāo),會出現(xiàn)一個FILE選擇面板,在NEW FROM TEMPLATE里選擇...
2019-04-25 標(biāo)簽:元器件封裝PCB設(shè)計 1895
IC封裝在電磁干擾控制中的作用解析
EMI控制通常需要結(jié)合運用上述的各項技術(shù)。一般來說,越接近EMI源,實現(xiàn)EMI控制所需的成本就越小。PCB上的集成電路芯片是EMI最主要的能量來源,因此如果能夠深入了解集成電路芯片的內(nèi)部特征...
2019-04-25 標(biāo)簽:PCB設(shè)計電磁干擾IC封裝 2578
PCB印制電路板的可靠性設(shè)計
低頻電路中,信號的工作頻率小于1MHz,它的布線和器件間的電感影響較小,而接地電路形成的環(huán)流對干擾影響較大,因而應(yīng)采用一點接地。當(dāng)信號工作頻率大于10MHz時,地線阻抗變得很大,此時...
2019-04-25 標(biāo)簽:電磁兼容印制電路板PCB設(shè)計PCB設(shè)計印制電路板地線設(shè)計電磁兼容 1373
PCB設(shè)計的一般原則介紹
首先,要考慮PCB尺寸大小。PCB尺寸過大時,印制線條長,阻抗增加,抗噪聲能力下降,成本也增加;過小,則散熱不好,且鄰近線條易受干擾。在確定PCB尺寸后,再確定特殊元件的位置。最后,...
2019-04-25 標(biāo)簽:PCB設(shè)計PowerPCB印制板電路 3988
如何降低DSP系統(tǒng)的電磁干擾
當(dāng)干擾的能量使接收器處在不希望的狀態(tài)時引起干擾。干擾的產(chǎn)生不是直接的(通過導(dǎo)體、公共阻抗耦合等)就是間接的(通過串?dāng)_或輻射耦合)。電磁干擾的產(chǎn)生是通過導(dǎo)體和通過輻射。很多...
2019-04-26 標(biāo)簽:emiPCB設(shè)計emcDSP系統(tǒng)emcemiPCB設(shè)計 3504
PCB電路設(shè)計的信號隔離技術(shù)解析
信號隔離使數(shù)字或模擬信號在發(fā)送時不存在穿越發(fā)送和接收端之間屏障的電流連接。這允許發(fā)送和接收端外的地或基準(zhǔn)電平之差值可以高達(dá)幾千伏,并且防止了可能損害信號的不同地電位之間的...
2019-04-26 標(biāo)簽:ICPCB電路設(shè)計ICPCB電路設(shè)計信號隔離 5683
PCB Layout設(shè)計中的一些設(shè)計原則總結(jié)
1.布局,就是將電路元件合理的放置。那怎么樣的放置是合理的,一個簡單的原則就是模塊化劃分清晰,也就是說有一定電路基礎(chǔ)的人,拿到你的PCB就能夠看出哪塊是用來實現(xiàn)什么功能的。 ...
2019-04-26 標(biāo)簽:pcbPCB設(shè)計布線 1993
高速PCB設(shè)計的基本知識及概念
與字處理或其它許多軟件中為實現(xiàn)圖、文、色彩等的嵌套與合成而引入的“層”的概念有所同,Protel的“層”不是虛擬的,而是印刷板材料本身實實在在的各銅箔層?,F(xiàn)今,由于電子線路的元件...
2019-04-26 標(biāo)簽:布線高速PCB設(shè)計焊盤過孔 2738
PCB設(shè)計中繞等長線的方法和技巧
等長走線的目的就是為了盡可能的減少所有相關(guān)信號在 PCB 上的傳輸延遲的差異。至于 USB/SATA/PCIE 等串行信號,并沒有上述并行總線的時鐘概念,其時鐘是隱含在串行數(shù)據(jù)中的。數(shù)據(jù)發(fā)送方將時...
2019-04-26 標(biāo)簽:PCB設(shè)計PCB設(shè)計等長線 12234
PCB線寬和電流的經(jīng)驗公式總結(jié)
PCB載流能力的計算一直缺乏權(quán)威的技術(shù)方法、公式,經(jīng)驗豐富CAD工程師依靠個人經(jīng)驗?zāi)茏鞒鲚^準(zhǔn)確的判斷。但是對于CAD新手,不可謂遇上一道難題。 PCB的載流能力取決與以下因素:線寬、線...
高速PCB設(shè)計策略分享
家用計算機(jī)領(lǐng)域的主板設(shè)計是另一個極端,成本和實效性高于一切,設(shè)計師們總是采用最快、最好、最高性能的CPU芯片、存儲器技術(shù)和圖形處理模塊來組成日益復(fù)雜的計算機(jī)。而家用計算機(jī)主板...
2019-04-26 標(biāo)簽:PCB板高速PCB設(shè)計 854
Altium Designer設(shè)計的常用快捷功能鍵命令解析
方格與格點的切換:View-Grids-Toggle Visible Grid Kind 源點:Edit-Origin-Set 邊界的定義:Keep Out Layer-Utility Tools-Place Line 按TAB可定義線寬 選取元件:PCB-PCB Filter-IS Component 逐個放置元件:TOOLS-C...
2019-04-26 標(biāo)簽:PCB設(shè)計Altium Designer 5701
如何在PCB板設(shè)計中使用BGA信號布線技術(shù)
PCB板設(shè)計師和嵌入式設(shè)計師總是要求使用最少的PCB板層數(shù)。為了降低成本,層數(shù)需要優(yōu)化。但有時PCB板設(shè)計師必須依賴某個層數(shù),比如為了抑制噪聲,實際PCB板布線層必須夾在兩個地平面層之間...
PCB板布線的規(guī)則和技巧
PCB板自動布線的布通率,依賴于良好的PCB板布局,布線規(guī)則可以預(yù)先設(shè)定,包括走線的彎曲次數(shù)、導(dǎo)通孔的數(shù)目、步進(jìn)的數(shù)目等。一般先進(jìn)行探索式布經(jīng)線,快速地把短線連通,然后進(jìn)行迷宮式...
2019-04-28 標(biāo)簽:PCB設(shè)計 23444
PCB板設(shè)計后期的檢查細(xì)節(jié)要點及注意事項
高速線容易產(chǎn)生電磁輻射,如果走線路徑與回流路徑形成面積過大,就會形成一個單匝線圈向外輻射電磁干擾,如圖1。所以走線的時候要注意旁邊有回流路徑,多層板設(shè)置有電源層和地平面可...
2019-04-28 標(biāo)簽:IC元件封裝PCB板設(shè)計 2315
PCB板設(shè)計的十大原則說明
PCB板一般用敷銅層壓板制成,板層選用時要從電氣性能、可靠性、加工工藝要求和經(jīng)濟(jì)指標(biāo)等方面考慮。常用的敷銅層壓板是敷銅酚醛紙質(zhì)層壓板、敷銅環(huán)氧紙質(zhì)層壓板、敷銅環(huán)氧玻璃布層壓板...
2019-04-28 標(biāo)簽:pcbPCB板設(shè)計PCB打樣華秋DFMPCB線路板打樣 9701
怎樣才能降低PCB電路板的噪聲
一塊性能良好的板子,我們電子工程師一眼就能看出其大致分布(前提是知道這塊板子什么功能),這就是我們常說的功能模塊分離原則。功能模塊,就是有一些電子元器件組合起來,完成某種...
如何避免PCB布局的各種缺陷
本文列舉了各種不同的設(shè)計疏忽,探討了每種失誤導(dǎo)致電路故障的原因,并給出了如何避免這些設(shè)計缺陷的建議。本文以FR-4電介質(zhì)、厚度0.0625in的雙層PCB為例,電路板底層接地。工作頻率介于...
PCB板ESD設(shè)計的經(jīng)驗總結(jié)
ESD,也就是我們常說的靜電釋放(Electro-Static discharge)。從學(xué)習(xí)過的知識中可以知道,靜電是一種自然現(xiàn)象,通常通過接觸、摩擦、電器間感應(yīng)等方式產(chǎn)生,其特點是長時間積聚、高電壓(可以產(chǎn)生...
2019-04-28 標(biāo)簽:PCB板ESD設(shè)計 2417
多層PCB板的接地方式解析
在高密度和高頻率的場合通常使用四層板,就電磁兼容性(EMC)而言比二層板好20DB以上。在四層板的條件下,往往可以使用一個完整的地平面和完整的電源平面,在這種條件下只需要進(jìn)行分成...
2019-04-29 標(biāo)簽:接地PCB設(shè)計 2861
PCB板中的散熱系統(tǒng)設(shè)計注意事項說明
在PCB板設(shè)計中,散熱系統(tǒng)的設(shè)計包括冷卻方法和散熱元器件選擇,以及對冷膨脹系數(shù)的考慮?,F(xiàn)在PCB板散熱的方式常用的有:通過PCB板本身散熱,給PCB板加散熱器和導(dǎo)熱板等。...
2019-04-29 標(biāo)簽:元器件PCB板散熱系統(tǒng) 2578
PCB板設(shè)計中減少EMI問題的設(shè)計技巧
電磁干擾(EMI,Electro Magnetic Interference),可分為輻射和傳導(dǎo)干擾。輻射干擾就是干擾源以空間作為媒體把其信號干擾到另一電網(wǎng)絡(luò)。而傳導(dǎo)干擾就是以導(dǎo)電介質(zhì)作為媒體把一 個電網(wǎng)絡(luò)上的信號干...
2019-04-29 標(biāo)簽:emi數(shù)字電路PCB板設(shè)計 1324
PCB板電路電源完整性的研究
電源完整性(PI,Power Integrity)就是為板級系統(tǒng)提供一個穩(wěn)定可靠的電源分配系統(tǒng)(PDS)。實質(zhì)上是要使系統(tǒng)在工作時,電源、地噪聲得到有效的控制,在一個很寬的頻帶范圍內(nèi)為芯片提供充足的...
如何將印制板電路的實物還原為電路原理圖
若印制板上標(biāo)有元件序號(如VD870、R330、C466等),由于這些序號有特定的規(guī)則,英文字母后首位阿拉伯?dāng)?shù)字相同的元件屬同一功能單元,因此畫圖時應(yīng)巧加利用。正確區(qū)分同一功能單元的元器...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |
























