日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>連接器>

連接器

電子發(fā)燒友網(wǎng)連接器技術(shù)專欄,內(nèi)容有連接器、光纖連接器、工業(yè)連接器、汽車連接器、電線電纜、接插件以及連接器技術(shù)的其它應(yīng)用方案等;是電子工程師學(xué)習(xí)連接器技術(shù)的好欄目。

FPGA程序時(shí)序錯(cuò)誤對(duì)工程的影響

本課程前期是基礎(chǔ)理論的講解,后期是結(jié)合經(jīng)驗(yàn)和項(xiàng)目實(shí)踐提煉的主要內(nèi)容,圍繞抗干擾和工程實(shí)現(xiàn)進(jìn)行原理闡述,省去了復(fù)雜的公式推導(dǎo)過程,和大家分享硬件學(xué)習(xí)經(jīng)驗(yàn)。...

2019-11-08 標(biāo)簽:FPGA程序時(shí)序 3466

SAR雷達(dá)研究背景

本課程前期是基礎(chǔ)理論的講解,后期是結(jié)合經(jīng)驗(yàn)和項(xiàng)目實(shí)踐提煉的主要內(nèi)容,圍繞抗干擾和工程實(shí)現(xiàn)進(jìn)行原理闡述,省去了復(fù)雜的公式推導(dǎo)過程,和大家分享硬件學(xué)習(xí)經(jīng)驗(yàn)。...

2019-11-08 標(biāo)簽:SAR雷達(dá) 4672

如何設(shè)計(jì)總體參數(shù)避免干擾

熟練掌握MTLAB雷達(dá)信號(hào)處理仿真算法設(shè)計(jì)和最新軟件VIVADO的使用(結(jié)合ISE軟件進(jìn)行過渡),以及如何使用altium designer或者CADENCE。...

2019-11-08 標(biāo)簽:FPGA干擾 2107

logicore產(chǎn)品指南

熟練掌握MTLAB雷達(dá)信號(hào)處理仿真算法設(shè)計(jì)和最新軟件VIVADO的使用(結(jié)合ISE軟件進(jìn)行過渡),以及如何使用altium designer或者CADENCE。...

2019-11-08 標(biāo)簽:FPGA雷達(dá) 1910

FPGA雷達(dá)信號(hào)的總體概括與總結(jié)

算法:采用MATLAB仿真,分別對(duì)具體的目標(biāo)速度,距離,角度等有一個(gè)深刻的認(rèn)識(shí),掌握如何檢測(cè)判別目標(biāo),升華到如何進(jìn)行一維距離像的識(shí)別,雷達(dá)總體參數(shù)設(shè)計(jì)。...

2019-11-08 標(biāo)簽:FPGAmatlab雷達(dá) 2423

MIMO雷達(dá)研究背景及具體設(shè)計(jì)

MIMO雷達(dá)采用M個(gè)通道發(fā)射相互正交的信號(hào),多波形信號(hào)在空間保持獨(dú)立,經(jīng)過目標(biāo)的散射,被N個(gè)接收陣元接收,每個(gè)陣元都采用M個(gè)匹配濾波器對(duì)回波進(jìn)行匹配,從而可以得到M*N個(gè)通道的回波數(shù)...

2019-11-08 標(biāo)簽:FPGAMIMO雷達(dá) 3557

FPGA教程:可編輯邏輯器件基礎(chǔ)

FPGA教程:可編輯邏輯器件基礎(chǔ)

PLD與一般數(shù)字芯片不同的是:PLD內(nèi)部的數(shù)字電路可以在出廠后才規(guī)劃決定,有些類型的PLD也允許在規(guī)劃決定后再次進(jìn)行變更、改變,而一般數(shù)字芯片在出廠前就已經(jīng)決定其內(nèi)部電路,無法在出廠...

2019-12-23 標(biāo)簽:FPGAPLD數(shù)字電路 2513

課程4:Verilog語法基礎(chǔ)

課程4:Verilog語法基礎(chǔ)

Verilog HDL是一種硬件描述語言,用于從算法級(jí)、門級(jí)到開關(guān)級(jí)的多種抽象設(shè)計(jì)層次的數(shù)字系統(tǒng)建模。被建模的數(shù)字系統(tǒng)對(duì)象的復(fù)雜性可以介于簡(jiǎn)單的門和完整的電子數(shù)字系統(tǒng)之間。數(shù)字系統(tǒng)能夠...

2019-12-23 標(biāo)簽:FPGAVerilog時(shí)序 3187

課程6:Quartus II使用簡(jiǎn)介與第一個(gè)工程實(shí)例

課程6:Quartus II使用簡(jiǎn)介與第一個(gè)工程實(shí)例

Quartus II支持Altera的IP核,包含了LPM/MegaFunction宏功能模塊庫(kù),使用戶可以充分利用成熟的模塊,簡(jiǎn)化了設(shè)計(jì)的復(fù)雜性、加快了設(shè)計(jì)速度。對(duì)第三方EDA工具的良好支持也使用戶可以在設(shè)計(jì)流程的各...

2019-12-23 標(biāo)簽:AlteraIP核QUARTUS II 4458

BJ-EPM240學(xué)習(xí)板:按鍵消抖實(shí)驗(yàn)

BJ-EPM240學(xué)習(xí)板:按鍵消抖實(shí)驗(yàn)

按鍵消抖通常的按鍵所用開關(guān)為機(jī)械彈性開關(guān),當(dāng)機(jī)械觸點(diǎn)斷開、閉合時(shí),由于機(jī)械觸點(diǎn)的彈性作用,一個(gè)按鍵開關(guān)在閉合時(shí)不會(huì)馬上穩(wěn)定地接通,在斷開時(shí)也不會(huì)一下子斷開。因而在閉合及斷...

2019-12-23 標(biāo)簽:FPGA開關(guān)按鍵 3714

課程3:FPGA開發(fā)流程概述

課程3:FPGA開發(fā)流程概述

FPGA利用小型查找表(16×1RAM)來實(shí)現(xiàn)組合邏輯,每個(gè)查找表連接到一個(gè)D觸發(fā)器的輸入端,觸發(fā)器再來驅(qū)動(dòng)其他邏輯電路或驅(qū)動(dòng)I/O,由此構(gòu)成了既可實(shí)現(xiàn)組合邏輯功能又可實(shí)現(xiàn)時(shí)序邏輯功能的基...

2019-12-24 標(biāo)簽:FPGA驅(qū)動(dòng)觸發(fā)器 1896

BJ-EPM240學(xué)習(xí)板:數(shù)碼管顯示實(shí)驗(yàn)

BJ-EPM240學(xué)習(xí)板:數(shù)碼管顯示實(shí)驗(yàn)

數(shù)碼管要正常顯示,就要用驅(qū)動(dòng)電路來驅(qū)動(dòng)數(shù)碼管的各個(gè)段碼,從而顯示出我們要的數(shù)字,因此根據(jù)數(shù)碼管的驅(qū)動(dòng)方式的不同,可以分為靜態(tài)式和動(dòng)態(tài)式兩類。...

2019-12-24 標(biāo)簽:顯示數(shù)碼管驅(qū)動(dòng)電路 3409

BJ-EPM240學(xué)習(xí)板:Johnson計(jì)數(shù)器實(shí)驗(yàn)

BJ-EPM240學(xué)習(xí)板:Johnson計(jì)數(shù)器實(shí)驗(yàn)

在數(shù)字電子技術(shù)中應(yīng)用的最多的時(shí)序邏輯電路。計(jì)數(shù)器不僅能用于對(duì)時(shí)鐘脈沖計(jì)數(shù),還可以用于分頻、定時(shí)、產(chǎn)生節(jié)拍脈沖和脈沖序列以及進(jìn)行數(shù)字運(yùn)算等。但是并無法顯示計(jì)算結(jié)果,一般都是...

2019-12-24 標(biāo)簽:ledlcd計(jì)數(shù)器 2394

BJ-EPM240學(xué)習(xí)板:VGA接口實(shí)驗(yàn)

BJ-EPM240學(xué)習(xí)板:VGA接口實(shí)驗(yàn)

VGA接口就是顯卡上輸出模擬信號(hào)的接口,VGA(Video Graphics Array)接口,也叫D-Sub接口。雖然液晶顯示器可以直接接收數(shù)字信號(hào),但很多低端產(chǎn)品為了與VGA接口顯卡相匹配,因而采用VGA接口。...

2019-12-24 標(biāo)簽:顯卡液晶顯示器VGA 3348

BJ-EPM240學(xué)習(xí)板:乘法器設(shè)計(jì)實(shí)驗(yàn)

BJ-EPM240學(xué)習(xí)板:乘法器設(shè)計(jì)實(shí)驗(yàn)

乘法器是模擬式電子式電能表的重要組成部分,也是電能表計(jì)量誤差的最主要來源。對(duì)時(shí)分割乘法器在諧波條件下的計(jì)量誤差進(jìn)行了定量的研究與分析,根據(jù)時(shí)分割乘法器的工作原理,推導(dǎo)其在...

2019-12-24 標(biāo)簽:仿真電能表乘法器 3492

課程8:簡(jiǎn)單的Testbench設(shè)計(jì)

課程8:簡(jiǎn)單的Testbench設(shè)計(jì)

描述測(cè)試信號(hào)的變化和測(cè)試過程的模塊叫做測(cè)試平臺(tái)(Testbench),它可以對(duì)電路模塊進(jìn)行動(dòng)態(tài)的測(cè)試。通過觀測(cè)被測(cè)試模塊的輸出信號(hào)是否符合要求,可以調(diào)試和驗(yàn)證邏輯系統(tǒng)的設(shè)計(jì)和結(jié)構(gòu)是否...

2019-12-24 標(biāo)簽:FPGA測(cè)試調(diào)試 2648

BJ-EPM240學(xué)習(xí)板:MAX II內(nèi)部震動(dòng)時(shí)鐘使用實(shí)驗(yàn)

BJ-EPM240學(xué)習(xí)板:MAX II內(nèi)部震動(dòng)時(shí)鐘使用實(shí)驗(yàn)

采用CPLD市場(chǎng)領(lǐng)先供應(yīng)商提供的MAX? II 開發(fā)套件,您可以評(píng)估MAX II CPLD的系列特性,或者開始對(duì)自己的設(shè)計(jì)進(jìn)行原型開發(fā)。它包括參考設(shè)計(jì)(LCD控制器、PCI、USB和插槽)、演示設(shè)計(jì)、軟件、電纜以及...

2019-12-24 標(biāo)簽:cpld控制器lcd 4183

BJ-EPM240學(xué)習(xí)板:串口通信實(shí)驗(yàn)

BJ-EPM240學(xué)習(xí)板:串口通信實(shí)驗(yàn)

串口通信是指外設(shè)和計(jì)算機(jī)間,通過數(shù)據(jù)信號(hào)線 、地線、控制線等,按位進(jìn)行傳輸數(shù)據(jù)的一種通訊方式。這種通信方式使用的數(shù)據(jù)線少,在遠(yuǎn)距離通信中可以節(jié)約通信成本,但其傳輸速度比并...

2019-12-24 標(biāo)簽:數(shù)據(jù)計(jì)算機(jī)串口通信 3039

SF-EP1C學(xué)習(xí)板:PLL配置仿真實(shí)驗(yàn)

SF-EP1C學(xué)習(xí)板:PLL配置仿真實(shí)驗(yàn)

鎖相環(huán)在工作的過程中,當(dāng)輸出信號(hào)的頻率與輸入信號(hào)的頻率相等時(shí),輸出電壓與輸入電壓保持固定的相位差值,即輸出電壓與輸入電壓的相位被鎖住,這就是鎖相環(huán)名稱的由來。...

2019-12-24 標(biāo)簽:仿真pll頻率 2979

BJ-EPM240學(xué)習(xí)板:SRAM讀寫實(shí)驗(yàn)

BJ-EPM240學(xué)習(xí)板:SRAM讀寫實(shí)驗(yàn)

SRAM是靜態(tài)存儲(chǔ)方式,以雙穩(wěn)態(tài)電路作為存儲(chǔ)單元,SRAM不像DRAM一樣需要不斷刷新,而且工作速度較快,但由于存儲(chǔ)單元器件較多,集成度不太高,功耗也較大。...

2019-12-24 標(biāo)簽:FPGA存儲(chǔ)sram 3142

SF-EP1C學(xué)習(xí)板:基于74HC595的數(shù)碼管實(shí)驗(yàn)

SF-EP1C學(xué)習(xí)板:基于74HC595的數(shù)碼管實(shí)驗(yàn)

74HC595是一個(gè)8位串行輸入、并行輸出的位移緩存器:并行輸出為三態(tài)輸出。在SCK 的上升沿,串行數(shù)據(jù)由SDL輸入到內(nèi)部的8位位移緩存器,并由Q7'輸出,而并行輸出則是在LCK的上升沿將在8位位移緩...

2019-12-25 標(biāo)簽:FPGA緩存器 2941

BJ-EPM240學(xué)習(xí)板:I2C通信實(shí)驗(yàn)

BJ-EPM240學(xué)習(xí)板:I2C通信實(shí)驗(yàn)

在硬件上,I2C總線只需要一根數(shù)據(jù)線和一根時(shí)鐘線兩根線,總線接口已經(jīng)集成在芯片內(nèi)部,不需要特殊的接口電路,而且片上接口電路的濾波器可以濾去總線數(shù)據(jù)上的毛刺.因此I2C總線簡(jiǎn)化了硬...

2019-12-25 標(biāo)簽:通信總線I2C 2679

SF-EP1C學(xué)習(xí)板:基于M4K塊的單口RAM配置仿真實(shí)驗(yàn)

SF-EP1C學(xué)習(xí)板:基于M4K塊的單口RAM配置仿真實(shí)驗(yàn)

隨機(jī)存取存儲(chǔ)器(RAM)既可向指定單元存入信息又可從指定單元讀出信息。任何RAM中存儲(chǔ)的信息在斷電后均會(huì)丟失,所以RAM是易失性存儲(chǔ)器。...

2019-12-25 標(biāo)簽:存儲(chǔ)器數(shù)據(jù)RAM 2218

SF-EP1C學(xué)習(xí)板:基于M4K塊配置ROM的字符數(shù)據(jù)存儲(chǔ)VGA顯示實(shí)驗(yàn)

SF-EP1C學(xué)習(xí)板:基于M4K塊配置ROM的字符數(shù)據(jù)存儲(chǔ)VGA顯示實(shí)驗(yàn)

ROM為只讀存儲(chǔ)器,除了固定存儲(chǔ)數(shù)據(jù)、表格、固化程序外,在組合邏輯電路中也有著廣泛用途。...

2019-12-25 標(biāo)簽:存儲(chǔ)器ROMVGA 3022

SF-EP1C學(xué)習(xí)板:DIY數(shù)碼相框

SF-EP1C學(xué)習(xí)板:DIY數(shù)碼相框

數(shù)碼相框通常直接插上相機(jī)的存儲(chǔ)卡展示照片,當(dāng)然更多的數(shù)碼相框會(huì)提供內(nèi)部存儲(chǔ)空間以接外接存儲(chǔ)卡功能。...

2019-12-25 標(biāo)簽:存儲(chǔ)讀卡器數(shù)碼相框 2732

SF-EP1C學(xué)習(xí)板:基于SDRAM讀寫的串口調(diào)試實(shí)驗(yàn)

SF-EP1C學(xué)習(xí)板:基于SDRAM讀寫的串口調(diào)試實(shí)驗(yàn)

通常DRAM是有一個(gè)異步接口的,這樣它可以隨時(shí)響應(yīng)控制輸入的變化。而SDRAM有一個(gè)同步接口,在響應(yīng)控制輸入前會(huì)等待一個(gè)時(shí)鐘信號(hào),這樣就能和計(jì)算機(jī)的系統(tǒng)總線同步。時(shí)鐘被用來驅(qū)動(dòng)一個(gè)有...

2019-12-25 標(biāo)簽:DRAMSDRAM計(jì)算機(jī) 2328

PS2鍵盤接口驅(qū)動(dòng)電路的設(shè)計(jì)

PlayStation 2,簡(jiǎn)稱PS2,是日本sony(Sony)旗下的索尼電腦娛樂SCEI(Sony Computer Entertainment Inc.),于2000年3月4日推出的家用型128位游戲主機(jī)。...

2019-11-21 標(biāo)簽:索尼鍵盤驅(qū)動(dòng)電路 4361

三態(tài)門的用法及模塊功能介紹

三態(tài)電路可提供三種不同的輸出值:邏輯“0”,邏輯“1”和高阻態(tài)。高阻態(tài)主要用來將邏輯門同系統(tǒng)的其他部分加以隔離。例如雙向I/O電路和共用總線結(jié)構(gòu)中廣泛應(yīng)用三態(tài)特性。...

2019-11-21 標(biāo)簽:總線邏輯三態(tài)門 9846

數(shù)碼管的顯示原理與驅(qū)動(dòng)方式

數(shù)碼管,也稱作輝光管,是一種可以顯示數(shù)字和其他信息的電子設(shè)備。玻璃管中包括一個(gè)金屬絲網(wǎng)制成的陽極和多個(gè)陰極。大部分?jǐn)?shù)碼管陰極的形狀為數(shù)字。...

2019-11-21 標(biāo)簽:電子設(shè)備數(shù)碼管 7393

液晶顯示器的概念及硬件電路設(shè)計(jì)

液晶顯示器的工作原理是:在電場(chǎng)的作用下,利用液晶分子的排列方向發(fā)生變化,使外光源透光率改變(調(diào)制),完成電一光變換,再利用R、G、B三基色信號(hào)的不同激勵(lì),通過紅、綠、藍(lán)三基色...

2019-11-21 標(biāo)簽:液晶顯示器硬件電路 6075

編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題

徐州市| 海安县| 麻城市| 祁阳县| 陇南市| 垦利县| 梁山县| 米林县| 华容县| 武义县| 城口县| 麦盖提县| 日土县| 玉门市| 共和县| 鱼台县| 聂荣县| 西安市| 文成县| 永福县| 根河市| 建始县| 呼伦贝尔市| 邵东县| 米泉市| 天津市| 邹城市| 南宫市| 大名县| 涿州市| 增城市| 怀柔区| 巴彦淖尔市| 四平市| 襄城县| 五家渠市| 烟台市| 琼结县| SHOW| 德格县| 丹凤县|