日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何優(yōu)化PCIe應(yīng)用中的時鐘分配

電子設(shè)計 ? 來源:網(wǎng)友電子設(shè)計發(fā)布 ? 作者:網(wǎng)友電子設(shè)計發(fā)布 ? 2021-11-23 11:07 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:Julian Hagedorn

PCI Express? (PCIe?) 是一項業(yè)界領(lǐng)先的標(biāo)準(zhǔn)輸入/輸出 (I/O) 技術(shù),是服務(wù)器、個人電腦以及其它應(yīng)用中最常用的 I/O 接口之一。該標(biāo)準(zhǔn)多年來不斷發(fā)展,以適應(yīng)更高的數(shù)據(jù)速率(見表 1)。第 3 代 PCIe 引入了全新的編碼方案,其可在不增加數(shù)據(jù)速率一倍的情況下,將數(shù)據(jù)吞吐量提升一倍。PCI-SIG 近期宣布推出的第 4 代 PCIe 具有 16 G 每秒傳輸 (GT/s) 的比特率。第 4 代的規(guī)范預(yù)計將在 2014 或 2015 年發(fā)布。

poYBAGGKb7-ALitxAABMfU84bTA871.jpg

表 1:各代 PCIe 的數(shù)據(jù)吞吐量

隨著數(shù)據(jù)速率的提升,參考時鐘需求也在不斷提高。本文將重點介紹參考時鐘需求。

PCIe 參考時鐘 (RefClk) 規(guī)范可針對 3 種不同架構(gòu)定義,分別是:數(shù)據(jù)時鐘、獨立 RefClk 以及通用 RefClk。每個架構(gòu)都具有特定的濾波器函數(shù)。在接收器時鐘數(shù)據(jù)恢復(fù)輸入端出現(xiàn)的有效抖動是接收器及發(fā)送器 PLL 帶寬與 RefClk 抖動頻譜所涉及峰值之差的函數(shù)。此外,它還取決于 RefClk 架構(gòu)。

在獨立 RefClk 架構(gòu)中,發(fā)送器 (TX) 與接收器 (RX) 都可接收獨立的 RefClk。這會導(dǎo)致嚴(yán)格的抖動需求,而且不能應(yīng)用擴展頻譜時鐘 (SSC)。

在數(shù)據(jù)時鐘架構(gòu)中,單個 RefClk 可連接至發(fā)送器,而接收器則使用來自數(shù)據(jù)流的嵌入式時鐘信號。時鐘數(shù)據(jù)恢復(fù) (CDR) 電路可提取數(shù)據(jù)流中的時鐘。它最大限度地緩解了抖動要求,而且也可應(yīng)用 SSC。但是,這是一種相對較新的標(biāo)準(zhǔn),很多器件都不支持。

最佳備選標(biāo)準(zhǔn)(也是最常用的標(biāo)準(zhǔn))是通用 RefClk 架構(gòu)。它不僅可向發(fā)送器與接收器提供相同的 RefClk,而且還支持可減少電磁干擾 (EMI) 的 SSC,其實施非常便捷。這種架構(gòu)的缺點是 RefClk 需要滿足不足 12ns 的偏移需求。下列是通用 RefClk 架構(gòu)及其應(yīng)用實例。

pYYBAGGKb8KAd8OXAAA5Xb4cjpk546.jpg

表 2:應(yīng)用濾波器函數(shù)后的通用 RefClk 抖動規(guī)范

服務(wù)器卡等通用 PCIe 應(yīng)用包含幾個構(gòu)建塊。系統(tǒng)的核心是根聯(lián)合體,其代表 I/O 系統(tǒng)的根。根聯(lián)合體連接 CPU 和存儲器,可能具有多個 PCIe 端口。此外,它還包含開關(guān)和 PCIe 端點(例如顯卡)。I/O 系統(tǒng)的所有組件都要符合發(fā)送器/接收器與 RefClk 的抖動要求。如果所有構(gòu)建塊都兼容于第 3 代 PCIe,那么都要達(dá)到 1ps rms 的 RefClk 要求(圖 1)。

pYYBAGGKb8WASm2EAAC8t9mGNUg726.jpg

圖 1:解決方案 1:支持第 3 代 PCIe 通用 RefClk 抖動限制的服務(wù)器卡實例

圖 1 所示系統(tǒng)可使用一個 7 輸出時鐘生成器實現(xiàn)。這種實施方案最終可能需要一個以上基于時鐘生成器的時鐘樹解決方案,因為還需要生成其它系統(tǒng)時鐘。系統(tǒng)時鐘生成器可為千兆位以太網(wǎng)器件、SATA 控制器DDR 時鐘等生成參考時鐘。在圖 2 中,RefClk 生成器由時鐘緩沖器取代。這不僅可簡化時鐘樹,而且還可提供成本更低、空間更優(yōu)化的解決方案。

poYBAGGKb8mAJtvfAAAnLPBR0i8295.jpg

表 3:解決方案 1 與解決方案 2 以及空間與成本的對比

pYYBAGGKb8uAY3dhAAC73cOESq0073.jpg

圖 2:解決方案 2:使用 LMK00338 等 RefClk 緩沖器的服務(wù)器卡實例

在使用緩沖器分配 RefClk 時,需要考慮緩沖器引起的附加抖動。附加抖動的定義是器件本身對輸入信號產(chǎn)生的額外抖動量,計算方法是:poYBAGGKb86APMz_AAAKwu6n2f0754.jpg 。

假設(shè)噪聲過程是隨機的,而且輸入噪聲與輸出噪聲無關(guān)。緩沖器的抖動輸出可通過該公式計算:poYBAGGKb9GAbiejAAAOsyeZ_wY036.jpg 。

LMK00338 是一款超低附加抖動 PCIe 時鐘緩沖器。對于第 3 代 PCIe 應(yīng)用而言,一般具有 30fs rms 的附加抖動。表 3 是應(yīng)用不同 PCIe 濾波器函數(shù)時的附加抖動性能。

pYYBAGGKb9aAfWm5AABFqdEw5Q8010.jpg

表 4:LMK00338 的附加抖動性能

CDCM6208 等第 3 代 PCIe 高性能時鐘生成器可提供具有 160.66fs rms 抖動(2MHz 至 5MHz 濾波器)的 RefClk。如果對該時鐘進行分配,LMK00338 會向 RefClk 信號增加 25fs rms 的抖動。使用以上計算公式計算出的輸出抖動僅為 162.54 fs rms(表 5)。在最壞的情況下,RefClk 生成器可能具有 999fs rms 的抖動,使用 LMK00338 不會超出第 3 代 PCIe 的抖動限值。

表 5 是未應(yīng)用 PCIe 濾波器函數(shù)時 LMK00338 的附加抖動性能。由于具有 77 fs rms 的低附加抖動(集成帶寬:12kHz 至 20MHz),因此該緩沖器適用于大部分使用 HCSL 信號傳輸技術(shù)的高性能時鐘應(yīng)用。另外還提供更小的 4 輸出版本。

poYBAGGKb9mAA3KuAABuf4blM00276.jpg

表 5:低抖動 RefClk 源 (CDCM6208) 驅(qū)動的時鐘緩沖器的效果。

多個服務(wù)器卡中存在的共同問題是電源噪聲問題。噪聲可能來自多個噪聲源,首先是開關(guān)電源,以及 CPU、ASICFPGA數(shù)字電路。電源旁路將幫助過濾掉其中一部分噪聲,而剩下的噪聲則將影響器件性能。在剩余噪聲影響時鐘分配器件電源時,會導(dǎo)致窄帶相位調(diào)制以及時鐘輸出的幅度調(diào)制。

在 100kHz 至 10MHz 的噪聲頻率范圍內(nèi),LMK00338 可在 100MHz 輸出頻率下表現(xiàn)出低于 -75dBc 的優(yōu)異電源紋波抑制 (PSRR) 特性。這種噪聲抗擾度將幫助簡化電源旁路,是 LMK00338 的另一大重要優(yōu)勢。

以上分析表明,只要 RefClk 生成器符合抖動要求,就可以放心大膽地在通用 RefClk 系統(tǒng)中使用超低附加抖動時鐘緩沖器。

此外,LMK00338 的通用輸入級不僅可接收任何差分或單端信號,而且還可將其轉(zhuǎn)換為 8 HCSL 輸出。對于第 4 代 PCIe 而言,最大 RefClk 抖動可假定為遠(yuǎn)遠(yuǎn)小于 1ps rms。因此,支持緩沖的通用 RefClk 架構(gòu)將更適合更嚴(yán)格的較新 PCIe 標(biāo)準(zhǔn)。

如欲了解有關(guān)時鐘產(chǎn)品的更多詳情,敬請查看時鐘及定時解決方案指南。

原文請參見: http://e2e.ti.com/blogs_/b/analogwire/archive/2014/03/28/how-to-optimize-clock-distribution-in-pcie-applications.aspx

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    7352

    瀏覽量

    95080
  • 服務(wù)器
    +關(guān)注

    關(guān)注

    14

    文章

    10389

    瀏覽量

    91788
  • 時鐘
    +關(guān)注

    關(guān)注

    11

    文章

    2000

    瀏覽量

    135327
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1487

    瀏覽量

    89026
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    探秘ICS841402I:PCIe與sRIO時鐘生成的理想之選

    探秘ICS841402I:PCIe與sRIO時鐘生成的理想之選 在電子設(shè)計領(lǐng)域,時鐘信號的穩(wěn)定性和準(zhǔn)確性對于系統(tǒng)的性能至關(guān)重要。今天,我們就來深入了解一款優(yōu)化
    的頭像 發(fā)表于 04-12 12:40 ?451次閱讀

    高性能時鐘分配利器:LTC6953深度解析

    高性能時鐘分配利器:LTC6953深度解析 在電子設(shè)計領(lǐng)域,時鐘分配對于系統(tǒng)的穩(wěn)定運行和性能表現(xiàn)至關(guān)重要。今天,我們就來深入探討一款高性能的時鐘
    的頭像 發(fā)表于 03-26 11:25 ?260次閱讀

    AD9510:高性能時鐘分配IC的深度剖析與應(yīng)用指南

    AD9510:高性能時鐘分配IC的深度剖析與應(yīng)用指南 在電子設(shè)計領(lǐng)域,時鐘分配對于確保系統(tǒng)的穩(wěn)定性和高性能至關(guān)重要。AD9510作為一款1.2 GHz
    的頭像 發(fā)表于 03-22 16:10 ?616次閱讀

    AD9511:高性能時鐘分配IC的深度解析

    AD9511:高性能時鐘分配IC的深度解析 在電子設(shè)計領(lǐng)域,時鐘分配對于系統(tǒng)的性能和穩(wěn)定性起著至關(guān)重要的作用。AD9511作為一款1.2 GHz時鐘
    的頭像 發(fā)表于 03-22 16:10 ?613次閱讀

    9FGV0441:PCIe Gen 1 - 4應(yīng)用的低功耗時鐘發(fā)生器

    9FGV0441:PCIe Gen 1 - 4應(yīng)用的低功耗時鐘發(fā)生器 在當(dāng)今的電子設(shè)備時鐘發(fā)生器是確保系統(tǒng)穩(wěn)定運行的關(guān)鍵組件之一。特別是在PCI
    的頭像 發(fā)表于 03-19 16:00 ?453次閱讀

    CDC337時鐘驅(qū)動器:高性能時鐘分配與生成的理想選擇

    CDC337時鐘驅(qū)動器:高性能時鐘分配與生成的理想選擇 在電子設(shè)計領(lǐng)域,時鐘信號的穩(wěn)定分配和精確生成對于系統(tǒng)的正常運行至關(guān)重要。今天,我們就
    的頭像 發(fā)表于 02-10 16:20 ?712次閱讀

    9DBL0255/9DBL0455:PCIe Gen1 - 7時鐘扇出緩沖器的設(shè)計與應(yīng)用

    9DBL0255/9DBL0455:PCIe Gen1 - 7時鐘扇出緩沖器的設(shè)計與應(yīng)用 在PCIe系統(tǒng)的設(shè)計,時鐘
    的頭像 發(fā)表于 02-09 16:30 ?365次閱讀

    德州儀器CDCDB400:PCIe時鐘緩沖器的理想之選

    DB800ZL標(biāo)準(zhǔn)的4輸出LP - HCSL時鐘緩沖器,可用于分配PCIe Gen 1 - 7、QuickPath Interconnect(QPI)、UPI、SAS和SATA接口的參考時鐘
    的頭像 發(fā)表于 02-06 17:10 ?1363次閱讀

    LMKDB11xx系列PCIe時鐘緩沖器深度解析

    LMKDB11xx系列PCIe時鐘緩沖器深度解析 在高速數(shù)字電路的設(shè)計領(lǐng)域,時鐘信號的精確分配和低抖動特性至關(guān)重要。TI的LMKDB11xx系列PC
    的頭像 發(fā)表于 02-06 15:00 ?1131次閱讀

    IDT 9FGL04:高性能 4 輸出 3.3V PCIe 時鐘發(fā)生器詳解

    IDT 9FGL04:高性能 4 輸出 3.3V PCIe 時鐘發(fā)生器詳解 在 PCIe 時鐘生成領(lǐng)域,IDT 的 9FGL04 系列器件憑借其出色的性能和豐富的特性,成為眾多應(yīng)用場景
    的頭像 發(fā)表于 02-05 16:05 ?365次閱讀

    時標(biāo)分配器、時間信號分配器、時鐘分配

    時鐘分配儀器儀表
    西安同步電子科技有限公司
    發(fā)布于 :2025年10月22日 10:40:51

    時鐘設(shè)計優(yōu)化實戰(zhàn)

    1、時鐘設(shè)計,芯片性能的節(jié)拍器 在現(xiàn)代 IC 設(shè)計,時鐘網(wǎng)絡(luò)的優(yōu)化是實現(xiàn)高性能、高可靠性和低功耗的關(guān)鍵。本文聚焦四大核心技術(shù):CTS 優(yōu)化
    的頭像 發(fā)表于 10-09 10:07 ?753次閱讀

    ?PCIe Gen7時鐘緩沖技術(shù)解析:TI CDCDB400芯片深度剖析

    Texas Instruments CDCDB400 4路輸出時鐘緩沖器是一款符合DB800ZL標(biāo)準(zhǔn)的4路輸出LP-HCSL時鐘緩沖器,能夠為PCIe Gen 1-5、QuickPath
    的頭像 發(fā)表于 10-06 15:28 ?1576次閱讀
    ?<b class='flag-5'>PCIe</b> Gen7<b class='flag-5'>時鐘</b>緩沖技術(shù)解析:TI CDCDB400芯片深度剖析

    Texas Instruments CDCDB803用于PCIe?第1代至第5代的8輸出時鐘緩沖器數(shù)據(jù)手冊

    Texas Instruments用于PCIe^?^ Gen 1至Gen 5的CDCDB803 8輸出時鐘緩沖器是符合DB800ZL標(biāo)準(zhǔn)的時鐘緩沖器,用來為PCIe Gen 1 - 5
    的頭像 發(fā)表于 09-26 15:14 ?925次閱讀
    Texas Instruments CDCDB803用于<b class='flag-5'>PCIe</b>?第1代至第5代的8輸出<b class='flag-5'>時鐘</b>緩沖器數(shù)據(jù)手冊

    PCIe協(xié)議分析儀能測試哪些設(shè)備?

    場景:監(jiān)測GPU與主機之間的PCIe通信,分析數(shù)據(jù)傳輸效率、延遲和帶寬利用率。 應(yīng)用價值:優(yōu)化大規(guī)模AI訓(xùn)練任務(wù)的數(shù)據(jù)加載和模型參數(shù)同步,例如在多GPU系統(tǒng)測試PCIe交換機的性能和
    發(fā)表于 07-25 14:09
    景泰县| 登封市| 普兰县| 曲麻莱县| 高青县| 长宁区| 桐柏县| 德保县| 宜昌市| 安达市| 孟村| 手游| 江源县| 东城区| 巴彦淖尔市| 芜湖市| 万州区| 金堂县| 苏尼特左旗| 潜山县| 惠水县| 襄城县| 宣化县| 洪泽县| 成安县| 思南县| 东明县| 怀化市| 阿拉善左旗| 精河县| 乳源| 山阳县| 无为县| 偃师市| 安吉县| 曲麻莱县| 延津县| 綦江县| 湖口县| 天全县| 南京市|