日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

華為芯片堆疊封裝專利公開

微云疏影 ? 來源:OFweek電子工程網(wǎng) ? 作者:OFweek電子工程網(wǎng) ? 2022-08-11 15:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

近日,國家知識產(chǎn)權(quán)局官網(wǎng)公開的信息顯示,華為技術(shù)有限公司公開了“一種芯片堆疊封裝及終端設(shè)備”專利。

據(jù)摘要顯示,本公開涉及半導(dǎo)體技術(shù)領(lǐng)域,其能夠在保證供電需求的同時,解決因采用硅通孔技術(shù)而導(dǎo)致的成本高的問題。

pYYBAGL0sheARp1VAAC3WiJonm0115.png

(截圖自國家專利局)

poYBAGL0sheACic7AAE3npG29m0347.png

(截圖自國家專利局)

專利文件顯示,該芯片堆疊封裝包括:

設(shè)置于第一走線結(jié)構(gòu) (10) 和第二走線結(jié)構(gòu) (20) 之間的第一芯片 (101) 和第二芯片 (102);

所述第一芯片 (101) 的有源面 (S1) 面向所述第二芯片 (102) 的有源面 (S2);

第一芯片 (101) 的有源面 (S1) 包括第一交疊區(qū)域 (A1) 和第一非交疊區(qū)域 (C1),第二芯片 (102) 的有源面 (S2) 包括第二交疊區(qū)域 (A2) 和第二非交疊區(qū)域 (C2);

第一交疊區(qū)域 (A1) 與第二交疊區(qū)域 (A2) 交疊,第一交疊區(qū)域 (A1) 和第二交疊區(qū)域 (A2) 連接;

第一非交疊區(qū)域 (C1) 與第二走線結(jié)構(gòu) (20) 連接;

第二非交疊區(qū)域 (C2) 與第一走線結(jié)構(gòu) (10) 連接。

所謂的芯片堆疊技術(shù)究竟是什么?

“芯片堆疊”技術(shù)近段時間經(jīng)常聽到,在前段時間蘋果舉行線上發(fā)布會時,推出了號稱“史上最強”的Apple M1 ultra,這就是一種采用堆疊思路設(shè)計的芯片。

M1 ultra將兩枚M1 Max中隱藏的芯片間互連模塊(die-to-die connector)通過技術(shù)手段整合在一起,蘋果將其稱之為“Ultra Fusion”架構(gòu),擁有1萬多個信號點,互連帶寬高達2.5TB/s,而且延遲、功耗都非常低。

通過這種方式組合而成的M1 Ultra,規(guī)格基本上是M1 Max的翻倍。同樣是采用了5nm制造工藝,但M1 Ultra的晶體管數(shù)量卻高達1140億個,統(tǒng)一內(nèi)存最高達到128GB,總帶寬800GB/s。

那么所謂的芯片堆疊技術(shù)究竟是什么?據(jù)了解,堆疊技術(shù)也可以叫做3D堆疊技術(shù),是利用堆疊技術(shù)或通過互連和其他微加工技術(shù)在芯片或結(jié)構(gòu)的Z軸方向上形成三維集成,信號連接以及晶圓級,芯片級和硅蓋封裝具有不同的功能。針對包裝和可靠性技術(shù)的三維堆疊處理技術(shù)。

該技術(shù)用于微系統(tǒng)集成,是在片上系統(tǒng)(SOC)和多芯片模塊(MCM)之后開發(fā)的先進的系統(tǒng)級封裝制造技術(shù)。 在傳統(tǒng)的SiP封裝系統(tǒng)中,任何芯片堆棧都可以稱為3D,因為在Z軸上功能和信號都有擴展,無論堆棧位于IC內(nèi)部還是外部。

目前,3D芯片技術(shù)的類別包括:基于芯片堆疊的3D技術(shù),基于有源TSV的3D技術(shù),基于無源TSV的3D技術(shù),以及基于芯片制造的3D技術(shù)。

筆者注意到,去年華為就曾被曝出“雙芯疊加”專利,這種方式可以讓14nm芯片經(jīng)過優(yōu)化后比肩7nm性能。但當(dāng)時曝光的這種通過堆疊的方式與蘋果的“Ultra Fusion”架構(gòu)還是有所不同。也許有很多人理解雙芯片堆疊是指將兩顆獨立芯片進行物理堆疊的方式去實現(xiàn)性能突破,其實這是非常嚴重的錯誤,如果單單依靠物理堆疊,那么會有非常多的弊端無法解決,例如兼容性,穩(wěn)定性,發(fā)熱控制這些都是沒法通過物理堆疊來解決問題的,在設(shè)計思路上面就會走上歧路,得不償失也毫無意義。

雙芯疊加層級運用于設(shè)計和生產(chǎn)初期,也就是說在設(shè)計過程中將原來的一顆芯片設(shè)計成雙層芯片然后利用自己獨特的技術(shù),來將這兩層芯片封裝在一顆芯片中,通過同步信號方式與一些其他方法就可以激活雙層芯片共同發(fā)力,從而實現(xiàn)芯片性能突破。所以說一個物理層堆疊,一個設(shè)計之初就開始改變設(shè)計思路,這是完全不同的兩個方式。

因此雖然同樣是指雙芯片組合成單個主芯片,但蘋果與華為可以說是兩種截然不同的方式。無論如何,雙芯片組合帶來的結(jié)果必然是1+1>1,但不等于2。

當(dāng)然,無論是華為的雙芯疊加技術(shù)還是蘋果的Ultra Fusion架構(gòu),在當(dāng)前芯片工藝水平發(fā)展接近極限的情況下,“雙芯堆疊”設(shè)計的方式不失為一種好的選擇。理論上來說,兩顆芯片可以將任務(wù)分工處理,形成更強的運行效率,而其中重點所需要解決的,無非就是功耗、信號同步、數(shù)據(jù)流協(xié)同處理等方面的問題。

在前不久舉辦的華為2021年業(yè)績發(fā)布會上,華為輪值董事長郭平表態(tài)稱,未來華為可能會采用多核結(jié)構(gòu)的芯片設(shè)計方案,以提升性能。同時,采用面積換性能,用堆疊換性能,使得不那么先進的工藝也能持續(xù)讓華為在未來的產(chǎn)品里面,能夠具有競爭力。

在去年12月,華為公司還投資6億元成立了一家電子制造的全資子——華為精密制造有限公司,經(jīng)營范圍為光通信設(shè)備制造,光電子器件制造,電子元器件制造和半導(dǎo)體分立器件制造。當(dāng)時就有內(nèi)部人士稱,該公司具備一定規(guī)模的量產(chǎn)和小批量試制(能力),但主要用于滿足自有產(chǎn)品的系統(tǒng)集成需求。“不生產(chǎn)芯片,主要是部分核心器件、模組、部件的精密制造?!蓖瑫r,經(jīng)營范圍中提及的“半導(dǎo)體分立器件“主要是分立器件的封裝、測試。如此來看,華為對于芯片堆疊路線早有清晰的規(guī)劃,沒準已經(jīng)投入制造環(huán)節(jié)。

此外,從華為將海思列為了一級部門的重大業(yè)務(wù)架構(gòu)調(diào)整來看,這預(yù)示著其戰(zhàn)略重心的重新配置。在過去相當(dāng)長的一段時間里,海思只是華為2012實驗室下面的一個部門,最高端的產(chǎn)品也都是自用。現(xiàn)在,華為將海思列為一級業(yè)務(wù)部門,在很大程度上預(yù)示著,未來華為的芯片產(chǎn)品,將從“部分商用”調(diào)整為“全面商用”,華為也將繼續(xù)加大在芯片領(lǐng)域的人才投入和技術(shù)投入。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54463

    瀏覽量

    469692
  • 華為
    +關(guān)注

    關(guān)注

    218

    文章

    36212

    瀏覽量

    262732
  • 半導(dǎo)體技術(shù)

    關(guān)注

    3

    文章

    243

    瀏覽量

    61858
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    漢思新材料斬獲小間距芯片填充膠專利,破解高端封裝空洞難題

    近日,東莞市漢思新材料科技有限公司(以下簡稱“漢思新材料”)成功斬獲“一種溫控晶振小間距芯片填充膠及其制備方法”發(fā)明專利公開號:CN121343527A)。依托突破性創(chuàng)新配方設(shè)計,該產(chǎn)品可實現(xiàn)
    的頭像 發(fā)表于 01-30 16:06 ?1104次閱讀
    漢思新材料斬獲小間距<b class='flag-5'>芯片</b>填充膠<b class='flag-5'>專利</b>,破解高端<b class='flag-5'>封裝</b>空洞難題

    半導(dǎo)體制造中的多層芯片封裝技術(shù)

    在半導(dǎo)體封裝領(lǐng)域,已知合格芯片(KGD)作為多層芯片封裝(MCP)的核心支撐單元,其價值在于通過封裝前的裸片級嚴格篩選,確保
    的頭像 發(fā)表于 12-03 16:51 ?2415次閱讀
    半導(dǎo)體制造中的多層<b class='flag-5'>芯片</b><b class='flag-5'>封裝</b>技術(shù)

    漢思新材料獲得芯片底部填充膠及其制備方法的專利

    漢思新材料獲得芯片底部填充膠及其制備方法的專利漢思新材料已獲得芯片底部填充膠及其制備方法的專利,專利名為“
    的頭像 發(fā)表于 11-07 15:19 ?797次閱讀
    漢思新材料獲得<b class='flag-5'>芯片</b>底部填充膠及其制備方法的<b class='flag-5'>專利</b>

    真空共晶爐/真空焊接爐——堆疊封裝

    大家好久不見!今天我們來聊聊堆疊封裝。隨著信息數(shù)據(jù)大爆發(fā)時代的來臨,市場對于存儲器的需求也水漲船高,同時對于使用多芯片堆疊技術(shù)來實現(xiàn)同尺寸器件中的高存儲密度的需求也日益增長。那么,什
    的頭像 發(fā)表于 10-27 16:40 ?808次閱讀
    真空共晶爐/真空焊接爐——<b class='flag-5'>堆疊</b><b class='flag-5'>封裝</b>

    華為衛(wèi)星通信專利公布

    據(jù)企查查APP信息顯示華為衛(wèi)星通信專利公布。 日前,華為申請了“一種衛(wèi)星通信方法、系統(tǒng)以及電子設(shè)備”的專利;專利摘要顯示本申請實施例提供一種
    的頭像 發(fā)表于 09-09 17:02 ?1855次閱讀

    新思科技青少年芯片科普公開課武漢開講

    8月10日,由新思科技芯片設(shè)計行業(yè)頂尖專家團隊與中學(xué)教師聯(lián)合開發(fā)的青少年芯片科普公開課,在武漢成功開講!
    的頭像 發(fā)表于 08-25 15:36 ?1007次閱讀

    長城汽車榮登智能座艙領(lǐng)域專利公開量榜首

    在日前舉辦的2025中國汽車知識產(chǎn)權(quán)年會中,公布了2024年中國汽車專利數(shù)據(jù),長城汽車股份有限公司憑借深厚的技術(shù)積累與持續(xù)的創(chuàng)新投入,榮登《2024 中國汽車專利數(shù)據(jù)統(tǒng)計》智能座艙領(lǐng)域專利公開
    的頭像 發(fā)表于 08-15 10:05 ?1043次閱讀

    漢思新材料取得一種系統(tǒng)級封裝封裝膠及其制備方法的專利

    漢思新材料(深圳市漢思新材料科技有限公司)于2023年公開了一項針對系統(tǒng)級封裝(SiP)的專用封裝膠及其制備方法的專利(申請?zhí)枺?02310155819.4),該技術(shù)旨在解決多
    的頭像 發(fā)表于 08-08 15:10 ?1329次閱讀
    漢思新材料取得一種系統(tǒng)級<b class='flag-5'>封裝</b>用<b class='flag-5'>封裝</b>膠及其制備方法的<b class='flag-5'>專利</b>

    系統(tǒng)級封裝技術(shù)解析

    。在同一個系統(tǒng)級封裝(SiP)結(jié)構(gòu)里,可以同時存在多種內(nèi)部互連方式。例如,引線鍵合與倒裝芯片相結(jié)合,能夠?qū)崿F(xiàn)堆疊封裝,其中包括基于中介層的內(nèi)部互連和
    的頭像 發(fā)表于 08-05 15:09 ?2696次閱讀
    系統(tǒng)級<b class='flag-5'>封裝</b>技術(shù)解析

    突破!華為先進封裝技術(shù)揭開神秘面紗

    引發(fā)行業(yè)高度關(guān)注,為其在芯片領(lǐng)域的持續(xù)創(chuàng)新注入強大動力。 堆疊封裝,創(chuàng)新架構(gòu) 華為公布的 “一種芯片堆疊
    的頭像 發(fā)表于 06-19 11:28 ?1991次閱讀

    最新專利曝光,華為要將“雷達之王”裝到車上?

    ?? 近期,隨著印巴空戰(zhàn)中,中國殲10C戰(zhàn)機和PL15E空空導(dǎo)彈的出色表現(xiàn),這些裝備上搭載的核心高精度傳感器——相控陣雷達,備受關(guān)注。 ?? 與此同時,亦有網(wǎng)友爆料,華為在4月份公開了“多頻段相控陣
    的頭像 發(fā)表于 06-07 17:47 ?3719次閱讀
    最新<b class='flag-5'>專利</b>曝光,<b class='flag-5'>華為</b>要將“雷達之王”裝到車上?

    瑞之辰申請基于MEMS金屬封裝的差壓傳感器專利

    近期,金融界消息稱,深圳市瑞之辰科技有限公司申請一項名為“基于MEMS金屬封裝的差壓傳感器”的專利,據(jù)悉該差壓傳感器能對兩側(cè)面的壓力同時進行感應(yīng)并準確獲取差壓。專利摘要顯示,本發(fā)明公開
    的頭像 發(fā)表于 05-28 15:13 ?1058次閱讀
    瑞之辰申請基于MEMS金屬<b class='flag-5'>封裝</b>的差壓傳感器<b class='flag-5'>專利</b>

    瑞之辰申請強化成型底座金屬封裝傳感器專利

    金融界近期消息稱,深圳市瑞之辰科技有限公司申請一項名為“具有強化成型底座的金屬封裝傳感器”的專利,此專利將提升傳感器整體的結(jié)構(gòu)穩(wěn)定性、功能性與可靠性。瑞之辰多項專利的申請也展現(xiàn)出顯著的
    的頭像 發(fā)表于 05-28 15:07 ?1040次閱讀
    瑞之辰申請強化成型底座金屬<b class='flag-5'>封裝</b>傳感器<b class='flag-5'>專利</b>

    芯片晶圓堆疊過程中的邊緣缺陷修整

    使用直接晶圓到晶圓鍵合來垂直堆疊芯片,可以將信號延遲降到可忽略的水平,從而實現(xiàn)更小、更薄的封裝,同時有助于提高內(nèi)存/處理器的速度并降低功耗。目前,晶圓堆疊
    的頭像 發(fā)表于 05-22 11:24 ?1878次閱讀
    <b class='flag-5'>芯片</b>晶圓<b class='flag-5'>堆疊</b>過程中的邊緣缺陷修整

    一文詳解多芯片封裝技術(shù)

    芯片封裝在現(xiàn)代半導(dǎo)體領(lǐng)域至關(guān)重要,主要分為平面多芯片封裝和多芯片堆疊
    的頭像 發(fā)表于 05-14 10:39 ?2543次閱讀
    一文詳解多<b class='flag-5'>芯片</b><b class='flag-5'>封裝</b>技術(shù)
    巴青县| 年辖:市辖区| 霞浦县| 灵武市| 桂平市| 麻栗坡县| 顺平县| 金山区| 开鲁县| 沾益县| 屏南县| 行唐县| 寿宁县| 榆林市| 繁峙县| 晴隆县| 彭水| 闵行区| 麻城市| 封开县| 靖边县| 房山区| 丰宁| 麻阳| 腾冲县| 道真| 平昌县| 汝阳县| 裕民县| 湘潭市| 新宾| 东莞市| 云和县| 墨玉县| 六盘水市| 高安市| 连平县| 汉寿县| 得荣县| 福海县| 贵定县|