日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

干貨:PCIE6.0技術(shù)剖析

是德科技KEYSIGHT ? 來(lái)源:未知 ? 2022-12-07 07:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

關(guān)于PCIe6.0 你需要知道的都在這里

從正式發(fā)布至今,PCI Express(PCIe)發(fā)展迅速,已經(jīng)成為高性能計(jì)算、人工智能/機(jī)器學(xué)習(xí)(ML)加速器、網(wǎng)絡(luò)適配器和固態(tài)存儲(chǔ)等應(yīng)用不可或缺的一項(xiàng)技術(shù)。行業(yè)永不滿足帶寬需求促使PCIe的協(xié)議版本不斷被刷新,2022年1月,PCI-SIG組織宣布PCIe 6.0規(guī)范標(biāo)準(zhǔn)v1.0版本正式發(fā)布,宣告完工。


小帖士:那我們先總結(jié)一下PCIe 6.0的幾個(gè)主要變化。

?

數(shù)據(jù)速率從32GT/s翻倍至64GT/s

?

從NRZ編碼轉(zhuǎn)換到PAM4編碼,可以在單個(gè)通道、同樣時(shí)間內(nèi)封包更多數(shù)據(jù)

?

從傳輸?shù)目勺兇笮LP到固定大小FLIT,從而提高帶寬效率,降低延時(shí)

?

LTSSM新增低功耗狀態(tài)L0p

翻倍的64GT/s數(shù)據(jù)速率


首當(dāng)其沖的是,從5.0到6.0的數(shù)據(jù)速率翻倍遞增,6.0支持64GT/s,16路雙向傳輸帶寬可達(dá) 256GB/s;對(duì)于數(shù)據(jù)速率翻倍的PCIe 6.0,如何保證系統(tǒng)性能變得尤為重要!PCIe的系統(tǒng)性能取決于RTT(Round-TripTime)及有效負(fù)載大小,簡(jiǎn)單來(lái)說(shuō)就是工程師們需要確定系統(tǒng)所需的未處理、未發(fā)布請(qǐng)求的數(shù)量,從而來(lái)保證數(shù)據(jù)流的暢通。該數(shù)量轉(zhuǎn)換為可用標(biāo)簽的數(shù)量,并且是必須根據(jù)系統(tǒng)需求正確設(shè)置的控制器屬性。相較于PCIe 5.0的768標(biāo)簽數(shù)量,PCIe6.0對(duì)其的要求則變成了基于14位的15,360個(gè)標(biāo)簽數(shù)量,這樣就滿足了在RTT較長(zhǎng)的情況下也能使系統(tǒng)整體保證高性能的工作狀態(tài)。

首次采用高階調(diào)制格式PAM4


PCIe 5.0采用的32G NRZ編碼已經(jīng)使得Gen5的頻率相關(guān)損耗比之前任意一代的頻率損耗都要嚴(yán)重,假設(shè)PCIe 6.0 保留NRZ編碼格式,那么它的通道損耗將達(dá)到60dB,這顯然是不行的。所以新發(fā)布的PCIe 6.0采用高階調(diào)制格式PAM4,這樣的做法會(huì)使得在信號(hào)幅度相同的情況下信噪比天然會(huì)下降約9.5dB。但是這樣的做法會(huì)使得系統(tǒng)對(duì)噪聲更加敏感(比如電源噪聲、串?dāng)_、反射等),為降低該影響,新版規(guī)范在綜合考量了FBER、FIT、FLIT Retry 概率、帶寬效率、Latency 及 FLIT 的 FEC 能力后,采用了輕量級(jí)FEC配合使用循環(huán)冗余碼(CRC),那么這種做法就可以在降低噪聲敏感性的基礎(chǔ)上將FEC帶給系統(tǒng)延遲控制在2ns之內(nèi)。

FLIT模式


PCIe 6.0引入了FLIT模式(流量控制單元),也是PCIe 6.0標(biāo)準(zhǔn)最大的變化之一,與物理層的PAM4不同,F(xiàn)LIT編碼用于邏輯層,將數(shù)據(jù)分解為固定大小的數(shù)據(jù)包。PCIe 6.0以FLIT為單位進(jìn)行事務(wù)傳輸,每個(gè)FLIT有256 B數(shù)據(jù)(1 FLIT=236B TLP+6B DLP+8B CRC+6B FEC=256B),每B數(shù)據(jù)占用4 UI。以x8為例,一次FLIT傳輸?shù)母袷饺缦聢D所示。

最初引入FLIT模式的原因是糾錯(cuò)需要從而使用固定大小的數(shù)據(jù)包;然而,F(xiàn)LIT模式也簡(jiǎn)化了控制器級(jí)別的數(shù)據(jù)管理,隨之而來(lái)的是更高的帶寬效率、更低的延遲和更小的控制器占用空間。帶寬效率:對(duì)于固定大小的包,不再需要物理層的包幀,這為每個(gè)包節(jié)省了4字節(jié)。FLIT編碼還消除了以前PCIe規(guī)范的128B/130B編碼和DLLP(數(shù)據(jù)鏈路層數(shù)據(jù)包)開(kāi)銷(xiāo),從而顯著提高了TLP(事務(wù)層數(shù)據(jù)包)效率。

FEC /CRC助力FBER


PCIE6.0規(guī)范定義了FBER是1E-6,那么為什么是1E-6呢?能否放寬至1E-4,滿足PCIe 5.0通常的傳輸距離或IL目標(biāo)呢?答案是否定的。參考以太網(wǎng)標(biāo)準(zhǔn)放寬至1E-4,需要使用復(fù)雜RS-FEC糾錯(cuò),延時(shí)將增加到約100ns量級(jí),這對(duì)負(fù)載和存儲(chǔ)等對(duì)時(shí)延敏感的應(yīng)用是一個(gè)很大的挑戰(zhàn)。

為滿足FBER=1E-6目標(biāo),PCIe 6.0引入輕量級(jí)FEC和魯棒性強(qiáng)的CRC算法實(shí)現(xiàn)修正和錯(cuò)誤檢測(cè)。相比100G/400G以太網(wǎng)標(biāo)準(zhǔn)中經(jīng)常用到的RS(544,514),該FEC實(shí)現(xiàn)相對(duì)簡(jiǎn)單,在固定包長(zhǎng)度Flit模式下,6字節(jié)的FEC“保護(hù)”242字節(jié)Payload和8字節(jié)CRC,2字節(jié)1組實(shí)現(xiàn)FEC Group通過(guò)交織方式抵抗突發(fā)錯(cuò)誤。如果FEC解碼完成,但CRC仍檢測(cè)到錯(cuò)誤,那么接收側(cè)會(huì)發(fā)送NAK啟動(dòng)重傳,為提高效率,該模式下不會(huì)重傳NOP-only TLP包。通過(guò)上述FEC、CRC適配FBER=1E-6要求,同時(shí)保證出錯(cuò)情況下重傳概率在5E-6、帶寬額外消耗約0.05%、FIT接近0。

互連通道與連接器


PCIe 5.0~6.0相比PCIe 1.0~4.0速率高,SI、PI要求也有提高。電源方面,插卡最大功耗可提升至600W,將在6.0 CEM中更新;信號(hào)方面為保證信號(hào)完整性要求使用表貼連接器;互連通道方面,與PCIe 5.0類(lèi)似,要求主板支持約12 inch,插卡支持約3-4 inch,可以想象下,如果PCIe 6.0仍舊采用NRZ調(diào)制格式,64GT/s速率奈奎斯特頻點(diǎn)在32GHz,那么通道IL將小于-60dB(參考下圖通道仿真結(jié)果),很難通過(guò)現(xiàn)有技術(shù)實(shí)現(xiàn)該信號(hào)的高頻補(bǔ)償,考慮實(shí)現(xiàn)成本和技術(shù)復(fù)雜度,采用高階調(diào)制PAM4是種不錯(cuò)選擇,相比PCIe 5.0奈奎斯特頻率不變,當(dāng)前可用板材下可傳輸相似距離。

?不同信道插損仿真圖

PCIe6.0測(cè)試方案


我們先來(lái)講一講物理層測(cè)試,PCIe6.0采用PAM4的調(diào)制方式,與前一代采用NRZ的PCIe 5.0相比,規(guī)范對(duì)發(fā)射端測(cè)試增加了全新的測(cè)試方法和參數(shù)要求,包括SNDR(信噪失真比),RLM-TX(發(fā)射端電平等級(jí)失配率)和基于PAM4的非相關(guān)總抖動(dòng)、確定性抖動(dòng);為此,PCIe 6.0 Base spec v1.0定義了新的64GT/s的一致性測(cè)試碼型和抖動(dòng)一致性測(cè)試碼型,有幾個(gè)要點(diǎn)需要注意:

1.

規(guī)范要求使用33GHz帶寬Bessel-Thomason濾波器頻響進(jìn)行發(fā)射端一致性測(cè)試,對(duì)應(yīng)示波器帶寬至少為50GHz,這里推薦UXR0504A示波器。

2.

計(jì)算SNDR

計(jì)算線性擬合脈沖響應(yīng)p(k)和矢量誤差e(k),脈沖長(zhǎng)度Np=600和脈沖延遲Dp=4,每個(gè)UI要有32個(gè)采樣點(diǎn),允許重采樣,其中σn需要對(duì)一致性碼型中的4個(gè)電平各自的64個(gè)長(zhǎng)符號(hào)中第61個(gè)UI進(jìn)行測(cè)量和統(tǒng)計(jì)平均,每個(gè)UI內(nèi)需要統(tǒng)計(jì)8個(gè)采樣點(diǎn),等效為256GSa/s;

3.

測(cè)量需要考慮到示波器的底噪對(duì)測(cè)量結(jié)果影響,需移除示波器底噪對(duì)σn的貢獻(xiàn),這要求示波器軟件能夠?qū)?個(gè)電平各自的示波器底噪計(jì)算并校準(zhǔn),提供最佳的測(cè)試精度。

Keysight已經(jīng)發(fā)布基于UXR示波器PCIe 6.0 Tx一致性測(cè)試軟件SW00PCIE或包含協(xié)議解碼功能的SW02PCIE,軟件內(nèi)已集成上述PCIe 6.0規(guī)范要求的測(cè)試參數(shù)和算法。下圖為PCIe 6.0 Tx一致性測(cè)試軟件SW00PCIE所覆蓋的測(cè)試內(nèi)容、功能和軟件界面。

PCIe 6.0接收端一致性測(cè)試要求在如下圖的組網(wǎng)環(huán)境下進(jìn)行校準(zhǔn),TP3到TP2P鏈路損耗調(diào)整范圍從30dB到33dB,從最大loss開(kāi)始校準(zhǔn),Sj調(diào)整范圍1到3ps,DMI調(diào)整范圍5mv~25mV,目標(biāo)Top Eye眼圖眼高和眼寬(1e-6)分別為6 mV +/- 0.5 mV, 3.125 ps +/- 0.3 ps.


PCIe 6.0 Rx測(cè)試使用M8040A誤碼儀,它支持NRZ和PAM4信號(hào)產(chǎn)生和信號(hào)分析,可以向下兼容PCIe 1.1/2.0,對(duì)目前5.0 Rx測(cè)試的客戶有很好的擴(kuò)展性,可以通過(guò)軟件許可的方式從NRZ升級(jí)PAM4選件支持PCIe 6.0,目前M8040A 分析儀模塊也支持PCIe 6.0 LTSSM選件M8046-0N1,可與PCIe 6.0被測(cè)件實(shí)現(xiàn)鏈路協(xié)商,完成Rx/Tx LEQ測(cè)試,另外M8040A也支持PAM3信號(hào)生成,可實(shí)現(xiàn)對(duì)USB4 v.2的支持,除了硬件之外,也有包括豐富的軟件方案支持對(duì)802.3CK、802.3BS以及CEI5.0/4.0的測(cè)試。N5991PB6A自動(dòng)化軟件可以實(shí)現(xiàn)PCIe 6.0自動(dòng)校準(zhǔn)和接收一致性測(cè)試。


再來(lái)講講協(xié)議層的測(cè)試,芯片回片完成bring up,除基礎(chǔ)規(guī)范和物理電氣子層測(cè)試外,還需驗(yàn)證邏輯子層LTSSM鏈路狀態(tài)機(jī)以及數(shù)據(jù)鏈路層、事務(wù)層等業(yè)務(wù),這里需要使用協(xié)議分析儀或訓(xùn)練器。當(dāng)前已經(jīng)發(fā)布了支持PCIe 5.0的P5551A和P5552A的訓(xùn)練器和分析儀產(chǎn)品,由于PCIe 5.0和后續(xù)的6.0對(duì)于分析儀本身的信號(hào)完整性挑戰(zhàn)非常高,P5552A協(xié)議分析儀創(chuàng)新性地將PCIe 5.0采集與處理硬件和Interposer設(shè)計(jì)為一體,無(wú)需一堆外部長(zhǎng)線纜將信號(hào)傳給主機(jī)處理,減少協(xié)議分析儀的欠補(bǔ)償或過(guò)補(bǔ)償問(wèn)題。分析儀注重協(xié)議解析、鏈路監(jiān)控及數(shù)據(jù)過(guò)濾等,訓(xùn)練器重點(diǎn)在于模擬對(duì)端EP或RC完成數(shù)據(jù)通信、支持注錯(cuò)和重播等,以及系統(tǒng)的RAS測(cè)試。未來(lái)也有計(jì)劃通過(guò)升級(jí)支持PCIe 6.0、CXL、NVMe等協(xié)議。

最后總結(jié)一下,?是德科技可以提供基于ADS仿真、PLTS信號(hào)測(cè)量、物理層收發(fā)、插卡環(huán)路帶寬分析及協(xié)議分析等綜合解決方案。



立即注冊(cè)

了解更多

更有好禮相送

保溫杯雨傘套裝

* 禮品圖片僅供參考,請(qǐng)以實(shí)物為準(zhǔn)。請(qǐng)?jiān)谔顚?xiě)問(wèn)卷時(shí)留下詳細(xì)地址,如遇地址不詳無(wú)法寄送,敬請(qǐng)諒解。



關(guān)于是德科技

是德科技提供先進(jìn)的設(shè)計(jì)和驗(yàn)證解決方案,旨在加速創(chuàng)新,創(chuàng)造一個(gè)安全互聯(lián)世界。我們?cè)陉P(guān)注速度和精度的同時(shí),還致力于通過(guò)軟件實(shí)現(xiàn)更深入的洞察和分析。在整個(gè)產(chǎn)品開(kāi)發(fā)周期中,即從設(shè)計(jì)仿真、原型驗(yàn)證、自動(dòng)化軟件測(cè)試、制造分析,再到網(wǎng)絡(luò)性能優(yōu)化與可視化的整個(gè)過(guò)程中,是德科技能夠更快地將具有前瞻性的技術(shù)和產(chǎn)品推向市場(chǎng),充分滿足企業(yè)、服務(wù)提供商和云環(huán)境的需求。我們的客戶遍及全球通信和工業(yè)生態(tài)系統(tǒng)、航空航天與國(guó)防、汽車(chē)、能源、半導(dǎo)體和通用電子等市場(chǎng)。2022 財(cái)年,是德科技收入達(dá) 54 億美元。有關(guān)是德科技(紐約證券交易所代碼:KEYS)的更多信息,請(qǐng)?jiān)L問(wèn)我們的網(wǎng)站www.keysight.com

了解我們不懈追求行業(yè)創(chuàng)新的奮斗史:

www.keysight.com/cn...


長(zhǎng)按,識(shí)別上方二維碼

關(guān)注是德科技官方服務(wù)號(hào)

點(diǎn)擊“閱讀原文”立即注冊(cè)


原文標(biāo)題:干貨:PCIE6.0技術(shù)剖析

文章出處:【微信公眾號(hào):是德科技KEYSIGHT】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 是德科技
    +關(guān)注

    關(guān)注

    21

    文章

    1072

    瀏覽量

    85745

原文標(biāo)題:干貨:PCIE6.0技術(shù)剖析

文章出處:【微信號(hào):是德科技KEYSIGHT,微信公眾號(hào):是德科技KEYSIGHT】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCIe 7.0發(fā)布:16通道雙向512GB/s,擁抱光纖未來(lái)

    電子發(fā)燒友網(wǎng)報(bào)道(文 / 吳子鵬)日前,PCI-SIG 宣布正式推出 PCIe 7.0 規(guī)范。PCIe 7.0 繼續(xù)沿用自 PCIe 6.0 引入的 PAM4(四電平脈沖幅度調(diào)制)信號(hào)
    的頭像 發(fā)表于 06-13 00:07 ?7770次閱讀
    <b class='flag-5'>PCIe</b> 7.0發(fā)布:16通道雙向512GB/s,擁抱光纖未來(lái)

    君鑒科技|PCIe 6.0 測(cè)試全套方案:從研發(fā)到量產(chǎn),一站搞定

    繼前三期連載,我們?cè)敿?xì)解讀了PCIe6.0技術(shù)趨勢(shì)、設(shè)計(jì)難點(diǎn)與核心測(cè)試要點(diǎn)。很多客戶在后臺(tái)留言:64GT/s信號(hào)越來(lái)越“脆弱”,研發(fā)和量產(chǎn)到底該如何落地測(cè)試?作為專(zhuān)注于高速互聯(lián)與信號(hào)完整性
    的頭像 發(fā)表于 04-29 17:33 ?1423次閱讀
    君鑒科技|<b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b> 測(cè)試全套方案:從研發(fā)到量產(chǎn),一站搞定

    PCIe 6.0 連載 · 下篇】測(cè)試才是關(guān)鍵:PCIe 6.0 如何保證穩(wěn)定量產(chǎn)?(行業(yè)干貨

    設(shè)計(jì)決定PCIe6.0的性能上限,而測(cè)試決定它能否真正落地量產(chǎn)、穩(wěn)定運(yùn)行。系列上篇講趨勢(shì),中篇講設(shè)計(jì),本篇作為終篇,聚焦PCIe6.0測(cè)試核心,結(jié)合規(guī)范參數(shù)、實(shí)測(cè)案例與設(shè)備應(yīng)用,拆解發(fā)送端、接收端必
    的頭像 發(fā)表于 04-22 17:34 ?1286次閱讀
    【<b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b> 連載 · 下篇】測(cè)試才是關(guān)鍵:<b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b> 如何保證穩(wěn)定量產(chǎn)?(行業(yè)<b class='flag-5'>干貨</b>)

    PCIe 6.0 連載 · 中篇】從設(shè)計(jì)到實(shí)現(xiàn):高速信號(hào)如何做到又快又穩(wěn)?

    ”、收發(fā)端設(shè)計(jì)要點(diǎn),以及真實(shí)場(chǎng)景中的設(shè)計(jì)難題,讓研發(fā)、測(cè)試人員輕松get核心邏輯。Part01PAM4:更快,但也更“嬌氣”P(pán)AM4是PCIe6.0最核心的技術(shù)突破
    的頭像 發(fā)表于 04-15 17:34 ?157次閱讀
    【<b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b> 連載 · 中篇】從設(shè)計(jì)到實(shí)現(xiàn):高速信號(hào)如何做到又快又穩(wěn)?

    PCIe 6.0 連載 · 上篇】64GT/s 時(shí)代來(lái)臨:AI與算力爆發(fā)下的高速互聯(lián)新基石

    決定系統(tǒng)能發(fā)揮多少性能。當(dāng)PCIe5.0剛剛進(jìn)入普及階段,PCIe6.0已經(jīng)正式登場(chǎng)。它以64GT/s的傳輸速率、x16通道雙向256GB/s的帶寬,為下一代算力基
    的頭像 發(fā)表于 04-08 17:34 ?432次閱讀
    【<b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b> 連載 · 上篇】64GT/s 時(shí)代來(lái)臨:AI與算力爆發(fā)下的高速互聯(lián)新基石

    深入剖析PCIe配置空間中Type 0 Header的核心成員

    (Subsystem ID),還聲明了它的職業(yè)能力(Class Code)以及它需要占用的辦公資源(BAR 空間)。我們將深入剖析 PCIe 配置空間中 Type 0 Header 的核心成員,探討這些寄存器背后的意義。
    的頭像 發(fā)表于 02-26 16:44 ?1097次閱讀
    深入<b class='flag-5'>剖析</b><b class='flag-5'>PCIe</b>配置空間中Type 0 Header的核心成員

    深入剖析LMKDB系列PCIe時(shí)鐘緩沖器:特性、應(yīng)用與設(shè)計(jì)要點(diǎn)

    深入剖析LMKDB系列PCIe時(shí)鐘緩沖器:特性、應(yīng)用與設(shè)計(jì)要點(diǎn) 在高速數(shù)字系統(tǒng)中,時(shí)鐘信號(hào)的穩(wěn)定性和低抖動(dòng)特性對(duì)于確保系統(tǒng)的可靠運(yùn)行至關(guān)重要。LMKDB系列PCIe時(shí)鐘緩沖器,包括LMKDB1102
    的頭像 發(fā)表于 02-06 15:10 ?261次閱讀

    SKY13522-644LF:0.7 至 6.0 GHz 高隔離 SPDT 開(kāi)關(guān)的技術(shù)剖析

    SKY13522-644LF:0.7 至 6.0 GHz 高隔離 SPDT 開(kāi)關(guān)的技術(shù)剖析 在當(dāng)今的電子設(shè)備設(shè)計(jì)中,射頻開(kāi)關(guān)的性能對(duì)整個(gè)系統(tǒng)的通信質(zhì)量和穩(wěn)定性起著關(guān)鍵作用
    的頭像 發(fā)表于 01-20 16:35 ?520次閱讀

    探索TS2PCIE412:高性能PCIe開(kāi)關(guān)的技術(shù)剖析

    探索TS2PCIE412:高性能PCIe開(kāi)關(guān)的技術(shù)剖析 在當(dāng)今的電子設(shè)備中,PCI Express(PCIe)總線的應(yīng)用越來(lái)越廣泛,而
    的頭像 發(fā)表于 01-14 15:00 ?548次閱讀

    深入剖析DS80PCI102:PCIe鏈路擴(kuò)展的得力助手

    深入剖析DS80PCI102:PCIe鏈路擴(kuò)展的得力助手 在高速數(shù)據(jù)傳輸領(lǐng)域,PCI - Express(PCIe技術(shù)憑借其高帶寬、低延遲的特性,成為了眾多應(yīng)用的首選。然而,隨著傳輸
    的頭像 發(fā)表于 12-23 15:00 ?474次閱讀

    探索DS160PR822:高性能PCIe 4.0線性轉(zhuǎn)接驅(qū)動(dòng)器的技術(shù)剖析與應(yīng)用指南

    探索DS160PR822:高性能PCIe 4.0線性轉(zhuǎn)接驅(qū)動(dòng)器的技術(shù)剖析與應(yīng)用指南 在高速數(shù)據(jù)傳輸領(lǐng)域,PCIe 4.0技術(shù)正逐漸成為主流,
    的頭像 發(fā)表于 12-17 14:05 ?564次閱讀

    PCIe 6.0 SSD主控芯片狂飆!PCIe 7.0規(guī)范到來(lái)!

    通道的帶寬達(dá)到256 GB / s,并且延遲相比上一代更低。PCIe 6.0 采用 PAM4(四電平脈沖幅度調(diào)制)編碼技術(shù),將每個(gè)符號(hào)編碼為四個(gè)不同的電平,在同一信號(hào)周期內(nèi)可攜帶更多比特的數(shù)據(jù),無(wú)需增加
    的頭像 發(fā)表于 09-07 05:41 ?8693次閱讀
    <b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b> SSD主控芯片狂飆!<b class='flag-5'>PCIe</b> 7.0規(guī)范到來(lái)!

    曙光存儲(chǔ)超級(jí)隧道技術(shù)助力應(yīng)對(duì)PCIe 6.0時(shí)代

    8月29日,聚焦“智存·智算·智能”的第二屆CCF中國(guó)存儲(chǔ)大會(huì)在武漢隆重召開(kāi)。會(huì)上,曙光存儲(chǔ)副總裁郭照斌宣布,“超級(jí)隧道”技術(shù)能更好的應(yīng)對(duì)PCIe 6.0時(shí)代,為下一代國(guó)產(chǎn)芯片效能釋放提供加速引擎。
    的頭像 發(fā)表于 09-03 14:01 ?698次閱讀

    攜手Synopsys與Keysight C位出道 | Samtec PCIe 6.0 Demo

    新思科技的高級(jí)應(yīng)用工程師雷天語(yǔ)(圖中),與Samtec資深FAE胡亞捷(圖右),一同參與了本次PCIe 6.0 連接性能的Demo演示。 他
    發(fā)表于 05-08 14:07 ?4326次閱讀
    合山市| 博湖县| 安达市| 黄龙县| 滦南县| 大同县| 沈阳市| 巴马| 类乌齐县| 彰武县| 延庆县| 花垣县| 阿尔山市| 华亭县| 罗甸县| 博乐市| 南充市| 修文县| 舞阳县| 繁峙县| 体育| 岳普湖县| 南丰县| 平阳县| 禹州市| 定州市| 德兴市| 景洪市| 平阴县| 乐昌市| 江阴市| 元氏县| 峨山| 石阡县| 庆云县| 阳江市| 水富县| 察哈| 拉孜县| 正宁县| 贺兰县|