Allegro X AI 可自動執(zhí)行 PCB 布局設計和小至中型 PCB 布線設計,將物理布局布線和分析用時從數(shù)天縮短至幾分鐘。
中國上海,2023 年 4 月 7 日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布推出 CadenceAllegroX AI technology,這是 Cadence 新一代系統(tǒng)設計技術(shù),在性能和自動化方面實現(xiàn)了革命性的提升。這款 AI 新產(chǎn)品依托于 Allegro X Design Platform 平臺,可顯著節(jié)省 PCB 設計時間,與手動設計電路板相比,在不犧牲甚至有可能提高質(zhì)量的前提下,將布局布線 (P&R) 任務用時從數(shù)天縮短至幾分鐘。
傳統(tǒng)上,PCB 設計中的布局布線一直是一個耗時的手動過程,會影響產(chǎn)品上市速度。Allegro X AI 技術(shù)利用云端的擴展性來實現(xiàn)物理設計自動化,在提供 PCB 生成式設計的同時,還可確保設計在電氣方面準確無誤,并可用于制造。
這項新技術(shù)可自動執(zhí)行器件擺放、金屬鍍覆和關(guān)鍵網(wǎng)絡布線,并集成了快速信號完整性和電源完整性分析功能。使用生成式 AI 功能,客戶可以簡化自己的系統(tǒng)設計流程,將 PCB 設計周轉(zhuǎn)時間縮短10 倍以上。
Allegro X AI 技術(shù)具有以下優(yōu)勢
提高生產(chǎn)力
采用可擴展架構(gòu),利用云端的計算基礎(chǔ)設施,實現(xiàn)自動布局布線,從而大幅縮短設計周轉(zhuǎn)時間。
更好的結(jié)果質(zhì)量
利用生成式 AI 自動布局功能,能夠在設計的早期階段進行可行性分析。超越手動方法,探索更多解決方案可能性,進一步優(yōu)化各類指標,如在縮短線長的同時遵守設計約束條件。
高效的設計收斂
Allegro X 平臺與系統(tǒng)分析技術(shù)緊密集成,使用戶可以優(yōu)化設計的電氣性能和熱性能。
“Cadence 致力于提供融合人工智能和云技術(shù)的系統(tǒng)設計解決方案,確保最快的周轉(zhuǎn)時間,”Cadence 公司研發(fā)副總裁 Michael Jackson說,“新推出的 Allegro X AI 技術(shù)鞏固了 Cadence 在 PCB 設計方面的技術(shù)領(lǐng)先地位,帶來了變革性的影響,通過人工智能驅(qū)動的自動化、增強的引擎性能,以及與 Cadence 系統(tǒng)設計和分析產(chǎn)品組合的集成,幫助客戶提高生產(chǎn)力?!?/p>
新推出的 Allegro X AI 技術(shù)支持 Cadence 的智能系統(tǒng)設計(Intelligent System Design)戰(zhàn)略,旨在幫助客戶加速系統(tǒng)創(chuàng)新。更多信息請訪問:www.cadence.com/go/AllegroXAI
客戶評價
“Allegro X AI 技術(shù)將布局用時從幾天縮短至幾分鐘,同時兼顧信號完整性和電源完整性的影響。搭載的 AI 技術(shù)還能提供新的布局方案。該技術(shù)極大地縮短了設計用時,將從根本上改變我們進行 PCB 設計的方式?!?/p>
—— Allan N?rgaard
CID,Velux PCB設計部
“在施耐德電氣,周轉(zhuǎn)時間和最終產(chǎn)品的質(zhì)量對業(yè)務成功至關(guān)重要。借助 Cadence 的 Allegro X AI 技術(shù),我們可以顯著縮短開發(fā)周期。硬件設計師可以對密度和復雜性進行評估,并調(diào)整電氣設計,確??焖俑咝У赝瓿稍O計,并提高生產(chǎn)力。”
—— Jean-Christophe Dejean
施耐德 PLM流程與管理副總裁
“設計師的工作效率對于 Kioxia 的業(yè)務成功至關(guān)重要。我們的團隊正在與 Cadence 密切合作,利用 Allegro X AI 技術(shù)實現(xiàn) IC 封裝和 PCB 參考設計的自動布局布線,大幅度縮短了設計周轉(zhuǎn)時間?!?/p>
——Chiaki Takubo
Kioxia Corporation封裝和測試技術(shù)部技術(shù)主管
-
pcb
+關(guān)注
關(guān)注
4418文章
23979瀏覽量
426431 -
Cadence
+關(guān)注
關(guān)注
68文章
1031瀏覽量
147401 -
AI
+關(guān)注
關(guān)注
91文章
41326瀏覽量
302731 -
allegro
+關(guān)注
關(guān)注
42文章
773瀏覽量
150584
原文標題:Cadence 推出 Allegro X AI,旨在加速 PCB 設計流程,可將周轉(zhuǎn)時間縮短 10 倍以上
文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
Cadence與NVIDIA深化戰(zhàn)略合作,共筑AI時代工程設計新范式
Cadence與NVIDIA擴大合作以加速新一代工程設計流程
成功案例 I ALS 利用 Cadence Sigrity X 加速高速 PCB 設計
12:如何把 PCB 上的銅皮擴大或縮小 I 芯巧Allegro PCB 設計小訣竅
10.如何在Allegro中快速精準移動器件?| 芯巧Allegro PCB 設計小訣竅
03. 如何把 PCB 板上的線變成銅皮?| 芯巧Allegro PCB 設計小訣竅
02. 如何在 Allegro 中快速自定義字體?| 芯巧Allegro PCB 設計小訣竅
01. 如何在 Allegro 中快速區(qū)別不同網(wǎng)絡?| 芯巧Allegro PCB 設計小訣竅
Cadence 推出 ChipStack? AI Super Agent,開辟芯片設計與驗證新紀元
Cadence推出全新完整小芯片生態(tài)系統(tǒng)
Cadence推出Allegro X AI,旨在加速PCB設計流程,可將周轉(zhuǎn)時間縮短10倍以上
評論