AMD的Instinct MI300X以及英偉達(dá)的B200 GPU是否屬于巨型產(chǎn)品?據(jù)報(bào)道,臺(tái)積電在最近的北美技術(shù)研討會(huì)上透露其正在研發(fā)新的CoWoS封裝技術(shù),進(jìn)一步擴(kuò)大SiP的體積和功耗。知情人士稱,新封裝將采用超大規(guī)模的120x120毫米設(shè)計(jì),功耗預(yù)計(jì)高達(dá)數(shù)千瓦。
新版CoWoS技術(shù)使得臺(tái)積電能制造出面積超過光掩模(858平方毫米)約3.3倍的硅中介層。因此,邏輯電路、8個(gè)HBM3/HBM3E內(nèi)存堆棧、I/O及其他小芯片最多可占據(jù)2831平方毫米的空間。而最大基板尺寸則為80×80毫米。值得注意的是,AMD的Instinct MI300X和英偉達(dá)的B200均采用了這項(xiàng)技術(shù),雖然英偉達(dá)的B200芯片體積大于AMD的MI300X。
預(yù)計(jì)2026年推出的CoWoS_L將能實(shí)現(xiàn)中介層面積接近光罩尺寸的5.5倍(雖不及去年宣布的6倍,但仍屬驚人之舉)。這意味著4719平方毫米的空間可供邏輯電路、最多12個(gè)HBM內(nèi)存堆棧及其他小芯片使用。然而,由于這類SiP所需基板較大,臺(tái)積電正考慮采用100x100毫米的設(shè)計(jì)。因此,這類芯片將無法兼容OAM模塊。
此外,臺(tái)積電表示,至2027年,他們將擁有一項(xiàng)新的CoWoS技術(shù),該技術(shù)將使中介層面積達(dá)到光罩尺寸的8倍甚至更高,從而為Chiplet提供6864平方毫米的空間。臺(tái)積電設(shè)想的一種設(shè)計(jì)方案包括四個(gè)堆疊式集成系統(tǒng)芯片 (SoIC),搭配12個(gè)HBM4內(nèi)存堆棧和額外的I/O芯片。如此龐大的設(shè)備無疑將消耗大量電力,且需配備先進(jìn)的散熱技術(shù)。臺(tái)積電預(yù)計(jì)此類解決方案將采用120x120毫米的基板。
值得一提的是,今年早些時(shí)候,博通展示了一款定制AI芯片,包含兩個(gè)邏輯芯片和12個(gè)HBM內(nèi)存堆棧。盡管我們尚未得知該產(chǎn)品的詳細(xì)規(guī)格,但從外觀上看,它似乎比AMD的Instinct MI300X和英偉達(dá)的B200更為龐大,盡管尚未達(dá)到臺(tái)積電2027年計(jì)劃的水平。
-
邏輯電路
+關(guān)注
關(guān)注
13文章
503瀏覽量
44263 -
臺(tái)積電
+關(guān)注
關(guān)注
44文章
5812瀏覽量
177100 -
CoWoS
+關(guān)注
關(guān)注
0文章
170瀏覽量
11538
發(fā)布評(píng)論請(qǐng)先 登錄
CoWoS(Chip-on-Wafer-on-Substrate)先進(jìn)封裝工藝的材料全景圖及國產(chǎn)替代進(jìn)展
臺(tái)積電計(jì)劃建設(shè)4座先進(jìn)封裝廠,應(yīng)對(duì)AI芯片需求
先進(jìn)封裝市場迎來EMIB與CoWoS的格局之爭
臺(tái)積電CoWoS技術(shù)的基本原理
臺(tái)積電CoWoS平臺(tái)微通道芯片封裝液冷技術(shù)的演進(jìn)路線
系統(tǒng)級(jí)立體封裝技術(shù)的發(fā)展與應(yīng)用
HBM技術(shù)在CowoS封裝中的應(yīng)用
化圓為方,臺(tái)積電整合推出最先進(jìn)CoPoS半導(dǎo)體封裝
CoWoP能否挑戰(zhàn)CoWoS的霸主地位
從InFO-MS到InFO_SoW的先進(jìn)封裝技術(shù)
系統(tǒng)級(jí)封裝技術(shù)解析
美國芯片“卡脖子”真相:臺(tái)積電美廠芯片竟要運(yùn)回臺(tái)灣封裝?
系統(tǒng)級(jí)封裝電磁屏蔽技術(shù)介紹
臺(tái)積電新版CoWoS封裝技術(shù)拓寬系統(tǒng)級(jí)封裝尺寸
評(píng)論