電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>
FPGA/ASIC技術(shù)
電子發(fā)燒友本欄目為FPGA/ASIC技術(shù)專欄,內(nèi)容有fpga培圳資料、FPGA開(kāi)發(fā)板、FPGA CPLD知識(shí)以及FPGA/ASIC技術(shù)的其它應(yīng)用等;是您學(xué)習(xí)FPGA/ASIC技術(shù)的好欄目。ARM與神經(jīng)網(wǎng)絡(luò)處理器通信方案的設(shè)計(jì)實(shí)現(xiàn)
基于ARM芯片和FPGA的特點(diǎn),設(shè)計(jì)了一種ARM與FPGA人工神經(jīng)網(wǎng)本文首先介紹了人工神經(jīng)網(wǎng)絡(luò)的模型和算法以及FPGA的實(shí)現(xiàn),并通過(guò)對(duì)網(wǎng)絡(luò)結(jié)構(gòu)的分析設(shè)計(jì)了FPGA端的數(shù)據(jù)存儲(chǔ)系統(tǒng)。然后分析了ARM端和...
DDR布局方法對(duì)比
點(diǎn)對(duì)點(diǎn)的拓?fù)浣Y(jié)構(gòu)布局: (處理器或者FPGA外接一顆芯片) 內(nèi)存芯片盡量靠近控制器 串聯(lián)匹配電阻靠近控制器放置 并聯(lián)匹配電阻靠近內(nèi)存芯片 一驅(qū)多的拓?fù)浣Y(jié)構(gòu)布局: (1) 內(nèi)存芯片貼在同一...
兩種基于FPGA的軟件濾波方法
隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字電路已由早期的分立元件逐漸發(fā)展成集成電路,對(duì)電路設(shè)計(jì)的要求越來(lái)越高。尤其是可編程邏輯器件的出現(xiàn),使得以硬件為載體、以計(jì)算機(jī)軟件為開(kāi)發(fā)環(huán)境的現(xiàn)代...
基于FPGA的數(shù)字密碼鎖
本文介紹了一種以FPGA 為基礎(chǔ)的數(shù)字密碼鎖。采用自頂向下的數(shù)字系統(tǒng)設(shè)計(jì)方法, 將數(shù)字密碼鎖系統(tǒng)分解為若干子系統(tǒng), 并且進(jìn)一步細(xì)劃為若干模塊, 然后用硬件描述語(yǔ)言VHDL 來(lái)設(shè)計(jì)這些模塊...
2015-08-04 標(biāo)簽:FPGAvhdlQUARTUS II液晶顯示驅(qū)動(dòng) 10306
基于SOPC技術(shù)的多通道實(shí)時(shí)溫度采集系統(tǒng)
傳統(tǒng)的溫度采集系統(tǒng),通常采用單片機(jī)或數(shù)字信號(hào)處理器DSP作為微控制器,控制模數(shù)轉(zhuǎn)換器ADC及其他外圍設(shè)備的工作;但是,基于單片機(jī)或DSP的高速多路溫度采集系統(tǒng)都有一定的不足。...
2015-08-01 標(biāo)簽:SOPC技術(shù)溫度采集 2183
工程師須知:FPGA 的演進(jìn)、優(yōu)勢(shì)、設(shè)計(jì)、改進(jìn)
1989年我第一次接觸到電路板的時(shí)候,上面密布著一系列的TTL、CMOS芯片,一顆14~20只管腳的芯片中一般只有4-6個(gè)簡(jiǎn)單的“門”,十幾個(gè)芯片的大板子也就完成尋址、譯碼之類的功能,使用起來(lái)是...
2015-07-31 標(biāo)簽:FPGA數(shù)字信號(hào)處理 1275
在FPGA上優(yōu)化實(shí)現(xiàn)復(fù)數(shù)浮點(diǎn)計(jì)算
性能浮點(diǎn)處理一直與高性能CPU相關(guān)聯(lián)。在過(guò)去幾年中,GPU也成為功能強(qiáng)大的浮點(diǎn)處理平臺(tái),超越了圖形,稱為GP-GPU(通用圖形處理單元)。...
基于FPGA的LZO實(shí)時(shí)無(wú)損壓縮的硬件設(shè)計(jì)
本文通過(guò)對(duì)多種壓縮算法作進(jìn)一步研究對(duì)比后發(fā)現(xiàn),LZO壓縮算法是一種被稱為實(shí)時(shí)無(wú)損壓縮的算法,LZO壓縮算法在保證實(shí)時(shí)壓縮速率的優(yōu)點(diǎn)的同時(shí)提供適中的壓縮率。...
2015-07-30 標(biāo)簽:FPGA硬件設(shè)計(jì)無(wú)損壓縮 4301
美高森美推出汽車等級(jí)SoC FPGA和FPGA器件
提供對(duì)于汽車應(yīng)用至關(guān)重要的先進(jìn)安全性和高可靠性的業(yè)界唯一器件新近獲得認(rèn)證 ...
基于I2C總線圖像傳感器配置的FPGA實(shí)現(xiàn)
基于FPGA 的嵌入式圖像檢測(cè)系統(tǒng)因其快速的處理能力和靈活的編程設(shè)計(jì)使得它在工業(yè)現(xiàn)場(chǎng)的應(yīng)用非常廣泛,通常這些系統(tǒng)都是通過(guò)采集圖像數(shù)據(jù)流并對(duì)它實(shí)時(shí)處理得到所需的 特征信息。圖像數(shù)據(jù)...
如何用賽靈思FPGA實(shí)現(xiàn)4G無(wú)線球形檢測(cè)器
MIMO無(wú)線系統(tǒng)最佳硬判決檢測(cè)方式是最大似然(ML)檢測(cè)器。ML檢測(cè)因?yàn)楸忍卣`碼率 (BER)性能出眾,非常受歡迎。不過(guò),直接實(shí)施的復(fù)雜性會(huì)隨著天線和調(diào)制方案的增加呈指數(shù)級(jí)增強(qiáng),使ASIC或...
輸出跟蹤和時(shí)序控制幫助提高FPGA可靠性
本文討論如何針對(duì)FPGA或微處理器配置各種電壓輸出跟蹤和時(shí)序控制選項(xiàng),來(lái)幫助實(shí)現(xiàn)靈敏多電源軌系統(tǒng)的正確啟動(dòng)和關(guān)斷。...
基于FPGA的系統(tǒng)促進(jìn)提高電機(jī)控制性能
電機(jī)在各種工業(yè)、汽車和商業(yè)領(lǐng)域應(yīng)用廣泛。電機(jī)由驅(qū)動(dòng)器控制,驅(qū)動(dòng)器通過(guò)改變輸入功率來(lái)控制其轉(zhuǎn)矩、速度和位置。高性能電機(jī)驅(qū)動(dòng)器可以提高效率,實(shí)現(xiàn)更快速、更精確的控制。高級(jí)電機(jī)...
萊迪思更新多款重要設(shè)計(jì)工具套件
美國(guó)俄勒岡州波特蘭市—2015年6月17日—萊迪思半導(dǎo)體公司(NASDAQ: LSCC),客制化智能互連解決方案市場(chǎng)的領(lǐng)先供應(yīng)商,今日宣布推出Lattice Diamond?、iCEcube2?和ispLEVER? Classic設(shè)計(jì)工具套件的最...
工程師分享:基于FPGA的GPU原型優(yōu)化設(shè)計(jì)
Synopsys所做的第一步是啟動(dòng)一個(gè)概念驗(yàn)證項(xiàng)目。這個(gè)項(xiàng)目為Imagination的PowerVR Series6 GPU展示了基于FPGA的原型設(shè)計(jì)。...
CPU發(fā)展遇瓶頸,F(xiàn)PGA多核架構(gòu)或成取代方案
各科技大廠莫不希望能以更少的成本、在更小的空間里嵌入更多運(yùn)算電晶體,有廠商開(kāi)始轉(zhuǎn)向開(kāi)發(fā)現(xiàn)場(chǎng)可編程閘陣列(Field Programmable Gate Array;FPGA)平行架構(gòu),整合FPGA與處理器優(yōu)勢(shì)打造低功耗...
揭曉FPGA效能大躍進(jìn)的秘密
過(guò)去,每?jī)赡瓴拍芴嵘F(xiàn)場(chǎng)可編程閘陣列(FPGA)10%的效能,對(duì)于日新月異的網(wǎng)絡(luò)、電信或云端基礎(chǔ)建設(shè)來(lái)說(shuō),速度有些慢,對(duì)系統(tǒng)設(shè)計(jì)人員來(lái)說(shuō),設(shè)計(jì)過(guò)程中將遭遇不少挑戰(zhàn)。...
用FPGA器件提升物聯(lián)網(wǎng)和其它聯(lián)網(wǎng)設(shè)計(jì)的安全性
在現(xiàn)今日益趨向超連接的世界(hyper-connected world)中,如何保護(hù)新的設(shè)計(jì)避免被克隆、反向工程和/或篡改是一項(xiàng)重大挑戰(zhàn)。FPGA器件通過(guò)加入滿足器件級(jí)安全需求的特性,來(lái)幫助實(shí)現(xiàn)這些目標(biāo)。...
2015-06-15 標(biāo)簽:FPGA物聯(lián)網(wǎng)美高森美 1478
基于千兆網(wǎng)的FPGA多通道數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
現(xiàn)如今,各大FPGA生產(chǎn)廠商為方便用戶的設(shè)計(jì)和使用,提供了較多的、可利用的IP核資源,極大地減少了產(chǎn)品的開(kāi)發(fā)周期和開(kāi)發(fā)難度,從而使用戶得以更專注地構(gòu)思各種各樣創(chuàng)意且實(shí)用的功能,而...
FPGA界的老大哥說(shuō) 異構(gòu)多核處理器的時(shí)代要來(lái)了
從技術(shù)到市場(chǎng),F(xiàn)PGA最近都在發(fā)生深刻的變革,異構(gòu)多核處理器的日益成熟正在將替代ASIC/ASSP的理想照進(jìn)現(xiàn)實(shí),并且通過(guò)工具的突破將應(yīng)用領(lǐng)域無(wú)限擴(kuò)展,欲在更多市場(chǎng)大展拳腳。##近日,賽靈思...
2015-06-08 標(biāo)簽:FPGA賽靈思萊迪思異構(gòu)多核處理器 4201
萊迪思半導(dǎo)體推出帶有片上閃存的MachXO3LF器件
美國(guó)俄勒岡州波特蘭市 — 2015年5月13日 —萊迪思半導(dǎo)體公司(NASDAQ: LSCC),客制化智能互連解決方案市場(chǎng)的領(lǐng)導(dǎo)者,今日宣布推出MachXO3LF?器件,該器件是MachXO3? FPGA產(chǎn)品系列的最新成員,可...
結(jié)合FPGA與DSP的仿人假手控制系統(tǒng)設(shè)計(jì)
本文采用模塊化設(shè)計(jì)方案,以FPGA作為核心芯片,運(yùn)動(dòng)控制、肌電信號(hào)采集、電刺激等模塊獨(dú)立設(shè)計(jì),通過(guò)通用接口連接。在此基礎(chǔ)上,進(jìn)行多模式的多指抓取實(shí)驗(yàn)。##在FPGA控制器程序設(shè)計(jì)中主...
FPGA的系統(tǒng)架構(gòu)組成和器件互聯(lián)問(wèn)題
通常來(lái)講,“一個(gè)好漢三個(gè)幫”,一個(gè)完整的嵌入式系統(tǒng)中由單獨(dú)一個(gè)FPGA使用的情況較少。##系統(tǒng)架構(gòu)確定,下一步就是FPGA與各組成器件之間互聯(lián)的問(wèn)題了。...
2015-05-12 標(biāo)簽:FPGAARM嵌入式系統(tǒng) 3604
TI說(shuō)要終結(jié)FPGA,真的能實(shí)現(xiàn)嗎?
TI放言的新型集成方案將終結(jié)FPGA的未來(lái),F(xiàn)PGA真的能被取代嗎?##一些分析師認(rèn)為TI過(guò)于夸大,F(xiàn)PGA在某些應(yīng)用領(lǐng)域仍然具有優(yōu)勢(shì)。##關(guān)于TI 66AK2L06到底能適合那些應(yīng)用,其它的分析師也提供了一些...
MathWorks 引入像素流處理算法
MathWorks 引入像素流處理算法,針對(duì)在FPGA和 ASIC上進(jìn)行視覺(jué)系統(tǒng)設(shè)計(jì)和實(shí)現(xiàn)。新的 Vision HDL Toolbox 縮短了從概念到設(shè)計(jì)的周期,并能在開(kāi)發(fā)流程早期發(fā)現(xiàn)設(shè)計(jì)錯(cuò)誤。 ...
基于FPGA的通用數(shù)控分頻器設(shè)計(jì)方案
本文首先介紹了各種分頻器的實(shí)現(xiàn)原理,并在FPGA開(kāi)發(fā)平臺(tái)上通過(guò)VHDL文本輸入和原理圖輸入相結(jié)合的方式,編程給出了仿真結(jié)果。最后通過(guò)對(duì)各種分頻的分析,利用層次化設(shè)計(jì)思想,綜合設(shè)計(jì)出...
2015-05-07 標(biāo)簽:FPGA數(shù)控分頻器 5830
FPGA市場(chǎng)新格局:緊抓工業(yè)智能化機(jī)遇
FPGA市場(chǎng)的競(jìng)爭(zhēng)正在發(fā)生變化,最引人注目的趨勢(shì)是應(yīng)用領(lǐng)域不斷拓寬。...
Xilinx發(fā)布Vivado 2015.1版加速系統(tǒng)驗(yàn)證
2015年5月5日,中國(guó)北京 - All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出可加速系統(tǒng)驗(yàn)證的Vivado?設(shè)計(jì)套件2015.1版。該版本具備多項(xiàng)可加速全可編程...
顛覆式革命:解決FPGA掉電易失難題
CPLD與FPGA雖然都?xì)w屬于可編程ASIC器件,但因?yàn)榻Y(jié)構(gòu)上的差異,CPLD使用起來(lái)要比FPGA方便很多。CPLD編程采用的是E2PROM或FASTFLASH技術(shù),無(wú)需外部存儲(chǔ)芯片,而FPGA則以高集成、靈活性著稱,局限是...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |

























