電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>
FPGA/ASIC技術(shù)
電子發(fā)燒友本欄目為FPGA/ASIC技術(shù)專欄,內(nèi)容有fpga培圳資料、FPGA開發(fā)板、FPGA CPLD知識以及FPGA/ASIC技術(shù)的其它應(yīng)用等;是您學(xué)習(xí)FPGA/ASIC技術(shù)的好欄目。基于FPGA的虛擬現(xiàn)實(shí)定位系統(tǒng)
虛擬現(xiàn)實(shí)技術(shù)是目前計(jì)算機(jī)信息科學(xué)中的前沿學(xué)科,文中設(shè)計(jì)了一種以FPGA 為核心的數(shù)據(jù)采集處理系統(tǒng).利用HMC5883L和ADXL345對虛擬場景中物體的方位和朝向進(jìn)行確定并通過以太網(wǎng)給虛擬場景主機(jī)發(fā)...
2017-01-01 標(biāo)簽:FPGA虛擬現(xiàn)實(shí) 1901
引起的較高時(shí)鐘頻率仿真失敗原因
然而這里我們將舉這樣一個(gè)例子,就是對于某個(gè)較高時(shí)鐘頻率你已經(jīng)檢查了靜態(tài)時(shí)序分析(STA),而且時(shí)序約束也是正確的。...
設(shè)計(jì)更輕松 FPGA工程三大黃金法則
FPGA設(shè)計(jì)通常會使用HDL語言,比如Verilog HDL或者VHDL。當(dāng)采用HDL語言來描述一個(gè)硬件電路功能的時(shí)候,一定要確保代碼描述的電路是硬件可實(shí)現(xiàn)的。...
2016-11-17 標(biāo)簽:FPGAcpu半導(dǎo)體芯片 2307
Xilinx最新機(jī)器視覺解決方案亮相2016斯圖加特視覺展
賽靈思及其聯(lián)盟計(jì)劃成員將通過展臺展示和主題演講的方式,向與會的機(jī)器視覺開發(fā)商們介紹集成式成本優(yōu)化型解決方案。歡迎出席11月8日-10日在德國斯圖加特舉行的2016年斯圖加特國際機(jī)器視...
Lattice半導(dǎo)體被中資機(jī)構(gòu)收購,國產(chǎn)FPGA出路何在?
FPGA市場基本上國外Xilinx、Altera、Lattice三家為大, FPGA自Xilinx發(fā)明以來,主要的高端技術(shù)一直被其所掌控,據(jù)業(yè)內(nèi)人士稱,Xilinx在FPGA方面一直很高傲,甚至瞧不起Altera、 Lattice等同樣在FPGA方面具...
基于ARM和FPGA的多路電機(jī)控制方案
專用控制器由ARM(LPC2214)、FPGA(EP2C5T144C8)、驅(qū)動器接口電路、編碼器接口電路、限位檢測電路和電源電路等組成,ARM通過串口實(shí)現(xiàn)與上位機(jī)之間的通信,解析從上位機(jī)獲得的控制指令,并通過FPG...
百度數(shù)據(jù)中心采用Xilinx FPGA加速機(jī)器學(xué)習(xí)應(yīng)用
百度執(zhí)行總監(jiān)劉煬表示:“應(yīng)用加速對跟上快速增長的數(shù)據(jù)中心工作負(fù)載而言相當(dāng)重要,也是支持我們進(jìn)一步發(fā)展的重要因素。”...
萊迪思CrossLink 視頻接口橋接方案
對于目前的嵌入式視頻系統(tǒng),設(shè)計(jì)工程師需要的是高性能、低功耗、緊湊的接口橋接解決方案,能夠最大限度地提高設(shè)計(jì)靈活性和實(shí)現(xiàn)設(shè)計(jì)創(chuàng)新,解決上文中提到的連接問題。理想的橋接解決方...
首款嵌入式FPGA誕生 能為AI帶來什么?
2016年10月11日,Achronix Semiconductor全球同步推出可集成至系統(tǒng)級芯片(SoC)中的Speedcore 嵌入式FPGA(embedded FPGA ,eFPGA)知識產(chǎn)權(quán)(IP)產(chǎn)品,Achronix總裁兼首席執(zhí)行官Robert Blake詳細(xì)介紹了FPGA的市場...
一文了解FPGA與DSP的區(qū)別、特點(diǎn)及用途
FPGA是一種可編程的硅芯片,DSP是數(shù)字信號處理,當(dāng)系統(tǒng)設(shè)計(jì)人員在項(xiàng)目的架構(gòu)設(shè)計(jì)階段就面臨到底采用FPGA還是DSP的重要問題。本文將首先分別介紹FPGA和DSP的特點(diǎn),然后再從內(nèi)部資源、編程語言...
十年開發(fā)工程師談該如何學(xué)習(xí)FPGA
后來讀研究生,工作陸陸續(xù)續(xù)也用過Quartus II、Foundation、ISE、Libero,并且學(xué)習(xí)了verilogHDL語言,學(xué)習(xí)的過程中也慢慢體會到verilog的妙用,原來一小段語言就能完成復(fù)雜的原理圖設(shè)計(jì),而且語言的...
2016-08-30 標(biāo)簽:FPGA觸發(fā)器半導(dǎo)體芯片 3307
CPU+fpga適應(yīng)市場需求,從封裝集成走向管芯集成
隨著越來越多的應(yīng)用趨向于既具高速處理又兼具靈活性的系統(tǒng),CPU+FPGA的融合方案早年前就被付諸實(shí)踐,如今比比皆是。...
2016-08-17 標(biāo)簽:FPGA 1789
相比GPU和GPP,F(xiàn)PGA是深度學(xué)習(xí)的未來?
相比GPU和GPP,F(xiàn)PGA在滿足深度學(xué)習(xí)的硬件需求上提供了具有吸引力的替代方案。憑借流水線并行計(jì)算的能力和高效的能耗,F(xiàn)PGA將在一般的深度學(xué)習(xí)應(yīng)用中展現(xiàn)GPU和GPP所沒有的獨(dú)特優(yōu)勢。同時(shí),算...
2016-07-28 標(biāo)簽:FPGAgpu機(jī)器學(xué)習(xí) 7764
基于FPGA加速機(jī)器學(xué)習(xí)算法
AI因?yàn)槠銫NN(卷積神經(jīng)網(wǎng)絡(luò))算法出色的表現(xiàn)在圖像識別領(lǐng)域占有舉足輕重的地位?;镜腃NN算法需要大量的計(jì)算和數(shù)據(jù)重用,非常適合使用FPGA來實(shí)現(xiàn)。上個(gè)月,Ralph Wittig(Xilinx CTO Office的卓越...
2016-07-28 標(biāo)簽:FPGA機(jī)器學(xué)習(xí) 2688
工程師必須要知道的FPGA引腳信號分配原則
現(xiàn)在的FPGA向引腳分配信號的任務(wù)曾經(jīng)很簡單,現(xiàn)在也變得相當(dāng)繁復(fù)。...
基于FPGA的設(shè)計(jì)解決物聯(lián)網(wǎng)實(shí)現(xiàn)的核心挑戰(zhàn)
要實(shí)現(xiàn)將百億量級設(shè)備組成物聯(lián)網(wǎng),設(shè)計(jì)師必須克服重大的實(shí)戰(zhàn)挑戰(zhàn)。其中的一些關(guān)鍵,例如提高物聯(lián)網(wǎng)設(shè)備的能源效率,處理不兼容的接口,以及提供一個(gè)處理增長路徑來處理不可避免的設(shè)備...
2016-07-22 標(biāo)簽:FPGA物聯(lián)網(wǎng)無線模塊 1808
FPGA和CPLD內(nèi)部自復(fù)位電路設(shè)計(jì)方案
本文描述了復(fù)位的定義,分類及不同復(fù)位設(shè)計(jì)的影響,并討論了針對FPGA和CPLD的內(nèi)部自復(fù)位方案。...
Plunify將出席深圳第九屆APEC SMETC2016
Plunify將于2016年7月14日至16日在中國廣東深圳市的會展中心出席第九屆APEC SMETC 中小企業(yè)技術(shù)交流暨展覽會(以下簡稱APEC技展會),是由中國國務(wù)院批準(zhǔn),工業(yè)和信息化部主辦,外交部、科學(xué)技...
行業(yè)細(xì)分才是國產(chǎn)FPGA芯片的出路
如果沒有那么多錢去燒,沒有那么多優(yōu)秀的工程師,沒有和晶圓廠良好的關(guān)系,就不要去想把自己的產(chǎn)品定位到高端領(lǐng)域。很多細(xì)分市場上,國產(chǎn)FPGA還是有很多機(jī)會的,只要有足夠的實(shí)力,有...
跨足FPGA芯片市場,到底該如何布局?
賽靈思及Altera在全球FPGA芯片市場持續(xù)采用最先進(jìn)制程工藝生產(chǎn),并不斷提升技術(shù)優(yōu)勢,已著手采用最先進(jìn)的1X奈米工藝,此即形成一大后進(jìn)競爭的挑戰(zhàn)。...
2016-06-14 標(biāo)簽:FPGA半導(dǎo)體芯片京微雅格 1606
萊迪思推出首款適用于移動圖像傳感器和顯示屏的可編程ASSP(pASSP)接口橋接應(yīng)
今日宣布推出業(yè)界首款支持主流移動圖像傳感器和顯示屏協(xié)議的萊迪思CrossLink?可編程橋接應(yīng)用器件。采用嵌入式攝像頭和顯示屏的系統(tǒng)往往缺少適配的接口或接口數(shù)量不足,而通過接口橋接即...
如何用單個(gè)賽靈思FPGA數(shù)字化數(shù)百個(gè)信號
在新型賽靈思 FPGA 上使用低電壓差分信號(LVDS),只需一個(gè)電阻和一個(gè)電容就能夠數(shù)字化輸入信號。由于目前這一代賽靈思器件上提供有數(shù)百個(gè) LVDS 輸入,理論上使用單個(gè) FPGA 就能夠數(shù)字...
工程師談FPGA時(shí)序約束七步法
時(shí)序例外約束包括FalsePath、MulticyclePath、MaxDelay、MinDelay。但這還不是最完整的時(shí)序約束。...
Xilinx擴(kuò)大16nm UltraScale+ 產(chǎn)品路線圖為數(shù)據(jù)中心新增加速強(qiáng)化技術(shù)
2016年5月27日,中國北京——全可編程技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX))今天宣布擴(kuò)展其16nm UltraScale+? 產(chǎn)品路線圖,面向數(shù)據(jù)中心新增加速強(qiáng)化技術(shù)。其成...
如何擴(kuò)展 FPGA 的工作溫度
任何電子器件的使用壽命均取決于其工作溫度。在較高溫度下器件會加快老化,使用壽命會縮短。但某些應(yīng)用要求電子產(chǎn)品工作在器件最大額定工作結(jié)溫下。以石油天然氣產(chǎn)業(yè)為例來說明這個(gè)問...
如何使用FPGA加速機(jī)器學(xué)習(xí)算法?
當(dāng)前,AI因?yàn)槠銫NN(卷積神經(jīng)網(wǎng)絡(luò))算法出色的表現(xiàn)在圖像識別領(lǐng)域占有舉足輕重的地位?;镜腃NN算法需要大量的計(jì)算和數(shù)據(jù)重用,非常適合使用FPGA來實(shí)現(xiàn)。...
如何擴(kuò)展 FPGA 的工作溫度范圍
任何電子器件的使用壽命均取決于其工作溫度。在較高溫度下器件會加快老化,使用壽命會縮短。但某些應(yīng)用要求電子產(chǎn)品工作在器件最大額定工作結(jié)溫下。以石油天然氣產(chǎn)業(yè)為例來說明這...
IM公司啟動Origami生態(tài)系統(tǒng),并首次推出Origami B20開發(fā)模塊
在近期舉辦的NAB2016大會上,IM(Image Matters)公司宣布啟動Origami生態(tài)系統(tǒng),致力于推動視聽行業(yè)的創(chuàng)新與發(fā)展。首批加入Origami生態(tài)系統(tǒng)的公司有Adeas, Embrionix, Fidus, inrevium,IntoPIX, Omn...
2016-05-24 標(biāo)簽:Origami B20擴(kuò)展板卡 1678
Xilinx FPGA帶你走進(jìn)8K視覺時(shí)代
視頻圖像系統(tǒng)正在朝更多像素、更高分辨率和更豐富色彩的方向飛速演變,4K視頻系統(tǒng)尚未大規(guī)模普及,8K視覺就已悄然而至。此前,Image Matter、intervium America和Tokyo electron Device三家公司宣布了...
如何使用FPGA加速機(jī)器學(xué)習(xí)算法
當(dāng)前,AI因?yàn)槠銫NN(卷積神經(jīng)網(wǎng)絡(luò))算法出色的表現(xiàn)在圖像識別領(lǐng)域占有舉足輕重的地位?;镜腃NN算法需要大量的計(jì)算和數(shù)據(jù)重用,非常適合使用FPGA來實(shí)現(xiàn)。上個(gè)月,Ralph Wittig(Xilinx C...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |





















