電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>
FPGA/ASIC技術(shù)
電子發(fā)燒友本欄目為FPGA/ASIC技術(shù)專欄,內(nèi)容有fpga培圳資料、FPGA開發(fā)板、FPGA CPLD知識以及FPGA/ASIC技術(shù)的其它應(yīng)用等;是您學(xué)習(xí)FPGA/ASIC技術(shù)的好欄目。利用MMCM實現(xiàn)多芯片相位對齊的串行收發(fā)器糾偏方法
在一些特定的應(yīng)用場景下,需要支持單板內(nèi)多芯片串行收發(fā)器糾偏。要求各接收/發(fā)送機輸入/出的數(shù)據(jù)相位差很小,比如250pS。為了達到該技術(shù)指標(biāo)要求,必須使用多通道相位對齊技術(shù)、輸入輸...
2018-01-12 標(biāo)簽:串行收發(fā)器 3699
賽靈思業(yè)界20nm技術(shù)首次投片標(biāo)志著UltraScale架構(gòu)時代來臨
在28nm技術(shù)突破的基礎(chǔ)上,賽靈思又宣布推出基于20nm節(jié)點的兩款業(yè)界首創(chuàng)產(chǎn)品。賽靈思是首家推出20nm商用芯片產(chǎn)品的公司。此外,該新型器件也是賽靈思將向市場推出的首款采用UltraScale技術(shù)(...
2018-01-12 標(biāo)簽:Xilinx 1137
Xilinx Vivado HLS中Floating-Point(浮點)設(shè)計介紹
盡管通常Fixed-Point(定點)比Floating-Point(浮點)算法的FPGA實現(xiàn)要更快,且面積更高效,但往往有時也需要Floating-Point來實現(xiàn)。這是因為Fixed-Point有限的數(shù)據(jù)動態(tài)范圍,需要深入的分析來決定整個...
新手的FPGA學(xué)習(xí)必備的四個基礎(chǔ)知識詳解
FPGA 已成為現(xiàn)今的技術(shù)熱點之一,無論學(xué)生還是工程師都希望跨進FPGA的大門。網(wǎng)絡(luò)上各種開發(fā)板、培訓(xùn)班更是多如牛毛,仿佛在告訴你不懂FPGA你就OUT啦。那么我們要玩轉(zhuǎn)FPGA必須具備哪些基礎(chǔ)知...
2018-01-12 標(biāo)簽:FPGA 44608
FPGA開發(fā)流程詳細解析
1. FPGA 開發(fā)流程: 電路設(shè)計與設(shè)計輸入 ;仿真驗證:利用Xilinx集成的仿真工具足矣 ;邏輯綜合:利用XST(Xilinx Synthesis Tool)工具 ;布局布線:利用Xilinx的Implementation Tool工具 ;FPGA配置下載:利用...
2018-01-12 標(biāo)簽:FPGA 10834
基于Zynq SoC架構(gòu)在器件的可編程邏輯內(nèi)構(gòu)建外設(shè)來加快處理速度
Zynq SoC架構(gòu)的主要優(yōu)勢之一就是能夠通過在器件的可編程邏輯內(nèi)構(gòu)建外設(shè)來加快處理速度。 這是Adam Taylor 計劃編寫的Zynq-7000 All Programmable SoC實際操作教程系列的第三部分。前兩部分教程分別刊登...
賽靈思 FPGA 芯片對模擬輸入信號的數(shù)字化介紹
現(xiàn)如今,賽靈思 FPGA 上采用低電壓差分信令 (LVDS) 輸入, 僅需一個電阻器和一個電容器就能實現(xiàn)模擬輸入信號的數(shù)字化 。 由于數(shù)百組 LVDS 輸入駐留在生成電流的賽靈思器件上,因此理論上可通...
基于 FPGA 的高效應(yīng)用
QuickPlay 的高級工作流程讓軟件開發(fā)人員迅速構(gòu)建基于 FPGA 的高效應(yīng)用。 隨著物聯(lián)網(wǎng)和大數(shù)據(jù)處理的崛起,人們對數(shù)據(jù)傳輸和處理的需求急劇增長,僅靠 CPU 再也不能滿足這一指數(shù)級增長需求。...
2018-01-11 標(biāo)簽:FPGA 1218
Artix-7 50T FPGA開發(fā)板評測
FPGA即現(xiàn)場可編程門陣列,屬于可編程邏輯器件的一種。隨著工藝的進步和EDA設(shè)計工具的不斷發(fā)展,F(xiàn)PGA的門檻(學(xué)習(xí)成本和價格成本)也越來越低,目前已經(jīng)成為實現(xiàn)數(shù)字系統(tǒng)的主流平臺之一。...
2018-01-10 標(biāo)簽:FPGA 3331
騰訊云FPGA的開發(fā)歷史及背后的團隊力量解密
FPGA(Field Programmable Gate Array)現(xiàn)場可編程門陣列,作為ASIC領(lǐng)域中的一種半定制電路而出現(xiàn)已有30年的歷史了,它既解決了定制電路的無法改變功能的不足,又克服了原有可編程器件門電路數(shù)有限的...
亞馬遜宣布借助云傳輸模型可以采用Xilinx高端FPGA器件
在2016年底一年快要結(jié)束的時候,AWS(亞馬遜網(wǎng)絡(luò)服務(wù))宣布通過借助云傳輸模型可以采用Xilinx高端FPGA器件了,首次以開發(fā)者的角度而不是擴展高層次工具來幫助潛在的用戶學(xué)習(xí)和體驗FPGA的加速...
BaySand以EfinixTMQuantumTM可編程加速器技術(shù)擴展其《Programmable-In-ASIC》計劃
2018年1月8日-加利福尼亞州圣克拉拉市及圣何塞市-可配置標(biāo)準(zhǔn)單元ASIC解決方案的領(lǐng)導(dǎo)者,BaySand Inc.宣布與Efinix合作,以Efinix的Quantum可編程加速器技術(shù)平臺提供ASIC/SoC設(shè)計服務(wù)。...
目前嵌入式視覺領(lǐng)域最熱門的話題之一就是機器學(xué)習(xí)
目前嵌入式視覺領(lǐng)域最熱門的話題之一就是機器學(xué)習(xí)。機器學(xué)習(xí)涵蓋多個行業(yè)大趨勢,不僅在嵌入式視覺 (EV) ,而且在工業(yè)物聯(lián)網(wǎng) (IIoT) 和云計算中均發(fā)揮著極為顯赫的作用。對不熟悉機器學(xué)習(xí)...
2018-01-06 標(biāo)簽:機器學(xué)習(xí) 1455
一文看懂fpga與asic的區(qū)別
本文主要介紹了fpga與asic的區(qū)別在哪里,F(xiàn)PGA現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。ASIC特定應(yīng)用集成電路,具有體積更小、功耗更低、可靠性提高、性...
基于SDSoC平臺配置一個新的項目指南
作為地球上最具性價比的嵌入式視覺應(yīng)用開發(fā)平臺,Digilent Zybo-Z7 去年一經(jīng)推出,就憑借華麗麗升級的Zynq器件與各種板載外設(shè)接口,俘獲了眾多Zynq愛好者的芳心。這還不算這一業(yè)界標(biāo)桿性的入...
2018-01-05 標(biāo)簽:嵌入式 1491
FPGA與CPU有什么關(guān)系_FPGA與CPU的聯(lián)系
CPU+FPGA的并行處理是目前的發(fā)展趨勢這種處理方式將大行其道。...
fpga基本結(jié)構(gòu)是什么_全面解析
FPGA芯片主要由6部分完成,分別為:可編程輸入輸出單元、基本可編程邏輯單元、完整的時鐘管理、嵌入塊式RAM、豐富的布線資源、內(nèi)嵌的底層功能單元和內(nèi)嵌專用硬件模塊。...
2018-01-02 標(biāo)簽:FPGA 28790
創(chuàng)建主/從SPI接口的兩種方法詳談
最近,Digilent開源技術(shù)社區(qū)收到了兩個關(guān)于如何在Zynq SoC和Zynq UltraScale + MPSoC上實現(xiàn)SPI接口的問題。在回答了這些問題之后,我認為有必要寫一篇如何實現(xiàn)SPI的文章,在此分享。 當(dāng)我們在設(shè)計中...
2017-12-30 標(biāo)簽:SPI接口 7976
如何編寫代碼與生成下載文件的簡單介紹
當(dāng)我們在對產(chǎn)品的FPGA代碼做遠程升級時,通常都是把加密后的下載文件發(fā)給用戶,讓用戶在本地進行下載升級。但有時候由于我們沒檢查好,致使更新程序有問題,這樣給到用戶手上下載后,...
無驅(qū)動問題的Zynq搭配Pmod開發(fā)解決方案
之前我們提到過「P,這一搭配FPGA開發(fā)板進行快速原型系統(tǒng)開發(fā)的利器。事實上,除了Pmod標(biāo)準(zhǔn)定義接口的專利方 —— Digilent公司所提供的近百種功能豐富的原廠Pmod傳感模塊之外(一般都配有免...
2017-12-29 標(biāo)簽:Zynq 2355
Intel推出集成高帶寬存儲器的FPGA
在HPC環(huán)境中,巨量資料移動前后的壓縮及解壓縮資料功能極為重要。與獨立式的FPGA相比,以HBM2為主的FPGA可以壓縮并加速巨量資料之移動,有了高效能資料分析(High Performance Data Analytics;HPDA)...
實現(xiàn)了6核處理單元,看這款FPGA神經(jīng)形態(tài)電路板!
該卡可以使用脈沖神經(jīng)網(wǎng)絡(luò)而不是卷積神經(jīng)網(wǎng)絡(luò)(CNN)同時處理多種視頻格式的16路視頻。 BrainChip加速卡采用 Xilinx Kintex UltraScale FPGA實現(xiàn)了6核處理單元的BrainChip的Spiking神經(jīng)網(wǎng)絡(luò)(SNN)處理器。...
FPGA、ASIC有望在機器學(xué)習(xí)領(lǐng)域中崛起
機器學(xué)習(xí)已經(jīng)被廣泛的的使用在了各個領(lǐng)域,在一年之內(nèi)它的成長速度超過了預(yù)期。同時隨著AI芯片的發(fā)展,在以后,F(xiàn)PGA和ASIC芯片將有望成為機器學(xué)習(xí)領(lǐng)域的新主力。...
2017-12-26 標(biāo)簽:FPGAasic機器學(xué)習(xí) 1502
FPGA的多重加載實際運用詳解
如今,隨著FPGA工藝的進步,性能提升和成本縮減均得到極大的改善,這使得FPGA芯片的使用越來越廣泛。因此為了達到降低系統(tǒng)維護和升級的成本,通常我們都會通過網(wǎng)絡(luò)傳送最新的下載文件,...
基于FPGA的交流電磁場檢測儀的激勵源設(shè)計
本文主要介紹了基于FPGA的交流電磁場檢測儀的激勵源設(shè)計,對于不同的被測工件可以通過獨立按鍵控制激勵源的頻率。激勵源的波形可以通過存儲表來改變,形成多樣化的信號源。激勵源控制...
基于FPGA的數(shù)字示波器波形合成器研究
本文主要介紹了一種基于FPGA的數(shù)字示波器波形合成器研究,刷新率可達到400000wfms/s,該波形合成器已經(jīng)成功應(yīng)用在高刷新率示波器中。對高刷新率示波器以及高刷新率數(shù)據(jù)采集卡的開發(fā)有很大...
2017-12-25 標(biāo)簽:FPGA數(shù)字示波器 3566
基于DSP+FPGA的實時圖像去霧增強系統(tǒng)設(shè)計
本文主要介紹了一種基于DSP+FPGA的實時圖像去霧增強系統(tǒng)設(shè)計,F(xiàn)PGA通常作為一種調(diào)度使用,圖像處理算法實現(xiàn)主要靠高速處理信號處理芯片DSP完成,在跟蹤等領(lǐng)域圖像數(shù)據(jù)只需單向進入DSP,處...
一種基于ARM+FPGA的高精度數(shù)據(jù)采集系統(tǒng)設(shè)計
本文主要介紹了一種基于ARM+FPGA的高精度數(shù)據(jù)采集系統(tǒng)設(shè)計,系統(tǒng)主要由信號調(diào)理電路、模數(shù)轉(zhuǎn)換器ADS1278、FPGA器件CyCLOnE系列EP1C6、雙口RAMIDT7205和處理器PXA270及外圍電路組成。具有成本低...
2017-12-25 標(biāo)簽:FPGAARM數(shù)據(jù)采集 8167
一種基于FPGA的數(shù)字頻譜儀設(shè)計與實現(xiàn)
本文主要介紹了一種基于FPGA的數(shù)字頻譜儀設(shè)計與實現(xiàn),該系統(tǒng)主要由信號采集模塊、高速FFT模塊以及LCD顯示模塊組成。信號采集模塊以AD9226芯片為核心,配合前置抗混疊濾波電路實現(xiàn)信號采集...
2017-12-25 標(biāo)簽:FPGAAD9226FPGA數(shù)字頻譜儀 14853
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |






























