電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>
FPGA/ASIC技術(shù)
電子發(fā)燒友本欄目為FPGA/ASIC技術(shù)專欄,內(nèi)容有fpga培圳資料、FPGA開發(fā)板、FPGA CPLD知識以及FPGA/ASIC技術(shù)的其它應(yīng)用等;是您學(xué)習(xí)FPGA/ASIC技術(shù)的好欄目。使用FPGA實(shí)現(xiàn)并/串轉(zhuǎn)換電路
并串轉(zhuǎn)換電路在通信接口中具有廣泛的應(yīng)用,可編程邏輯陣列由于具備靈活、可重構(gòu)等特點(diǎn)非常適應(yīng)于并串轉(zhuǎn)換硬件電路的實(shí)現(xiàn)。為了解決硬件電路結(jié)構(gòu)中資源與性能的矛盾,分析比較了移位寄...
2018-02-21 標(biāo)簽:FPGA轉(zhuǎn)換電路 9516
基于FPGA的防火墻系統(tǒng)設(shè)計(jì)
基于FPGA平臺,設(shè)計(jì)一個(gè)具有防火墻功能的系統(tǒng),具備對進(jìn)出網(wǎng)絡(luò)數(shù)據(jù)包解析、過濾等功能。目前正處于總體設(shè)計(jì)與論證階段。 項(xiàng)目關(guān)鍵技術(shù)及創(chuàng)新點(diǎn)的論述; 關(guān)鍵技術(shù)有并行運(yùn)算,狀態(tài)檢測,...
基于C6678片內(nèi)以太網(wǎng)交換子系統(tǒng)接口資源詳解
針對 8 核 DSP TMS320C6678 與外部設(shè)備進(jìn)行數(shù)據(jù)通信的需求,以片上集成千兆以太網(wǎng)交換子系統(tǒng)為核心,選取芯片 88E1111 作為 PHY 設(shè)備,設(shè)計(jì)了千兆以太網(wǎng)通信接口的硬件電路。...
降低門檻、成本與功耗,F(xiàn)PGA在AI上發(fā)揮重大價(jià)值
由于FPGA具有可編程專用性,高性能及低功耗的特點(diǎn),浪潮推出基于FPGA的深度學(xué)習(xí)加速解決方案,希望通過更高配置的硬件板卡設(shè)計(jì)和內(nèi)置更高效已編譯算法,來加速FPGA在人工智能領(lǐng)域的應(yīng)用。...
FPGA及其浮點(diǎn)性能和設(shè)計(jì)
各種處理平臺的GFLOP指標(biāo)在不斷提高,現(xiàn)在,TFLOP/s這一術(shù)語已經(jīng)使用的非常廣泛了。但是,在某些平臺上,峰值GFLOP/s,即,TFLOP/s表示的器件性能信息有限。它只表示了每秒能夠完成的理論浮點(diǎn)...
FPGA十分適合做機(jī)器人的感知處理器
與其它計(jì)算載體如CPU與GPU相比,F(xiàn)PGA具有高性能、低能耗以及可硬件編程的特點(diǎn)。圖1介紹了FPGA的硬件架構(gòu),每個(gè)FPGA主要由三個(gè)部分組成:輸入輸出邏輯,主要用于FPGA與外部其他部件,比如傳感...
華為FPGA加速云服務(wù)器讓“硬用”上云成為新增長點(diǎn)
華為FPGA加速云服務(wù)器硬件平臺單物理節(jié)點(diǎn)包含8片Xilinx 16nm Virtex UltraScale Plus VU9P FPGA,如圖3所示,每片F(xiàn)PGA含約250萬邏輯單元、約6800個(gè)DSP、外掛64G Bytes@2133Mhz的 DDR4。FPGA通過PCIe Gen3X16接口和CPU連接...
可編程技術(shù)30年回顧,FPGA都夸過了哪三個(gè)大時(shí)代
自引入以來,現(xiàn)場可編程門陣列(FPGA)的容量增加了10000倍以上, 性能增加了100倍. 單位功能的成本和功耗都減少了超過1000倍. 這些進(jìn)步是由工藝縮放技術(shù)所推動的, 但是 FPGA 的故事比簡單縮放技術(shù)...
2018-01-26 標(biāo)簽:FPGA 2122
帶寬暴增10倍,Intel FPGA集成HBM全球領(lǐng)先
分享到 AMD Fiji Fury系列顯卡首次商用了新一代高帶寬顯存HBM,大大提升帶寬并縮小空間占用,NVIDIA目前也已在其Tesla系列計(jì)算卡、Titan系列開發(fā)卡中應(yīng)用HBM。 但是,HBM可不僅僅是搭配顯卡的顯存...
FPGA和ASIC芯片有望構(gòu)建機(jī)器學(xué)習(xí)成長的大環(huán)境
分享到 在2016年初,機(jī)器學(xué)習(xí)仍被視為科學(xué)實(shí)驗(yàn),但目前則已開始被廣泛應(yīng)用于數(shù)據(jù)探勘、計(jì)算機(jī)視覺、自然語言處理、生物特征識別、搜索引擎、醫(yī)學(xué)診斷、檢測信用卡欺詐、證券市場分析、...
FPGA替代GPU有哪些問題?6大顧慮讓你解惑
最近FPGA又頻頻被各AI領(lǐng)域的巨頭看好,比如微軟、百度、科大訊飛都對FPGA應(yīng)用前景有所期待。那么如果讓你選擇FPGA作為AI計(jì)算系統(tǒng)的主力軍,你會有什么樣的顧慮? 這幾天,已經(jīng)退役的AlphaGo又...
FPGA供應(yīng)商提供了豐富的器件與完善開發(fā)工具來應(yīng)用到嵌入式系統(tǒng)設(shè)計(jì)中
隨著消費(fèi)電子、物聯(lián)網(wǎng)等領(lǐng)域的不斷發(fā)展,用戶需求也越來越復(fù)雜和多樣,因此我們在嵌入式系統(tǒng)設(shè)計(jì)中必須選擇合適的處理器(SoC)系統(tǒng),當(dāng)然我們也需要考慮成本、功耗、性能、I/O資源等方...
沒有直接可用的Pmod驅(qū)動?傳授你一招填坑秘籍
為了實(shí)現(xiàn)這一點(diǎn)我們需要閱讀官方的Pmod接口標(biāo)準(zhǔn)文檔來確保SPI管腳與Pmod橋輸入管腳之間正確的映射。...
2018-01-17 標(biāo)簽:賽靈思Pmod驅(qū)動傳感模塊賽靈思 9780
fpga按鍵控制數(shù)碼管顯示
本文主要介紹了fpga按鍵控制數(shù)碼管顯示程序設(shè)計(jì)。數(shù)碼管是由多個(gè)發(fā)光二極管封裝在一起組成“8”字型的器件,引線已在內(nèi)部連接完成,只需引出它們的各個(gè)筆劃,公共電極。下面我們來了解...
fpga數(shù)字鐘介紹_fpga數(shù)字鐘設(shè)計(jì)
數(shù)字鐘實(shí)際上是一個(gè)對標(biāo)準(zhǔn)頻率(1HZ)進(jìn)行計(jì)數(shù)的計(jì)數(shù)電路。由于計(jì)數(shù)的起始時(shí)間不可能與標(biāo)準(zhǔn)時(shí)間(如北京時(shí)間)一致,故需要在電路上加一個(gè)校時(shí)電路,同時(shí)標(biāo)準(zhǔn)的1HZ時(shí)間信號必須做到準(zhǔn)確...
fpga介紹_fpga芯片系統(tǒng)結(jié)構(gòu)圖
。FPGA芯片主要由7部分完成,分別為:可編程輸入輸出單元、基本可編程邏輯單元、完整的時(shí)鐘管理、嵌入塊式RAM、豐富的布線資源、內(nèi)嵌的底層功能單元和內(nèi)嵌專用硬件模塊。...
光學(xué)以太網(wǎng)互操作性介紹
Steve Leibson , Xilinx 戰(zhàn)略市場營銷和商業(yè)規(guī)劃總監(jiān) 我剛剛參加完在阿納海姆舉行的 OFC/NFOEC 會議,期間每天的所有議題都是高速光纖通信。在展會上,我在三個(gè)不同的展臺觀摩了三場不同的 100...
2018-01-12 標(biāo)簽:以太網(wǎng) 1385
Brech發(fā)表演講指出:效率和成本控制對數(shù)據(jù)中心至關(guān)重要
Brad Brech 是 IBM 公司的一名杰出工程師,也是 3 月 5 日加利福尼亞州圣克拉拉市舉行的國際質(zhì)量電子設(shè)計(jì)研討會( ISQED )的三位主題演講人之一。他的題為《數(shù)據(jù)中心 Smarter Computing (更智能計(jì)算...
2018-01-12 標(biāo)簽:數(shù)據(jù) 1585
LCD電路及高速ADC+FPGA+ DSP的設(shè)計(jì)方案介紹
隨著人們生活水平的提高,公路上的私家車輛也增多了,但隨之帶來的問題就是交通事故發(fā)生率居高不下,嚴(yán)重危害著人們的生命安全。文中就如何預(yù)防交通事故發(fā)生,研究設(shè)計(jì)一種響應(yīng)迅速、...
基于Verilog HDL的一種絕對值編碼器實(shí)時(shí)讀出算法案例詳解
光電編碼器是通過光電轉(zhuǎn)換將輸出軸上的機(jī)械幾何位移量轉(zhuǎn)換成一串脈沖或數(shù)字量的傳感器。在電機(jī)伺服控制系統(tǒng)中,它與電機(jī)同軸連接,常用來測量電機(jī)轉(zhuǎn)子的速度和位置[1]。近年來,隨著研...
2018-01-12 標(biāo)簽:編碼器 8863
設(shè)計(jì)FPGA系統(tǒng)時(shí)通常需要考慮的問題分析
許多工程師認(rèn)為,只要定義了 FPGA 的功能,工作就算完成了。但實(shí)際上將 FPGA 插入 PCB 時(shí)也會面臨一系列挑戰(zhàn)。 對于許多工程師和項(xiàng)目經(jīng)理來說,在 FPGA 中實(shí)現(xiàn)功能并實(shí)現(xiàn)時(shí)序收斂是主要目標(biāo),...
2018-01-12 標(biāo)簽:FPGA 3147
運(yùn)行中配置轉(zhuǎn)換長度的并行FFT(PFFT)設(shè)計(jì)介紹
超高速快速傅里葉變換(FFT)內(nèi)核是任何實(shí)時(shí)頻譜監(jiān)測系統(tǒng)的必要組成部分。隨著各頻段無線設(shè)備數(shù)量的迅速增長,系統(tǒng)必須相應(yīng)加強(qiáng)對帶寬的監(jiān)測。因此,這些系統(tǒng)需要以更快的速度將時(shí)域轉(zhuǎn)...
2018-01-12 標(biāo)簽:FFT 4208
基于System Verilog的可重用驗(yàn)證平臺設(shè)計(jì)及驗(yàn)證結(jié)果分析
采用System Verilog語言設(shè)計(jì)了一種具有層次化結(jié)構(gòu)的可重用驗(yàn)證平臺,該平臺能夠產(chǎn)生各種隨機(jī)、定向、錯(cuò)誤測試向量,并提供功能覆蓋率計(jì)算。將驗(yàn)證平臺在Synopsys公司的VCS仿真工具上運(yùn)行,并...
2018-01-12 標(biāo)簽:數(shù)據(jù) 3380
基于 FPGA 客戶端的分布式計(jì)算網(wǎng)絡(luò)設(shè)計(jì)
高校和私企正在應(yīng)用分布式平臺,而不是安裝速度更快、耗電更大的超級計(jì)算機(jī)來解決日益復(fù)雜的科學(xué)算法,針對SETI@home 這樣的項(xiàng)目,他們則使用數(shù)以千計(jì)的個(gè)人計(jì)算機(jī)來計(jì)算它們的數(shù)據(jù)。[...
2018-01-12 標(biāo)簽:FPGA 1790
在Zynq SoC上實(shí)現(xiàn)裸機(jī)(無操作系統(tǒng))軟件應(yīng)用方案
Zynq?-7000 All Programmable SoC在單個(gè)器件上實(shí)現(xiàn)了ARM處理功能與FPGA邏輯獨(dú)特的組合,因此需要雙重的配置過程,同時(shí)需要考慮處理器系統(tǒng)和可編程邏輯。工程師會發(fā)現(xiàn),其配置順序與傳統(tǒng)的賽靈思...
2018-01-12 標(biāo)簽:Zynq 6867
賽靈思實(shí)現(xiàn)從FPGA器件到All Programmable 提供商的戰(zhàn)略轉(zhuǎn)型
作為可編程FPGA的發(fā)明者,F(xiàn)abless半導(dǎo)體業(yè)務(wù)模式的首創(chuàng)者,從1984年創(chuàng)立至今,賽靈思一直都是行業(yè)的創(chuàng)新先鋒企業(yè)。29年來,賽靈思在可編程技術(shù)和產(chǎn)品上,實(shí)現(xiàn)了一次又一次突破,引領(lǐng)了全球...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |


































