日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>

FPGA/ASIC技術(shù)

電子發(fā)燒友本欄目為FPGA/ASIC技術(shù)專欄,內(nèi)容有fpga培圳資料、FPGA開發(fā)板、FPGA CPLD知識(shí)以及FPGA/ASIC技術(shù)的其它應(yīng)用等;是您學(xué)習(xí)FPGA/ASIC技術(shù)的好欄目。
視頻監(jiān)控系統(tǒng)新結(jié)構(gòu)必須具備可擴(kuò)展性

視頻監(jiān)控系統(tǒng)新結(jié)構(gòu)必須具備可擴(kuò)展性

視頻監(jiān)控系統(tǒng)在火車站、機(jī)場(chǎng)、銀行、娛場(chǎng)、樂商場(chǎng)甚至家庭的安保方面都是一種關(guān)鍵設(shè)備。隨著安全風(fēng)險(xiǎn)的日益增大,在各種應(yīng)用場(chǎng)合對(duì)已發(fā)事件進(jìn)行視頻監(jiān)控和記錄的需求都在逐步上升,這...

2017-11-25 標(biāo)簽:視頻監(jiān)控 2703

基于FPGA動(dòng)態(tài)部分可重構(gòu)技術(shù)在軟件無線電中的應(yīng)用的詳細(xì)分析

基于FPGA動(dòng)態(tài)部分可重構(gòu)技術(shù)在軟件無線電中的應(yīng)用的詳細(xì)分析

本文介紹了將現(xiàn)場(chǎng)可編程門陣列(FPGA)專用硬件處理器集成到軟件通信體系結(jié)構(gòu)">軟件通信體系結(jié)構(gòu)(SCA)中的機(jī)制,實(shí)現(xiàn)了動(dòng)態(tài)部分可重構(gòu)技術(shù)在軟件無線電(SDR)硬件平臺(tái)中的應(yīng)用,有效地...

2017-11-25 標(biāo)簽:FPGASDR 3296

采用FPGA+DSP+ARM的架構(gòu)作為實(shí)時(shí)信息處理平臺(tái)的詳細(xì)分析

采用FPGA+DSP+ARM的架構(gòu)作為實(shí)時(shí)信息處理平臺(tái)的詳細(xì)分析

在飛控組件測(cè)試時(shí),由于被測(cè)系統(tǒng)與上位機(jī)有一定距離,如果直接把遙測(cè)并行數(shù)據(jù)傳送到上位機(jī),將會(huì)出現(xiàn)數(shù)據(jù)信號(hào)的衰減和信號(hào)延時(shí)問題,有可能使信號(hào)時(shí)序錯(cuò)位,從而達(dá)不到系統(tǒng)測(cè)試的要求...

2017-11-25 標(biāo)簽:dspFPGAARM 14062

基于FPGA的多時(shí)鐘片上網(wǎng)絡(luò)虛擬直通路由器設(shè)計(jì)

基于FPGA的多時(shí)鐘片上網(wǎng)絡(luò)虛擬直通路由器設(shè)計(jì)

網(wǎng)絡(luò)拓?fù)洌涸谠O(shè)計(jì)中,選擇Mesh拓?fù)浣Y(jié)構(gòu)。Mesh結(jié)構(gòu)擁有最小的面積開銷以及低功耗的特點(diǎn)。此外,Mesh的線性區(qū)的節(jié)點(diǎn)數(shù)量規(guī)模大以及通道較寬。同時(shí),Mesh也能很好地映射到FPGA下的底層路由結(jié)構(gòu)...

2018-07-22 標(biāo)簽:FPGA路由器片上網(wǎng)絡(luò) 2659

全局時(shí)鐘資源相關(guān)xilinx器件原語(yǔ)的詳細(xì)解釋

目前,大型設(shè)計(jì)一般推薦使用同步時(shí)序電路。同步時(shí)序電路基于時(shí)鐘觸發(fā)沿設(shè)計(jì),對(duì)時(shí)鐘的周期、占空比、延時(shí)和抖動(dòng)提出了更高的要求。為了滿足同步時(shí)序設(shè)計(jì)的要求,一般在FPGA設(shè)計(jì)中采用...

2017-11-25 標(biāo)簽:XilinxDCM 2202

基于FPGA與DDR2 SDRAM器件HY5PS121621實(shí)現(xiàn)DDR2控制器的設(shè)計(jì)

基于FPGA與DDR2 SDRAM器件HY5PS121621實(shí)現(xiàn)DDR2控制器的設(shè)計(jì)

DDR2(Double Data Rate2)SDRAM是由JEDEC(電子設(shè)備工程聯(lián)合委員會(huì))制定的新生代內(nèi)存技術(shù)標(biāo)準(zhǔn),它與上一代DDR內(nèi)存技術(shù)標(biāo)準(zhǔn)最大的不同:雖然采用時(shí)鐘的上升/下降沿同時(shí)傳輸數(shù)據(jù)的基本方式,但DDR2卻擁...

2017-11-25 標(biāo)簽:DDR2FPAG 4648

可編程邏輯器件的詳細(xì)分析分類和輸出結(jié)構(gòu)

根據(jù)PLD器件的與陣列和或陣列的編程情況及輸出形式,可編程邏輯器件通常可分為4類。第一類是與陣 列固定、或陣列可編程的PLD器件,這類PLD器件以可編程只讀存儲(chǔ)器PROM為代表??删幊讨蛔x存...

2017-11-25 標(biāo)簽:PROMPLD 4836

采用AD9789與FPGA相結(jié)合實(shí)現(xiàn)全數(shù)字QPSK射頻調(diào)制的方案

采用AD9789與FPGA相結(jié)合實(shí)現(xiàn)全數(shù)字QPSK射頻調(diào)制的方案

摘要: 一種采用AD9789與FPGA相結(jié)合,在FPGA上實(shí)現(xiàn)全數(shù)字QPSK射頻調(diào)制的方案。介紹了AD9789的接口設(shè)計(jì)及配置流程,并給出了設(shè)計(jì)實(shí)例。 DVB-S標(biāo)準(zhǔn)只是規(guī)定了信道編碼及調(diào)制方式,沒有提供具體的...

2017-11-25 標(biāo)簽:FPGAQPSKad9789 4854

可重構(gòu)計(jì)算的詳細(xì)介紹與發(fā)展?fàn)顩r和未來方向

可重構(gòu)計(jì)算的詳細(xì)介紹與發(fā)展?fàn)顩r和未來方向

在大眾已經(jīng)習(xí)慣的計(jì)算模式中,處理器和專用集成電路(ASIC)一直是兩大主流。伴隨著應(yīng)用領(lǐng)域特別是嵌入式環(huán)境對(duì)系統(tǒng)的性能、能耗、上市時(shí)間等指標(biāo)需求的不斷提高,傳統(tǒng)的計(jì)算模式暴露...

2017-11-25 標(biāo)簽:可重構(gòu)技術(shù) 18106

基于FPGA技術(shù)的發(fā)展提出一種可重構(gòu)測(cè)控系統(tǒng)的設(shè)計(jì)構(gòu)想

基于FPGA技術(shù)的發(fā)展提出一種可重構(gòu)測(cè)控系統(tǒng)的設(shè)計(jì)構(gòu)想

1 可重構(gòu)測(cè)控系統(tǒng)的提出 測(cè)控系統(tǒng)一般是指基于計(jì)算機(jī)實(shí)現(xiàn)數(shù)據(jù)采集和控制的系統(tǒng)。測(cè)控系統(tǒng)在工業(yè)現(xiàn)場(chǎng)控制、家庭數(shù)字化管理、通信和網(wǎng)絡(luò)等方面應(yīng)用廣泛,并不斷向低成本、高速、高性能、...

2017-11-25 標(biāo)簽:FPGA可重構(gòu)系統(tǒng) 1381

通過一個(gè)實(shí)例具體介紹ISE中通過編輯UCF文件來對(duì)FPGA設(shè)計(jì)進(jìn)行約束

通過一個(gè)實(shí)例具體介紹ISE中通過編輯UCF文件來對(duì)FPGA設(shè)計(jì)進(jìn)行約束

摘要:本文主要通過一個(gè)實(shí)例具體介紹ISE中通過編輯UCF文件來對(duì)FPGA設(shè)計(jì)進(jìn)行約束,主要涉及到的約束包括時(shí)鐘約束、群組約束、邏輯管腳約束以及物理屬性約束。 Xilinx定義了如下幾種約束類型...

2017-11-25 標(biāo)簽:FPGAFPGA設(shè)計(jì)ISEUCF 7196

基于BDTI研究認(rèn)證以D S P為核心的高級(jí)綜合工具

近年來,高級(jí)綜合工具已成為在設(shè)計(jì)方案中使用或希望使用FPGA的工程師的必殺技。這種工具以應(yīng)用的高級(jí)表示法(比如用C語(yǔ)言或MATLAB的M語(yǔ)言編寫的表示法)為輸入,并生成面向FPGA的硬件實(shí)現(xiàn)...

2017-11-25 標(biāo)簽:dsphlst 1965

成功解決FPGA設(shè)計(jì)時(shí)序問題的三大要點(diǎn)

成功解決FPGA設(shè)計(jì)時(shí)序問題的三大要點(diǎn)

FPGA的設(shè)計(jì)與高速接口技術(shù)可以幫助你滿足今天的市場(chǎng)要求,但也提出了一些有趣的設(shè)計(jì)挑戰(zhàn)。為了確保存儲(chǔ)器接口的數(shù)據(jù)傳輸準(zhǔn)確,在超過200兆赫茲以上,進(jìn)行時(shí)序分析將發(fā)揮更突出的作用,...

2017-11-25 標(biāo)簽:FPGA設(shè)計(jì) 1607

基于FPGA的DDR SDRAM控制器的設(shè)計(jì)

基于FPGA的DDR SDRAM控制器的設(shè)計(jì)

DDR SDRAM是建立在SDRAM的基礎(chǔ)上的,但是速度和容量卻有了提高。首先,它使用了更多的先進(jìn)的同步電路。其次,它使用延時(shí)鎖定回路提供一個(gè)數(shù)據(jù)濾波信號(hào)。當(dāng)數(shù)據(jù)有效時(shí),...

2017-11-25 標(biāo)簽:FPGASDRAMDDR 4619

區(qū)分FPGA和CPLD結(jié)構(gòu)差異的8個(gè)特點(diǎn)

市面上尤其是學(xué)校里面可以看到Xilinx公司或者Altera公司各種不同的開發(fā)板,其實(shí)只有兩個(gè)大類,CPLD開發(fā)板和FPGA開發(fā)板。盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點(diǎn),但由...

2017-11-25 標(biāo)簽:FPGAcpld 8400

基于FPGA/CPLD設(shè)計(jì)中使用的狀態(tài)機(jī)穩(wěn)定性問題解決的方案

基于FPGA/CPLD設(shè)計(jì)中使用的狀態(tài)機(jī)穩(wěn)定性問題解決的方案

在FPGA/CPLD設(shè)計(jì)中頻繁使用的狀態(tài)機(jī),常出現(xiàn)一些穩(wěn)定性問題,本文提出了一些解決方法,實(shí)驗(yàn)表明該方法有效地提高了綜合效率. 隨著大規(guī)模和超大規(guī)模FPGA/CPLD器件的誕生和發(fā)展,以HDL(硬件描述語(yǔ)言...

2017-11-24 標(biāo)簽:FPGAcpld狀態(tài)機(jī) 4050

Xilinx Spartan-3AN對(duì)游戲機(jī)加密的詳細(xì)分析與特點(diǎn)

動(dòng)漫游戲是一個(gè)新興的行業(yè),發(fā)展?jié)摿Υ螅袌?chǎng)前景好。游戲平臺(tái)的加密性、靈活性、通用性備受游戲平臺(tái)提供商的關(guān)注,同時(shí)要求低成本、容易采購(gòu)。 科通數(shù)字技術(shù)公司認(rèn)為, 目前游戲行業(yè)...

2017-11-24 標(biāo)簽:Xilinxspartan3a游戲加密 1724

FPGA配置與測(cè)試的詳細(xì)方法分析與特點(diǎn)

FPGA配置與測(cè)試的詳細(xì)方法分析與特點(diǎn)

從制造的角度來講,F(xiàn)PGA測(cè)試是指對(duì)FPGA器件內(nèi)部的邏輯塊、可編程互聯(lián)線、輸入輸出塊等資源的檢測(cè)。完整的FPGA測(cè)試包括兩步,一是配置FPGA、然后是測(cè)試FPGA,配置FPGA是指將FPGA通過將配置數(shù)據(jù)...

2017-11-24 標(biāo)簽:FPGA 8945

MicroBlaze構(gòu)建了雷達(dá)多目標(biāo)跟蹤的嵌入式系統(tǒng)解決了排序的難點(diǎn)

MicroBlaze構(gòu)建了雷達(dá)多目標(biāo)跟蹤的嵌入式系統(tǒng)解決了排序的難點(diǎn)

利用FPGA及其片上32位微處理器內(nèi)核MicroBlaze,構(gòu)建雷達(dá)目標(biāo)跟蹤系統(tǒng),硬件實(shí)現(xiàn)的高速并行性保證了多目標(biāo)跟蹤的實(shí)時(shí)性,微處理器CPU強(qiáng)大的控制協(xié)調(diào)功能保證系統(tǒng)的正常運(yùn)行。針對(duì)多目標(biāo)波門排...

2017-11-24 標(biāo)簽:MicroBlaze多目標(biāo)波門排序 2804

基于FPGA的高速通信可重構(gòu)系統(tǒng)靈活多變可以適應(yīng)不同的應(yīng)用需求

基于FPGA的高速通信可重構(gòu)系統(tǒng)靈活多變可以適應(yīng)不同的應(yīng)用需求

遠(yuǎn)程通信系統(tǒng)和遠(yuǎn)程監(jiān)控系統(tǒng)對(duì)信號(hào)傳輸有兩方面的要求:一方面要求接口靈活且有較高的數(shù)據(jù)傳輸帶寬;另一方面要求系統(tǒng)的傳輸距離遠(yuǎn)。傳統(tǒng)接口如UART,USB,以太網(wǎng)等在傳輸帶寬和傳輸距...

2017-11-24 標(biāo)簽:FPGA 2944

基于FPGA設(shè)計(jì)時(shí)效仿真技術(shù)的驗(yàn)證以及其應(yīng)用

基于FPGA設(shè)計(jì)時(shí)效仿真技術(shù)的驗(yàn)證以及其應(yīng)用

隨著FPGA器件體積和復(fù)雜性的不斷增加,設(shè)計(jì)工程師越來越需要有效的驗(yàn)證方。時(shí)序仿真可以是一種能發(fā)現(xiàn)最多問題的驗(yàn)證方法,但對(duì)許多設(shè)計(jì)來說,它 常常是最困難和費(fèi)時(shí)的方法之一。過去,...

2017-11-24 標(biāo)簽:FPGAFPGA設(shè)計(jì)時(shí)效仿真 1819

基于賽靈思的Virtex-7 HT系列的詳細(xì)分析與解答

賽靈思近日推出內(nèi)置28Gbps收發(fā)器的Virtex-7 HT系列支持下一代100-400Gbps通信系統(tǒng)應(yīng)用適用于行業(yè)最高帶寬線路卡的全新FPGA, 可以提供多達(dá)16個(gè)28Gbps串行收發(fā)器,可支持主要的高速串行、光學(xué)和背板...

2017-11-24 標(biāo)簽: 3345

基于賽靈思Virtex-5的音視頻監(jiān)視系統(tǒng)設(shè)計(jì)的詳細(xì)分析

基于賽靈思Virtex-5的音視頻監(jiān)視系統(tǒng)設(shè)計(jì)的詳細(xì)分析

本文探討在Virtex-5 FPGA中實(shí)現(xiàn)設(shè)計(jì)的一些難題,然后用一個(gè)項(xiàng)目作為示范來詳解充分利用其功能集的技法。設(shè)計(jì)過程包括幾個(gè)步驟,從針對(duì)應(yīng)用選擇適合的Virtex-5開始。為便于本文敘述,我們假定...

2017-11-24 標(biāo)簽:XilinxVirtex5音視頻監(jiān)視系統(tǒng) 1895

介紹了RocketIO在高速通信中的應(yīng)用并總結(jié)了高速通信系統(tǒng)的共性特征

介紹了RocketIO在高速通信中的應(yīng)用并總結(jié)了高速通信系統(tǒng)的共性特征

在高速電路系統(tǒng)設(shè)計(jì)中,差分串行通信方式正在取代并行總線方式 ,以滿足系統(tǒng)對(duì)高帶寬數(shù)據(jù)通信的需求。RocketIO是Virtex2 Pro以上系列中集成的專用高速串行數(shù)據(jù)收發(fā)模塊,可用于實(shí)現(xiàn)吉比特的...

2017-11-24 標(biāo)簽:高速通信系統(tǒng) 2831

介紹了中頻直接正交采樣及Bessel插值理論以及FPGA實(shí)現(xiàn)

介紹了中頻直接正交采樣及Bessel插值理論以及FPGA實(shí)現(xiàn)

現(xiàn)代雷達(dá)普遍采用相參信號(hào)來進(jìn)行處理,而如何獲得高精度基帶數(shù)字正交(I,Q)信號(hào)是整個(gè)系統(tǒng)信號(hào)處理成敗的關(guān)鍵。傳統(tǒng)的做法是采用模擬相位檢波器來得到I、Q信號(hào),其正交性能一般為:幅度...

2017-11-24 標(biāo)簽:FPGA中頻直接正交 4892

基于賽靈思FPGA的紅外相機(jī)原理樣機(jī)的系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

基于賽靈思FPGA的紅外相機(jī)原理樣機(jī)的系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

根據(jù)內(nèi)編隊(duì)重力場(chǎng)衛(wèi)星紅外成像工作環(huán)境的溫度要求,選取了非制冷長(zhǎng)波紅外焦平面陣列探測(cè)器——UL 03 16 2,并在此基礎(chǔ)上進(jìn)行了系統(tǒng)的軟硬件設(shè)計(jì)。硬件電路采用了模擬電路和數(shù)字電路分離...

2017-11-24 標(biāo)簽:FPGA紅外相機(jī) 4778

關(guān)于FPGA設(shè)計(jì)的驗(yàn)證技術(shù)及其應(yīng)用原則分析和介紹

關(guān)于FPGA設(shè)計(jì)的驗(yàn)證技術(shù)及其應(yīng)用原則分析和介紹

FPGA設(shè)計(jì)和驗(yàn)證工程師當(dāng)今面臨的最大挑戰(zhàn)之一是時(shí)間和資源制約。隨著FPGA在速度、密度和復(fù)雜性方面的增加,完成一個(gè)完整時(shí)序驗(yàn)證對(duì)人力和計(jì)算機(jī)處理器、存儲(chǔ)器提出了更多更高的要求。...

2019-10-06 標(biāo)簽:FPGA設(shè)計(jì)存儲(chǔ)器時(shí)序 1634

基于DSP與FPGA的藍(lán)牙數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)詳細(xì)分析以及優(yōu)勢(shì)

基于DSP與FPGA的藍(lán)牙數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)詳細(xì)分析以及優(yōu)勢(shì)

基于DSP與FPGA的藍(lán)牙數(shù)據(jù)采集系統(tǒng)設(shè)計(jì),數(shù)據(jù)采集系統(tǒng)廣泛地應(yīng)用于工業(yè)、國(guó)防、圖像處理、信號(hào)檢測(cè)等領(lǐng)域。DSP處理器是一種高速的數(shù)字信號(hào)處理器 數(shù)據(jù)采集系統(tǒng)廣泛地應(yīng)用于工業(yè)、國(guó)防、圖像...

2017-11-24 標(biāo)簽:dspFPGA藍(lán)牙數(shù)據(jù)采集 2635

FPGA創(chuàng)新技術(shù)實(shí)現(xiàn)廣播到3D的技術(shù)進(jìn)步以及下個(gè)發(fā)展趨勢(shì)

過去10年來,電子行業(yè)推出了一系列令人眼花繚亂的平板電視及相關(guān)技術(shù),將陰極射線管電視、背投電視乃至模擬標(biāo)清信號(hào)廣播技術(shù)統(tǒng)統(tǒng)掃進(jìn)了積滿灰塵的“古董”庫(kù)房。如今,眾企業(yè)紛紛以前...

2017-11-24 標(biāo)簽:FPGA 902

基于FPGA設(shè)計(jì)環(huán)境中加時(shí)序約束的詳細(xì)分析與優(yōu)化結(jié)果

在給FPGA做邏輯綜合和布局布線時(shí),需要在工具中設(shè)定時(shí)序的約束。通常,在FPGA設(shè)計(jì)工具中都FPGA中包含有4種路徑:從輸入端口到寄存器,從寄存器到寄存器,從寄存器到輸出,從輸入到輸出的...

2017-11-24 標(biāo)簽:FPGAFPGA設(shè)計(jì)時(shí)序約束 2179

編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題

慈利县| 上思县| 泽库县| 青岛市| 翁源县| 务川| 北宁市| 松滋市| 南陵县| 竹山县| 杭州市| 洛阳市| 安吉县| 波密县| 华安县| 壤塘县| 榆中县| 长宁区| 威海市| 镇雄县| 盐池县| 扎鲁特旗| 廉江市| 肇庆市| 察哈| 西乌| 丘北县| 四川省| 五莲县| 三门县| 抚远县| 金门县| 东台市| 丰原市| 广安市| 嘉禾县| 高邑县| 洛阳市| 临泽县| 长子县| 定结县|