電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>
FPGA/ASIC技術(shù)
電子發(fā)燒友本欄目為FPGA/ASIC技術(shù)專欄,內(nèi)容有fpga培圳資料、FPGA開發(fā)板、FPGA CPLD知識以及FPGA/ASIC技術(shù)的其它應(yīng)用等;是您學(xué)習(xí)FPGA/ASIC技術(shù)的好欄目。FPGA時序收斂設(shè)計技巧的詳細分析與消除差異的方法
您編寫的代碼是不是雖然在仿真器中表現(xiàn)正常,但是在現(xiàn)場卻斷斷續(xù)續(xù)出錯?要不然就是有可能在您使用更高版本的工具鏈進行編譯時,它開始出錯。您檢查自己的測試平臺,并確認(rèn)測試已經(jīng)做...
基于PI 控制算法的三階全數(shù)字鎖相環(huán)的詳細分析與實驗結(jié)果
鎖相環(huán)在通信、雷達、測量和自動化控制等領(lǐng)域應(yīng)用極為廣泛,已經(jīng)成為各種電子設(shè)備中必不可少的基本部件。隨著電子技術(shù)向數(shù)字化方向發(fā)展,需要采用數(shù)字方式實現(xiàn)信號的鎖相處理。因此,...
2017-11-24 標(biāo)簽:eda數(shù)字鎖相環(huán) 14458
基于CPCI架構(gòu)符合PICMG2.0 D3.0標(biāo)準(zhǔn)的軟件無線電處理方案
軟件無線電的基本思想是以一個通用、標(biāo)準(zhǔn)、模塊化的硬件平臺為依托,通過軟件編程來實現(xiàn)無線電臺的各種功能,從基于硬件、面向用途的電臺設(shè)計方法中解放出來。功能的軟件化實現(xiàn)勢力要...
具體介紹ISE中通過編輯UCF文件來對FPGA設(shè)計進行約束
本文主要通過一個實例具體介紹ISE中通過編輯UCF文件來對FPGA設(shè)計進行約束,主要涉及到的約束包括時鐘約束、群組約束、邏輯管腳約束以及物理屬性約束。 Xilinx定義了如下幾種約束類型: ?...
2017-11-24 標(biāo)簽:FPGAFPGA設(shè)計 4614
FPGA設(shè)計中的時序問題的詳細分析與解決方案
耗費數(shù)月精力做出的設(shè)計卻無法滿足時序要求,這確實非常令人傷心。然而,試圖正確地對設(shè)計進行約束以保證滿足時序要求的過程幾乎同樣令人費神。找到并確定時序約束本身通常也是非常令...
2017-11-24 標(biāo)簽:FPGAFPGA設(shè)計時序問題 10983
深入了解時序約束以及如何利用時序約束實現(xiàn)FPGA 設(shè)計的最優(yōu)結(jié)果
作為賽靈思用戶論壇的定期訪客(見 ),我注意到新用戶往往對時序收斂以及如何使用時序約束來達到時序收斂感到困惑。為幫助 FPGA設(shè)計新手實現(xiàn)時序收斂,讓我們來深入了解時序約束以及如...
以基于賽靈思 FPGA 的硬件加速技術(shù)打造高速系統(tǒng)
設(shè)計人員時常需要通過增加計算能力或額外輸入(或兩者)延長現(xiàn)有的嵌入式系統(tǒng)的壽命。而可編程系統(tǒng)平臺在這里大有用武之地。我們曾經(jīng)希望用安全網(wǎng)絡(luò)連接功能升級一套網(wǎng)絡(luò)可編程系統(tǒng)...
2017-11-24 標(biāo)簽:FPGA高速系統(tǒng) 1108
堆疊硅片互聯(lián)技術(shù)和28Gbps 收發(fā)器引領(lǐng) FPGA 創(chuàng)新的新時代
超越摩爾定律的堆疊硅片互聯(lián)技術(shù)和28Gbps 收發(fā)器引領(lǐng) FPGA 創(chuàng)新的新時代 賽靈思最近推出了兩款最新創(chuàng)新技術(shù),進一步擴展了 FPGA 的應(yīng)用可能與市場范圍。去年 10 月底,賽靈思宣布在即將推出的...
2017-11-24 標(biāo)簽:28gbps 2236
基于FPGA 的可編程系統(tǒng)提供完整的 SATA解決方案
工業(yè)、科學(xué)和醫(yī)療 (ISM) 應(yīng)用領(lǐng)域的嵌入式系統(tǒng)必須支持多種接口。正因如此,許多設(shè)計團隊都選擇 將FPGA 子卡直接插入 PC 主板,從而獲得一些特殊的排-行接口??紤]到新型 FPGA 的功能非常強...
基于xilinx公司的spartan-3e平臺中構(gòu)建一個嵌入式系統(tǒng)來實現(xiàn)安全網(wǎng)絡(luò)通信
信息安全的解決方案目前主要集中于采取單一的措施來保證信息的安全性,針對各種攻擊手段,防范措施主要集中于信息加密技術(shù)、安全交換機技術(shù)、防火墻技術(shù)、認(rèn)證技術(shù),入侵檢測技術(shù)等,...
基于構(gòu)造的的嵌入式微處理器MicroBlaze的開發(fā)與應(yīng)用
MicroBlaze是一款基于構(gòu)造的的嵌入式微處理器,它的顯著優(yōu)勢在于能滿足復(fù)雜應(yīng)用的需求,在除了運行簡單的通用應(yīng)用以外,還能運行操作系統(tǒng)。 設(shè)計人員能夠在當(dāng)前所有的賽靈思架構(gòu)中實施...
2017-11-24 標(biāo)簽:FPGAMicroBlaze 1585
基于賽靈思FPGA設(shè)計的整體時序具有完全可重復(fù)性
滿足設(shè)計的時序要求本身已非易事,而要實現(xiàn)某項設(shè)計的整體時序具有完全可重復(fù)性有時候卻是不可能的任務(wù)。幸運的是,設(shè)計人員可以借助有助于實現(xiàn)可重復(fù)時序結(jié)果的設(shè)計流程概念。影響...
2017-11-24 標(biāo)簽:FPGAFPGA設(shè)計可重復(fù)時序 1078
基于FPGA可實現(xiàn)的跳頻MSK信號實時截獲和識別的設(shè)計方案
采用MSK 調(diào)制的跳頻通信具有主瓣能量集中、旁瓣衰落滾降快、頻譜利用率高和抗干擾能力強等優(yōu)點,在軍事通信中應(yīng)用廣泛。如美軍現(xiàn)役的聯(lián)合戰(zhàn)術(shù)信息分發(fā)系統(tǒng)采用的通信信號,工作帶寬9...
基于FPGA的高速圖像采集系統(tǒng)的詳細分析與結(jié)論
現(xiàn)代化生產(chǎn)和科學(xué)研究對圖像采集系統(tǒng)的要求日益提高。傳統(tǒng)的圖像采集卡速度慢、處理功能簡單,不能很好地滿足特殊要求,因此,我們構(gòu)建了 高速圖像采集 系統(tǒng)。它主要包括圖像采集模塊...
利用VHDL硬件描述語言和FPGA技術(shù)完成驅(qū)動時序電路的實現(xiàn)
CCD驅(qū)動 電路的實現(xiàn)是CCD應(yīng)用技術(shù)的關(guān)鍵問題。以往大多是采用普通數(shù)字芯片實現(xiàn)驅(qū)動電路,CCD外圍電路復(fù)雜,為了克服以上方法的缺點,利用VHDL硬件描述語言.運用FPGA技術(shù)完成驅(qū)動時序電路的...
基于DSP48E硬核乘加單元的高效并行相關(guān)時差估計器設(shè)計與實現(xiàn)
從相關(guān)時差估計的基本原理出發(fā),提出了一種并行時域相關(guān)結(jié)構(gòu),基于這種 并行結(jié)構(gòu) 設(shè)計實現(xiàn)了一種簡單高效的時差估計器。與傳統(tǒng)頻域相關(guān)時差估計器相比,這種時差估計器的主要優(yōu)點是提...
2017-11-24 標(biāo)簽:時差估計器 2339
基于FPGA研究設(shè)計平臺不斷推動創(chuàng)新網(wǎng)絡(luò)發(fā)展的步伐
斯坦福大學(xué)與賽靈思研究實驗室(Xilinx Research Labs) 聯(lián)手,正在開發(fā)專門面向研究社群的第二代高速網(wǎng)絡(luò)設(shè)計平臺NetFPGA-10G。該新型平臺預(yù)計年內(nèi)完成,其采用最先進的技術(shù),能夠幫助研究人員迅...
2017-11-24 標(biāo)簽:FPGA 4035
創(chuàng)建一臺基于FPGA的Cray-1計算機
希望擁有一臺經(jīng)典、龐大且計算能力強大的超級計算機嗎?自己構(gòu)建一臺吧。 1976年,迪斯科還大行其道,冷戰(zhàn)正處于高潮,而我要到9年之后才出生。那年,正是Cray-1在計算機領(lǐng)域大顯身手之際...
添加硬件加速器可以加快處理器的正弦計算
如果修改軟件不能實現(xiàn)所需速度,那么你可能順理成章的想到在你的設(shè)計中加入硬件加速模塊。 作 有很多種算法可對單精度浮點數(shù)字的正弦值進行計算,但添加硬件加速器是功能最為強大的方...
晶體管技術(shù)來降低功耗的一些方案與分析
在電費占運營成本 (OPEX) 很大一部分,而運營成本則占總成本約70%的情況下,降低功耗對運營商來說已刻不容緩。以前,芯片提供商想辦法通過晶體管和工藝技術(shù)來降低功耗。雖然晶體管是產(chǎn)生...
2017-11-24 標(biāo)簽:晶體管技術(shù)降低功耗 2009
基于XILINX的28nm從三重氧化物到HIGH-K詳細分析與前景
近10年來,當(dāng)集成電路進入亞微米階段,當(dāng)人們享受到摩爾定律帶來的好處時, 一朵烏云,一直籠罩在集成電路業(yè)界的上空,就是越來越嚴(yán)重的跑冒滴漏現(xiàn)象。 作為集成電路的最基本組成單元...
基于FPGA的嵌入式Linux操作系統(tǒng)解決方案
FPGA是通過邏輯組合電路來實現(xiàn)各種功能的器件。由于FPGA內(nèi)部集成了大量的邏輯資源和可配置的I/O引腳,加上獨特的并行處理架構(gòu),可以輕松實現(xiàn)同時對多個外部設(shè)備的配置和管理,以及內(nèi)外各...
基于FPGA的CAN總線轉(zhuǎn)換USB接口的設(shè)計方案
CAN總線是現(xiàn)場總線的一種,因為其成本低、容錯能力強、支持分布式控制、通信速率高等優(yōu)點在汽車、工業(yè)控制、航天等領(lǐng)域得到廣泛應(yīng)用。但是計算機沒有CAN總線接口,為了進行CAN總線的調(diào)試...
基于TD-LTE無線終端綜合測試儀表的開發(fā)并使用FPGA實現(xiàn)的方案
正交頻分復(fù)用技術(shù)[1](OFDM)由于頻譜利用率高、易于實現(xiàn)等優(yōu)點,在現(xiàn)代無線通信領(lǐng)域得到了廣泛的應(yīng)用。在TD-LTE中,下行鏈路采用的就是OFDM技術(shù)。 TD-LTE物理下行鏈路需要進行一系列的算法操作...
基于FPGA的LZW算法在雷達回波信號壓縮中的應(yīng)用
隨著測試參數(shù)種類增加,測試環(huán)境越來越復(fù)雜,海量雷達數(shù)據(jù)與有限存儲容量之間的矛盾日益明顯,實時數(shù)據(jù)采集與壓縮技術(shù)可以緩解這一矛盾的加劇。雷達數(shù)據(jù)采集系統(tǒng)采取了基于FPGA的LZW實...
一種基于FPGA的QPSK信號源的設(shè)計
本文介紹了一種通過FPGA實現(xiàn)QPSK或更高階PSK信號的方法,可靈活地通過上位機的PCI總線控制參數(shù),產(chǎn)生不同載波頻率、不同脈沖寬度、不同占空比、不同重復(fù)周期等的QPSK信號,對雷達等系統(tǒng)的設(shè)...
基于FPGA的Soc原型設(shè)計
當(dāng)前SoC是從算法研究人員到硬件設(shè)計人員,乃至軟件工程師和芯片布局團隊等眾多專家的工作結(jié)晶,在項目不斷發(fā)展的同時,各類專家也都有自己的需求。SoC 項目的成功很大程度上取決于上述...
基于FPGA軟核技術(shù)應(yīng)用于高速數(shù)據(jù)采集系統(tǒng)設(shè)計的方法減少開發(fā)時間
為解決不同性能指標(biāo)數(shù)據(jù)采集系統(tǒng)開發(fā)時間較長的問題,提出了一種將FPGA軟核技術(shù)應(yīng)用于高速數(shù)據(jù)采集系統(tǒng)設(shè)計的方法。系統(tǒng)以Xilinx公司的FPGA為例設(shè)計軟核,使用VHDL語言對軟核進行模塊化設(shè)...
2017-11-24 標(biāo)簽:FPGA 1141
以較低的設(shè)計和生產(chǎn)成本推廣到其他光子計數(shù)器的設(shè)計和實現(xiàn)
門光子計數(shù)器是量子光學(xué)實驗中單光子探測常用的數(shù)據(jù)采集設(shè)備,用于收集單光子探測器探測到的單個光子信號。由于不同的場合需要用到不同的計數(shù)模式,商用的計數(shù)器往往難以滿足具體的需...
2017-11-24 標(biāo)簽:光子技術(shù)器 972
基于賽靈思Virtex-4簡要分析了圖像自適應(yīng)分段線性拉伸算法
由于紅外圖像的成像機理以及紅外成像自身的原因,紅外圖像有對比度低、圖像較模糊、噪聲大等特點。因此抑止噪聲,提高圖像信噪比,以及調(diào)整紅外圖像對比度,以利于后續(xù)圖像分析、目標(biāo)...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |





































