電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>
FPGA/ASIC技術(shù)
電子發(fā)燒友本欄目為FPGA/ASIC技術(shù)專欄,內(nèi)容有fpga培圳資料、FPGA開發(fā)板、FPGA CPLD知識以及FPGA/ASIC技術(shù)的其它應(yīng)用等;是您學(xué)習(xí)FPGA/ASIC技術(shù)的好欄目。利用FPGA 實現(xiàn)了一種改進的M/T法并克服M/T法的不足
增量式碼盤是一種原理簡單,抗干擾能力強,可靠性高,適合于長距離傳輸?shù)奈恢门c速度測量裝置,已成功應(yīng)用于大量的控制系統(tǒng)中,極大地提高了其位置控 制精度。理論上,只要測得碼盤輸...
2017-11-24 標(biāo)簽:FPGA 3481
基于FPGA的千兆以太網(wǎng)及E1信號光纖傳輸系統(tǒng)構(gòu)成的詳細分析和性能測試
目前,隨著多媒體應(yīng)用的普及,千兆位以太網(wǎng)已經(jīng)發(fā)展成為主流網(wǎng)絡(luò)技術(shù)。大到成千上萬人的大型企業(yè),小到幾十人的中小型企業(yè),在建設(shè)企業(yè)局域網(wǎng)時都會把千兆位以太網(wǎng)技術(shù)作為首選的高速...
2017-11-24 標(biāo)簽:千兆以太網(wǎng)E1 7536
基于FPGA用窗函數(shù)法設(shè)計16階線性相位FIR數(shù)字低通濾波器
本文設(shè)計的16階線性相位FIR數(shù)字低通濾波器,利用XC4005EPC84-2芯片實現(xiàn)時,處理數(shù)據(jù)的系統(tǒng)時鐘頻率為36MHz,采樣速率為4MHz,計算結(jié)果和軟件計算結(jié)果相比最大誤差≤±1。在實際使用時,還可以...
一種基于FPGA的真隨機數(shù)發(fā)生器設(shè)計與實現(xiàn)
本文嘗試了一種用純數(shù)字電路實現(xiàn)的TRNG結(jié)構(gòu),且不使用諸如PLL等特殊資源,便于設(shè)計由FPGA驗證移植到芯片設(shè)計。其核心思想是使用反相器和延時單元構(gòu)成兩個相互獨立的振蕩器,由于內(nèi)部噪聲...
基于FPGA技術(shù)的紅外實時采集系統(tǒng)設(shè)計
介紹了一種基于FPGA技術(shù)的紅外視頻采集系統(tǒng)組成架構(gòu),給出了各功能模塊的實現(xiàn)方法,包括主要的HDL代碼、SignaltapII波形以及QuartusII頂層原理,并制作電路板進行調(diào)試,最終的紅外圖像通過VG...
采用FPGA實現(xiàn)多項式運算
傳統(tǒng)的DSP都基于CPU結(jié)構(gòu),是一種基于特定指令系統(tǒng)的處理器,但隨著運算時鐘越來越接近電子器件可以接受的極限,這種DSP的處理能力也在接近它的極限。通信系統(tǒng)的仿真與硬件實現(xiàn)涉及到很多...
DDFS的原理及DDFS的FPGA實現(xiàn)
本設(shè)計在不向外擴展ROM存儲器的情況下,對DDFS設(shè)計執(zhí)行 優(yōu)化,充分運用 Cyclone II系列FPGA的片上資源,其輸出正弦信號最高頻率可達4 MHz以上。只要采用更好的方案執(zhí)行 設(shè)計,使采樣點可以做到...
2017-11-24 標(biāo)簽:ddfs 11042
基于ARM和FPGA實時圖像采集傳輸系統(tǒng)的設(shè)計
本文結(jié)合實際系統(tǒng)中的前端圖像處理和圖像數(shù)據(jù)傳輸需要.充分利用ARM的靈活 性和FPGA的并行性特點,設(shè)計了一種基于ARM+FPGA的圖像快速采集傳輸系統(tǒng)。所選的ARM體系結(jié)構(gòu)是32位嵌入式RISC微處理...
利用FPGA進行交通信號燈控制系統(tǒng)的設(shè)計
隨著社會經(jīng)濟的高速發(fā)展,由車輛大幅增加而帶來的交通問題日趨嚴(yán)重。因此,作為交通監(jiān)管系統(tǒng)的重要組成部分,交通信號燈在協(xié)調(diào)人、車、路的關(guān)系時發(fā)揮著巨大的作用。利用FPGA進行交通...
在FPGA平臺上實現(xiàn)對DPA攻擊的電路級防護技術(shù)
近年來,現(xiàn)場可編程門陣列(FPGA)由于其高性能、低價格、高開發(fā)速度、方便的編程方式等特點得到了廣泛的應(yīng)用。但對FPGA進行DPA攻擊已經(jīng)成為FPGA應(yīng)用中信息安全的主要威脅之一,受到了廣泛的...
2017-11-24 標(biāo)簽:DPA現(xiàn)場可編程門陣列 3227
AI計算系統(tǒng)選擇FPGA的六大疑惑與解答
FPGA 同時擁有流水線并行和數(shù)據(jù)并行,因此處理任務(wù)時候延遲更低。例如處理一個數(shù)據(jù)包有 10 個步驟,F(xiàn)PGA 可以搭建一個 10 級流水線,流水線的不同級在處理不同的數(shù)據(jù)包,每個數(shù)據(jù)包流經(jīng) 1...
關(guān)于FPGA的嵌入式系統(tǒng)的設(shè)計問題
FPGA是今天許多要求最嚴(yán)苛的嵌入式系統(tǒng)設(shè)計的重要元件。由于FPGA器件的價格大幅下跌,加上為設(shè)計人員帶來的便利性和靈活性,F(xiàn)PGA在競爭激烈的全球市場上嵌入式設(shè)計產(chǎn)品的應(yīng)用中日益增加并...
基于FPGA的CPS-SPWM脈沖生成方法
CPS-SPWM技術(shù)由于具有等效開關(guān)頻率高、輸出電壓諧波含量小、信號傳輸帶寬較寬及控制方法簡單等優(yōu)良特性而被廣泛應(yīng)用在級聯(lián)H橋多電平變流器中。較典型的SPWM實現(xiàn)方法主要分為兩類:自然采...
基于FPGA的嵌入式SoC數(shù)字顯示系統(tǒng)
系統(tǒng)級芯片(SoC)解決方案被譽為半導(dǎo)體業(yè)最重要的發(fā)展之一,目前,從數(shù)字手機和數(shù)字電視等消費類電子產(chǎn)品到高端通信LAN/WAN設(shè)備中,這一器件隨處可見。過去,為了創(chuàng)建此類嵌入式系統(tǒng),設(shè)計...
關(guān)于FPGA實現(xiàn)FIR抽取濾波器的設(shè)計的分析
FIR(fini te impulse response)濾波器是數(shù)字信號處理系統(tǒng)中最基本的元件,它可以在保證任意幅頻特性的同時具有嚴(yán)格的線性相頻特性,同時其單位沖激響應(yīng)是有限的,沒有輸入到輸出的反饋,系統(tǒng)穩(wěn)...
關(guān)于Avnet Spartan-6 FPGA馬達控制開發(fā)方案的分析和解讀
Avnet公司的FMC模塊是和Xilinx Spartan-6 LX75T FPGA基板一起使用的,具有低引腳數(shù),能直接插入Avnet 或Xilinx的FMC平臺,能驅(qū)動步進馬達,有刷DC馬達(BDC),無刷DC馬達(BLDC)和永磁同步馬達(PMSM),集成了TI公司的馬...
關(guān)于基于FPGA的高效FIR濾波器設(shè)計分析和應(yīng)用
數(shù)字濾波器在語音與圖像處理、模式識別、雷達信號處理、頻譜分析等應(yīng)用中都具有重要作用。它能避免模擬濾波器所無法克服的溫漂和噪聲等問題, 同時比模擬濾波器精度高、穩(wěn)定性好、體...
關(guān)于FPGA設(shè)計中的亞穩(wěn)態(tài)及其緩解措施的分析和介紹
在進行FPGA設(shè)計時,往往只關(guān)心“0”和“1”兩種狀態(tài)。然而在工程實踐中,除了“0”、“1”外還有其他狀態(tài),亞穩(wěn)態(tài)就是其中之一。亞穩(wěn)態(tài)是指觸發(fā)器或鎖存器無法在某個規(guī)定時間段內(nèi)達到一...
2019-10-06 標(biāo)簽:濾波器FPGA設(shè)計同步器 1852
關(guān)于基于FPGA的高速實時數(shù)據(jù)采集存儲系統(tǒng)的介紹和分析
在傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)中,A /D的控制和數(shù)據(jù)的轉(zhuǎn)存均通過CPU或者MCU來完成。在這種方式下,將A /D轉(zhuǎn)換的結(jié)果讀入,然后再轉(zhuǎn)存到片外的存儲器中,這一過程至少需要4個機器周期。即使對于ARM芯核的...
2019-10-06 標(biāo)簽:FPGA存儲系統(tǒng)數(shù)字信號 1856
關(guān)于基于FPGA的卷積編譯碼器的設(shè)計與實現(xiàn)分析
卷積碼是Elias在1955年最早提出的,稍后,Wozencraft在1957年提出了一種有效譯碼方法,即序列譯碼。Massey在1963年提出了一種性能稍差,但比較實用的門限譯碼方法,由于這一實用性進展使卷積碼從...
關(guān)于基于FPGA設(shè)計的步進電機控制系統(tǒng)的介紹
步進電機是一種將電脈沖信號變換成相應(yīng)的角位移或直線位移的機電執(zhí)行機構(gòu)??刂撇竭M電機的輸入脈沖數(shù)量、頻率及電機各相繞組的接通順序,可以得到各種需要的運行特性。由于步進電機具...
2019-10-06 標(biāo)簽:機器人FPGA設(shè)計步進電機 5464
關(guān)于基于Xilinx FPGA 的高速Viterbi回溯譯碼器的性能分析和應(yīng)用介紹
新一代移動通信系統(tǒng)目前主要采用多載波傳輸技術(shù), 基帶傳輸速率較3G 有很大提高, 一般要求業(yè)務(wù)速率能達到30 Mb/ s 以上。約束長度卷積碼以及Viterbi譯碼器由于其性能和實現(xiàn)的優(yōu)點, 在新一代通...
一種可復(fù)用的高速SPI總線的設(shè)計
隨著計算機處理能力及存儲規(guī)模的迅速增長,這個問題表現(xiàn)得更加突出。為此人們采取了各種軟、硬件的方法,不斷地改善著CPU與I/O設(shè)備之間的接口性能。本文工作中設(shè)計了一種比較可靠,穩(wěn)定...
基于FPGA實現(xiàn)的可復(fù)用通信接口設(shè)計的分析研究和應(yīng)用
長期以來,外圍設(shè)備與主機CPU速度之間的不匹配始終困擾著人們,影響了計算機系統(tǒng)更迅速的發(fā)展,成為系統(tǒng)基本I/O的瓶頸問題。隨著計算機處理能力及存儲規(guī)模的迅速增長,這個問題表現(xiàn)得更...
2019-10-06 標(biāo)簽:寄存器數(shù)據(jù)傳輸通信接口 857
一種FFT插值正弦波快速頻率估計算法
本文在分析Rife,MRife和傅里葉系數(shù)插值迭代3種算法的基礎(chǔ)上,將串行迭代變?yōu)椴⑿械纱说贸隽艘环N快速頻率估計算法,并分析了新算法與前3種算法的異同。計算機仿真結(jié)果證實新算法能...
基于XC3S200的通用視頻采集系統(tǒng)的設(shè)計
本設(shè)計介紹了基于Spartan-3FPGA實現(xiàn)通用視頻采集系統(tǒng)的實現(xiàn)方案。本系統(tǒng)的設(shè)計依賴于專用的設(shè)計軟件和IP模塊。由于采用了SOPC技術(shù),該系統(tǒng)可裁減、可擴充、可升級,而多層次IP模塊的高度復(fù)用...
基于FPGA的神經(jīng)網(wǎng)絡(luò)算法的設(shè)計
單神經(jīng)元PID 控制器是一種具有自學(xué)習(xí)能力和自適應(yīng)能力的良好控制器,它不但結(jié)構(gòu)簡單、學(xué)習(xí)算法物理意義明確、計算量小,參數(shù)調(diào)整容易,且能適應(yīng)環(huán)境變化,具有較強的魯棒性,比較適合...
2017-11-23 標(biāo)簽:神經(jīng)網(wǎng)絡(luò)PID控制器 6169
基于FPGA的數(shù)控振蕩器的設(shè)計
數(shù)控振蕩器(NCO)因具有頻率精度高、轉(zhuǎn)換時間短、頻譜純度高以及頻率相位易編程等特點,而被廣泛應(yīng)用于軟件無線電數(shù)字上、下變頻以及各種頻率和相位數(shù)字調(diào)制解調(diào)系統(tǒng)中。NCO是正交數(shù)字混...
2017-11-23 標(biāo)簽:CORDIC數(shù)控振蕩器 4307
基于FPGA的心電監(jiān)護儀的片上系統(tǒng)的設(shè)計
Fution模數(shù)混合信號芯片的誕生給小型化、便攜式片上系統(tǒng)的設(shè)計帶來了可能,本文通過對FPGA各種資源的綜合應(yīng)用完成了一種心電監(jiān)護儀的片上系統(tǒng)的設(shè)計,通過實際的測試驗證了它的準(zhǔn)確性。...
無線射頻讀卡器的設(shè)計和應(yīng)用
無線射頻識別(RFID)技術(shù)是一種自動識別技術(shù)。每一個目標(biāo)對象在射頻讀卡器中對應(yīng)唯一的電子識別碼(UID),或者“電子標(biāo)簽”。嵌入式軟處理內(nèi)核已可顯著提升DMIPS/MHz性能,不久以后,高...
2017-11-23 標(biāo)簽:模數(shù)轉(zhuǎn)換器無線射頻lt5516 3359
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |


































