電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>
FPGA/ASIC技術(shù)
電子發(fā)燒友本欄目為FPGA/ASIC技術(shù)專欄,內(nèi)容有fpga培圳資料、FPGA開發(fā)板、FPGA CPLD知識(shí)以及FPGA/ASIC技術(shù)的其它應(yīng)用等;是您學(xué)習(xí)FPGA/ASIC技術(shù)的好欄目。RS-485網(wǎng)絡(luò)的正確連接方法
本應(yīng)用筆記提供連接RS-485網(wǎng)絡(luò)的基本指南。RS-485規(guī)范(官方稱為TIA/EIA-485-A)沒有特別規(guī)定應(yīng)該如何連接RS-485網(wǎng)絡(luò)。盡管如此,規(guī)范還是給出了一些指南。這些指南和良好的工程實(shí)踐是本應(yīng)用筆記的...
2017-11-17 標(biāo)簽:RS485 54557
交通信號控制機(jī)的信號沖突檢測設(shè)計(jì)方案與實(shí)現(xiàn)
采用軟件控制方式的道路交通信號機(jī)在死機(jī)時(shí)往往失去其綠沖突保護(hù)功能。根據(jù)“綠沖突矩陣”的檢測原理,本文提出一種道路交通信號控制機(jī)的信號沖突檢測方案,采用自頂向下的設(shè)計(jì)方法...
2017-11-17 標(biāo)簽:FPGA 6234
超大規(guī)模數(shù)據(jù)中心網(wǎng)絡(luò)相關(guān)研究與實(shí)踐
1、網(wǎng)絡(luò)構(gòu)建: 1)Heatsink架構(gòu),采取多級CLOS組網(wǎng),支持由小而大平滑擴(kuò)展,公、私有云網(wǎng)絡(luò)均適用; 2)選擇白牌、盒式交換設(shè)備,Scale-out模式,避免品牌鎖定,降低網(wǎng)絡(luò)成本支出; 3)全網(wǎng)交換...
2017-11-17 標(biāo)簽:云計(jì)算數(shù)據(jù)中心 2569
SSCG通過頻帶降低窄帶頻域內(nèi)的電磁干擾
電子產(chǎn)品都要經(jīng)過EMC測試,所謂EMC是指設(shè)備或系統(tǒng)在其電磁環(huán)境中符合要求運(yùn)行并不對其環(huán)境中的任何設(shè)備產(chǎn)生無法忍受的電磁干擾能力。EMI(電磁干擾)是電子產(chǎn)品的一種對外屬性,表征產(chǎn)...
基于SDSoC開發(fā)流程環(huán)境應(yīng)用的詳解以及其優(yōu)勢
賽靈思在2015年七月宣布開放正式版SDSoC開發(fā)環(huán)境,現(xiàn)在我們的官網(wǎng)可以下載這一軟件,正式支持的開發(fā)板也在逐步增加中,除了在目前版本上打開SDSoC可以看到的包括賽靈思ZC702、706等開發(fā)平臺(tái)...
Trace的詳細(xì)分析以及功能介紹
Trace提供的是一個(gè)詳細(xì)視圖,用戶可以在其中觀察應(yīng)用,硬件/軟件分區(qū)和系統(tǒng)設(shè)計(jì)選擇的性能,它提供的是一個(gè)以時(shí)間軸為單位而量化的事件追蹤,包括在理器上運(yùn)行的軟件事件,在可編程邏輯...
對2個(gè)LM3880進(jìn)行簡單排序?qū)崿F(xiàn)6通道加電和斷電排序
多通道加電和斷電排序已經(jīng)成為很多電源系統(tǒng)的必備功能。隨著這些系統(tǒng)的復(fù)雜度不斷增加,工程師必須針對更加嚴(yán)密緊湊的計(jì)時(shí)技術(shù)規(guī)格進(jìn)行設(shè)計(jì),并且在反向序列出現(xiàn)時(shí)具有斷電功能,并且...
2017-11-17 標(biāo)簽:lm3880 1431
基于MOSFET來實(shí)現(xiàn)高轉(zhuǎn)換速率測試負(fù)載瞬變
用電子負(fù)載測試電源的瞬態(tài)響應(yīng)很常見。對許多系統(tǒng)軌(如服務(wù)器的3.3V或5V總線)而言,電子負(fù)載很容易配置為在2-10A/us的范圍內(nèi)汲入電流的模式。但是,內(nèi)核電壓可能需要轉(zhuǎn)換速率比這些水平...
基于Cloud RAN和移動(dòng)邊緣計(jì)算的良好平衡支持無線寬帶服務(wù)
移動(dòng)邊緣計(jì)算和Massive MIMO技術(shù)有可能意味著分布式基站的整合,從而阻礙向Cloud RAN的轉(zhuǎn)變。實(shí)際上,有限的頻譜使人們有必要使用多種不同網(wǎng)絡(luò)架構(gòu)共存的優(yōu)點(diǎn),以滿足不斷增長的帶寬需求。小...
2017-11-17 標(biāo)簽:RANCloud移動(dòng)邊緣計(jì)算 2018
基于SRIO協(xié)議設(shè)計(jì)和實(shí)現(xiàn)了DSP與FPGA之間的高速數(shù)據(jù)通信
隨著高性能信號處理系統(tǒng)對運(yùn)算速度、通信速率等要求的不斷提高,單獨(dú)的處理器(如FPGA或DSP)無法滿足高速實(shí)時(shí)信號處理的需求。TI公司的多核DSP處理性能強(qiáng)大,但是并行性不強(qiáng),難以適應(yīng)計(jì)算...
利用FPGA軟硬件協(xié)同系統(tǒng)驗(yàn)證SoC系統(tǒng)的過程和方法
設(shè)計(jì)了一種基于FPGA的驗(yàn)證平臺(tái)及有效的SoC驗(yàn)證方法,介紹了此FPGA驗(yàn)證軟硬件平臺(tái)及軟硬件協(xié)同驗(yàn)證架構(gòu),討論和分析了利用FPGA軟硬件協(xié)同系統(tǒng)驗(yàn)證SoC系統(tǒng)的過程和方法。利用此軟硬件協(xié)同驗(yàn)...
基于Zynq SoC增強(qiáng)CCD圖像傳感器性能
CCD常用于對量子效率、動(dòng)態(tài)范圍、暗信號和讀出噪聲等指標(biāo)要求極高的高性能圖像系統(tǒng)。CCD工作在一種并行/串行架構(gòu),也就是說圖像的每一線并行移動(dòng),輸出的線數(shù)據(jù)在時(shí)鐘作用下逐像素寫入...
基于FPGA的新型元器件驗(yàn)證方法的分析以及優(yōu)點(diǎn)
應(yīng)用于宇航領(lǐng)域的新型元器件必須經(jīng)過嚴(yán)格的性能功能的驗(yàn)證,傳統(tǒng)的驗(yàn)證平臺(tái)是針對特定的待驗(yàn)證器件設(shè)計(jì)的,不同的器件需要設(shè)計(jì)不同的驗(yàn)證平臺(tái),使得驗(yàn)證工作周期長、成本高、可移植...
2017-11-17 標(biāo)簽:FPGA 1740
基于雙處理器系統(tǒng)的圖形生成電路實(shí)現(xiàn)方法
機(jī)載顯示器分辨率越來越高,顯示內(nèi)容越來越復(fù)雜,這對圖形生成電路提出了更高的要求。提出了一種基于雙處理器系統(tǒng)的圖形生成電路實(shí)現(xiàn)方法,以兩片DSP處理器作為繪圖核心,配合FPGA和...
機(jī)器人局部避障的動(dòng)態(tài)窗口法的運(yùn)動(dòng)軌跡分析和對比
機(jī)器人局部路徑規(guī)劃方法有很多,ROS中主要采用的是動(dòng)態(tài)窗口法(但是和原論文中的dwa方法不一樣,具體見最后)。動(dòng)態(tài)窗口法主要是在速度(v,w)空間中采樣多組速度,并模擬機(jī)器人在這些速...
2017-11-17 標(biāo)簽:機(jī)器人 9330
SDN與NFV技術(shù)在運(yùn)營及業(yè)務(wù)的介紹分析以及其應(yīng)用
1、用戶/客戶敏捷性 同“網(wǎng)絡(luò)敏捷性”與“服務(wù)敏捷性”的實(shí)現(xiàn)途徑相同的是,軟件定義網(wǎng)絡(luò)技術(shù)與網(wǎng)絡(luò)功能虛擬化技術(shù)也將在“用戶/客戶敏捷性”的實(shí)現(xiàn)中扮演關(guān)鍵的角色。 在數(shù)字經(jīng)濟(jì)時(shí)代...
2017-11-17 標(biāo)簽:網(wǎng)絡(luò)技術(shù)sdnNFV 2139
基于 Xen 管理程序?qū)崿F(xiàn)虛擬化的具體分析和優(yōu)點(diǎn)
虛擬化對桌面系統(tǒng)已是司空見慣,但對嵌入式系統(tǒng)設(shè)計(jì)人員來說,卻一直是一個(gè)棘手的問題,因?yàn)榍度胧较到y(tǒng)設(shè)計(jì)人員需要優(yōu)化 SoC 系統(tǒng)的利用率和性能。 傳統(tǒng)上,虛擬化難以用于嵌入式領(lǐng)域...
軟件定義網(wǎng)絡(luò)與網(wǎng)絡(luò)功能虛擬化技術(shù)的網(wǎng)絡(luò)敏捷性和服務(wù)敏捷性
由于“網(wǎng)絡(luò)虛擬化”具備“以虛擬化實(shí)體的形式提供物理網(wǎng)絡(luò)資源”這一核心技術(shù)理念,已經(jīng)被成功地部署到通信網(wǎng)絡(luò)之中。這方面的經(jīng)典實(shí)例包括VPNs(虛擬專用網(wǎng)絡(luò))、VLANs(虛擬局域網(wǎng)絡(luò))...
2017-11-17 標(biāo)簽:網(wǎng)絡(luò)虛擬化 2289
基于存儲(chǔ)器映射的有限狀態(tài)機(jī)邏輯實(shí)現(xiàn)方法
在FPGA對Flash控制操作中,有限狀態(tài)機(jī)(Finite State Machine,F(xiàn)SM)與多進(jìn)程描述方式相比有著層次分明、結(jié)構(gòu)清晰、易于修改和移植的明顯優(yōu)勢而被廣泛應(yīng)用。傳統(tǒng)狀態(tài)機(jī)在描述實(shí)現(xiàn)寄存器存儲(chǔ)狀態(tài)...
2017-11-17 標(biāo)簽:NANDFlaShfsm儲(chǔ)存器映射 4144
通信運(yùn)營商及服務(wù)提供商應(yīng)為未來通信網(wǎng)絡(luò)和后臺(tái)系統(tǒng)做好準(zhǔn)備
當(dāng)下,通信運(yùn)營商及服務(wù)提供商所處的商業(yè)環(huán)境正在發(fā)生著深刻的變革。預(yù)計(jì)到2020年,將有超過250億部終端設(shè)備接入到通信網(wǎng)絡(luò)之中。此外,無限擴(kuò)展的網(wǎng)絡(luò)連接在為通信運(yùn)營商及服務(wù)提供商...
2017-11-17 標(biāo)簽:通信網(wǎng)絡(luò) 1139
視覺系統(tǒng)需要更快更高級的處理以及更嚴(yán)格的時(shí)序與同步
為滿足這些要求,視覺系統(tǒng)設(shè)計(jì)人員正日漸依賴由實(shí)時(shí)處理器、FPGA、GPU 或 DSP 處理單元構(gòu)成的異構(gòu)處理平臺(tái)處理專門的任務(wù),滿足 I/O要求和處理性能需求。智能相機(jī)、圖像采集卡和視覺系統(tǒng)都...
2017-11-17 標(biāo)簽:視覺系統(tǒng) 1879
基于Vivado HLS平臺(tái)來評估壓縮算法
隨著無線網(wǎng)絡(luò)的數(shù)據(jù)流量和密集度不斷增加,所有運(yùn)營商都面臨著非常大的挑戰(zhàn)。一套好的數(shù)據(jù)壓縮算法能夠幫助運(yùn)營商節(jié)省不少的網(wǎng)絡(luò)基礎(chǔ)設(shè)備的開支。使用Xilinx Vivado HLS工具評估開放式無線...
2017-11-17 標(biāo)簽:VivadoHLS數(shù)據(jù)壓縮算法 1913
基于OpenNF創(chuàng)建豐富的重分配處理控制應(yīng)用的詳細(xì)分析
提出一種控制平面架構(gòu)OpenNF,它提供內(nèi)部NF狀態(tài)和網(wǎng)絡(luò)轉(zhuǎn)發(fā)狀態(tài)的高效、協(xié)作控制,使得NF實(shí)例之間的流能夠快速、安全和細(xì)粒度的重分配。采用OpenNF,運(yùn)營商能夠創(chuàng)建豐富的重分配處理控制應(yīng)...
ADC和DAC作為閉環(huán)控制系統(tǒng)核心的關(guān)鍵作用和性能優(yōu)勢的詳細(xì)分析
電子閉環(huán)控制系統(tǒng)通常包括三種元素:控制器、反饋信號輸入(ADC)和輸出執(zhí)行器(DAC)。ADC檢測并向控制器反饋重要信息??刂破骰诜答佇畔⒅贫Q策,調(diào)節(jié)控制量;向DAC執(zhí)行器發(fā)送信號,后者...
2017-11-17 標(biāo)簽:adcdac閉環(huán)控制系統(tǒng) 7171
XPS工程建立步驟詳解
1、點(diǎn)擊PlanAhead工程界面圖1-10左側(cè)的Add Sources,出現(xiàn)如圖2-1所示界面。選擇Add or Create Embedded Sources,點(diǎn)擊Next。 2、如圖2-2,點(diǎn)擊Create Sub-Design按鈕,在彈出對話框中輸入XPS嵌入式模塊名稱system,...
2017-11-17 標(biāo)簽:XPS 1923
數(shù)據(jù)轉(zhuǎn)換器中時(shí)鐘發(fā)生器件對系統(tǒng)性能的影響
系統(tǒng)設(shè)計(jì)師通常側(cè)重于為應(yīng)用選擇最合適的數(shù)據(jù)轉(zhuǎn)換器,在向數(shù)據(jù)轉(zhuǎn)換器提供輸入的時(shí)鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時(shí)鐘發(fā)生器、相位噪聲和抖動(dòng)性能,數(shù)據(jù)轉(zhuǎn)換器...
2017-11-17 標(biāo)簽:時(shí)鐘發(fā)生器數(shù)據(jù)轉(zhuǎn)換器 1319
EMC兼容設(shè)計(jì)中電機(jī)位置編碼器接口的選擇
在本系列中,到目前為止,我們已經(jīng)討論了針對電機(jī)位置編碼器的不同數(shù)字接口選擇,其中包括EnDat 2.2雙向/串行/同步 (BiSS) 和HIPERFACE DSL。 這些是使用基于RS-485或RS-422的串行數(shù)字接口,與一個(gè)絕...
2017-11-17 標(biāo)簽:emc電機(jī)位置編碼器 1809
詳解雙向/串行/同步(BiSS)位置編碼器的接口
在本文對雙向/串行/同步(BiSS)位置編碼器的接口進(jìn)行講解。 BiSS是來自iC-Haus公司的開源協(xié)議。它定義了適用于致動(dòng)器和傳感器(如旋轉(zhuǎn)編碼器或位置編碼器)的數(shù)字雙向串行接口。(更多詳情...
電機(jī)位置編碼器接口設(shè)計(jì)
電機(jī)位置編碼器廣泛用于伺服驅(qū)動(dòng)器、機(jī)器人、機(jī)床、印刷機(jī)、紡織機(jī)和電梯等工業(yè)電機(jī)控制應(yīng)用。用接口把這些編碼器連接到您系統(tǒng)的其它部分會(huì)帶來一些棘手的電磁兼容(EMC)問題。為幫您...
2017-11-17 標(biāo)簽:電機(jī)emc電機(jī)位置編碼器 3383
人臉檢測系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
人臉檢測技術(shù)是計(jì)算機(jī)視覺領(lǐng)域非常重要的研究內(nèi)容,正受到越來越多的關(guān)注。但傳統(tǒng)的PC機(jī)平臺(tái)上人臉檢測系統(tǒng)體積龐大、不易攜帶、費(fèi)用高等缺陷。采用通用DSP和多核處理器實(shí)現(xiàn)的話,價(jià)格...
2017-11-17 標(biāo)簽:人臉檢測系統(tǒng) 2561
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |








































