可編程邏輯
提供權(quán)威的PLD及可編程邏輯器件設(shè)計(jì)應(yīng)用、Altera公司、Xilinx公司資訊和解決方案,包括HDL語(yǔ)言與源代碼、FPGA開(kāi)發(fā)板、EDA工具、FPGA、FPGA軟件等領(lǐng)域。賽靈思深耕通信市場(chǎng):目標(biāo)華為中興FPGA TOP 1供應(yīng)商
一直以來(lái),通信都是賽靈思整體業(yè)務(wù)的中流砥柱。今年年初,賽靈思專(zhuān)門(mén)成立通信事業(yè)部,并成功完成三起在光網(wǎng)絡(luò)領(lǐng)域的收購(gòu),更好地布局通信市場(chǎng),他們的目標(biāo)是成為華為、中興等...
2012-02-28 標(biāo)簽:FPGA華為賽靈思中興PLD市場(chǎng) 2375
四軸運(yùn)動(dòng)控制器設(shè)計(jì)方案
設(shè)計(jì)了一種基于DSP與FPGA的運(yùn)動(dòng)控制器。具有結(jié)構(gòu)簡(jiǎn)單、開(kāi)放性、模塊化等特點(diǎn),能夠較好的滿足運(yùn)動(dòng)控制器的實(shí)時(shí)性和精確性。...
2012-02-27 標(biāo)簽:運(yùn)動(dòng)控制器 5659
Altera首次演示FPGA與100-Gbps光模塊的互操作性
Altera Stratix V GT器件是業(yè)界唯一采用28-Gbps收發(fā)器技術(shù)的FPGA,支持實(shí)現(xiàn)下一代100-Gbps網(wǎng)絡(luò) ...
Altera首次演示FPGA與100Gbps光模塊的互操作性
2012年2月23號(hào),北京——Altera公司(NASDAQ:ALTR)今天宣布,使用28-nm Stratix? V GT FPGA成功演示了與100-Gbps光模塊的互操作性,從而支持實(shí)現(xiàn)下一代100-Gbps網(wǎng)絡(luò)。...
遠(yuǎn)程在線更新FPGA程序的方法
本文以提高FPGA遠(yuǎn)程更新程序的方便性為目標(biāo),提出了一種基于EPCS Flash的遠(yuǎn)程在線更新FPGA程序的方法,從而在應(yīng)用中能夠使基于FPGA的產(chǎn)品更加方便地維護(hù)升級(jí)...
SERDES在數(shù)字系統(tǒng)中高效時(shí)鐘設(shè)計(jì)方案
SERDES在數(shù)字系統(tǒng)中高效時(shí)鐘設(shè)計(jì)方案,無(wú)論是在一個(gè)FPGA、SoC還是ASSP中,為任何基于SERDES的協(xié)議選擇一個(gè)參考時(shí)鐘源都是非常具有挑戰(zhàn)性的。...
2012-02-16 標(biāo)簽:數(shù)字系統(tǒng)SerDes時(shí)鐘設(shè)計(jì) 13167
DSP+FPGA實(shí)現(xiàn)定位數(shù)字信號(hào)處理模塊
主動(dòng)定位系統(tǒng)所需的信號(hào)處理模塊的硬件規(guī)模和性能要求較高,因此硬件設(shè)計(jì)以主動(dòng)定位系統(tǒng)的性能指標(biāo)為主、兼顧被動(dòng)定位系統(tǒng)的指標(biāo)要求。...
2012-02-09 標(biāo)簽:dspFPGA數(shù)字信號(hào)處理 2902
基于FPGA的網(wǎng)絡(luò)圖像采集處理系統(tǒng)設(shè)計(jì)
本文介紹了一種基于FPGA的網(wǎng)絡(luò)圖像處理系統(tǒng)設(shè)計(jì)和實(shí)現(xiàn)方法。系統(tǒng)主要包括圖像采集模塊、RAM控制模塊、JPEG編碼器3部分邏輯。在單片F(xiàn)PGA上實(shí)現(xiàn)圖像的采集、裁剪、緩存和JPEG編碼,構(gòu)建...
2012年EDA產(chǎn)業(yè)發(fā)展趨勢(shì)
許多歷史悠久的EDA技術(shù)并沒(méi)有顯著進(jìn)展,但硬體模擬(emulation)顯然是其中一大例外。...
2012-02-03 標(biāo)簽:eda 993
利用FPGA實(shí)現(xiàn)與DS18B20的通信功能
本文介紹利用ACTEL公司的ProASICplus系列FPGA實(shí)現(xiàn)與DS18B20的通信功能。FPGA可以將讀出DS18B20的48位ID號(hào)和12位溫度測(cè)量結(jié)果保存在內(nèi)部寄存器中,微處理器可以隨時(shí)快速地從FPGA寄存器中讀取這...
FPGA設(shè)計(jì)中的邊沿檢測(cè)問(wèn)題
在同步電路設(shè)計(jì)中,邊沿檢測(cè)是必不可少的!后一種方法所耗的資源要比前一種方法多(一個(gè)觸發(fā)器),但是就可以大大提高可靠性,這絕對(duì)是物有所值!!...
2012-02-01 標(biāo)簽:FPGA 1101
片上芯片SoC挑戰(zhàn)傳統(tǒng)測(cè)試方案
片上芯片SoC挑戰(zhàn)傳統(tǒng)測(cè)試方案,SoC生產(chǎn)技術(shù)的成功,依靠的是廠商以最低的生產(chǎn)成本實(shí)現(xiàn)大量的生產(chǎn)能力...
2012-01-28 標(biāo)簽:soc 10459
CPLD和16C554在航空發(fā)動(dòng)機(jī)參數(shù)采集器中的應(yīng)用
CPLD和16C554在航空發(fā)動(dòng)機(jī)參數(shù)采集器中的應(yīng)用,利用新的Top-Down設(shè)計(jì)方法,使得系統(tǒng)的設(shè)計(jì)從一開(kāi)始就能夠在系統(tǒng)級(jí)的行為描述上得到驗(yàn)證,有效避免了系統(tǒng)設(shè)計(jì)上的錯(cuò)誤,減少了設(shè)計(jì)過(guò)程...
2012-01-28 標(biāo)簽:發(fā)動(dòng)機(jī)cpld16C554cpld參數(shù)采集器發(fā)動(dòng)機(jī) 5303
基于FPGA的數(shù)據(jù)無(wú)阻塞交換設(shè)計(jì)
隨著FPGA和大規(guī)模集成電路的發(fā)展,數(shù)據(jù)交換的實(shí)現(xiàn)有了新的方法。在該設(shè)計(jì)中,F(xiàn)PGA完成串口數(shù)據(jù)信號(hào)(TXD、RXD)的交換,專(zhuān)用的時(shí)隙交換芯片完成串口握手線(RTS、CTS、DTR、DSR、DCD、RI)的交...
2012-01-18 標(biāo)簽:FPGA數(shù)據(jù)交換 1873
賽靈思FPGA的Fast Startup
在眾多當(dāng)代應(yīng)用中,嵌入式系統(tǒng)必須滿足極其苛刻的時(shí)序要求。其中之一就是啟動(dòng)時(shí)間——即上電后電子系統(tǒng)進(jìn)入可操作狀態(tài)所需要的時(shí)間。PCI Express®產(chǎn)品或汽車(chē)應(yīng)用中基于CAN的電子...
FPGA面試筆試數(shù)電部分
什么是同步邏輯和異步邏輯?(漢王),同步邏輯是時(shí)鐘之間有固定的因果關(guān)系。異步邏輯是各時(shí)鐘之間沒(méi)有固定的因果關(guān)系。 ...
基于FPGA的錯(cuò)誤檢測(cè)與自動(dòng)糾正的設(shè)計(jì)
本文利用糾錯(cuò)編碼的基本知識(shí),提出了一種簡(jiǎn)單實(shí)用的能自動(dòng)糾正一位錯(cuò)誤和檢查兩位錯(cuò)誤的編碼方法,并且通過(guò)VHDL語(yǔ)言編程,用FPGA器件來(lái)實(shí)現(xiàn)。在我們自己的嵌入式系統(tǒng)中,EDAC電路...
2012-01-18 標(biāo)簽:FPGA 3077
Xilinx Virtex-4 LX160/200 開(kāi)發(fā)工具套件
Xilinx Virtex-4 LX160/200 開(kāi)發(fā)工具套件提供了讓設(shè)計(jì)師加速產(chǎn)品上市的完整硬件環(huán)境。本套件針對(duì) Xilinx 創(chuàng)新的 Virtex-4 Platform FPGA 系列,為設(shè)計(jì)的開(kāi)發(fā)和測(cè)試提供了穩(wěn)定的平臺(tái)。...
基于FPGA與外部SRAM的大容量數(shù)據(jù)存儲(chǔ)
針對(duì)FPGA中內(nèi)部BlockRAM有限的缺點(diǎn),提出了將FPGA與外部SRAM相結(jié)合來(lái)改進(jìn)設(shè)計(jì)的方法,并給出了部分VHDL程序。...
2012-01-10 標(biāo)簽:FPGAsram數(shù)據(jù)存儲(chǔ) 5279
Xilinx推出基于28nm Kintex-7 FPGA 的全新目標(biāo)參考設(shè)計(jì)和全新開(kāi)發(fā)基板
賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )今天宣布推出基于 28 nm Kintex?-7 FPGA 的全新目標(biāo)參考設(shè)計(jì)和全新開(kāi)發(fā)基板...
MELP語(yǔ)音編碼的FPGA實(shí)現(xiàn)的系統(tǒng)框架
本文討論了MELP混合線性碼激勵(lì)的FPGA實(shí)現(xiàn)的硬件構(gòu)成,介紹了硬件主要組成芯片及MELP編解碼的主要框架,可以用于下一步軟件程序的編制。...
視頻信號(hào)發(fā)生器設(shè)計(jì)方案
視頻信號(hào)發(fā)生器設(shè)計(jì)方案除能產(chǎn)生多種數(shù)字化視頻外,還能靈活更改所產(chǎn)生的視頻各項(xiàng)參數(shù),因此視頻信號(hào)發(fā)生器具有一定應(yīng)用價(jià)值。 ...
2011-12-28 標(biāo)簽:視頻信號(hào)發(fā)生器 2468
JavaCard指令處理器的FPGA設(shè)計(jì)
智能卡是指集成了CPU、ROM、RAM、COS(芯片操作系統(tǒng))和EEPROM,能儲(chǔ)存信息和圖像,具備讀/寫(xiě)能力,信息能被加密保護(hù)的便攜卡。avaCard系統(tǒng)的實(shí)現(xiàn)有基于軟件虛擬機(jī)和基于硬件兩種方法。...
輻射對(duì)FPGA應(yīng)用的影響及解決方案
以前很多人認(rèn)為,半導(dǎo)體器件只會(huì)在太空應(yīng)用中受到輻射的影響,但是隨著半導(dǎo)體工藝的進(jìn)步,很多地面的應(yīng)用也會(huì)受到輻射的影響。今天,我們會(huì)介紹不同的輻射效應(yīng)和對(duì)FPGA的影響,...
基于FPGA的SOC外部組件控制器IP的設(shè)計(jì)
本文側(cè)重于介紹IP 模塊中組件控制器的設(shè)計(jì)和實(shí)現(xiàn)。一個(gè)基于FPGA 的LCD 控制器設(shè)計(jì)作為例子被介紹。這個(gè)組件控制器設(shè)計(jì)屬于固核IP 設(shè)計(jì),也就是軟硬結(jié)合的方法。設(shè)計(jì)內(nèi)容主要包括電...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |



































