可編程邏輯
提供權(quán)威的PLD及可編程邏輯器件設(shè)計(jì)應(yīng)用、Altera公司、Xilinx公司資訊和解決方案,包括HDL語(yǔ)言與源代碼、FPGA開發(fā)板、EDA工具、FPGA、FPGA軟件等領(lǐng)域。基于SCA的軟件無(wú)線電在FPGA上設(shè)計(jì)與實(shí)現(xiàn)
本文在分析現(xiàn)有的解決方案優(yōu)缺點(diǎn)的基礎(chǔ)上提出了一種在FPGA上實(shí)現(xiàn)ORB的改進(jìn)設(shè)計(jì)方案,不但為彼此分離的、工作于多處理器平臺(tái)上的各個(gè)GPP,DSP和FPGA開發(fā)小組提供了通用的CORBA通信機(jī)制...
基于FPGA的圖形式AMLCD控制器的設(shè)計(jì)
本文詳細(xì)介紹了已在實(shí)際項(xiàng)目中應(yīng)用的基于FPGA的圖形式AMLCD控制器設(shè)計(jì),這種設(shè)計(jì)方法稍作修改即可應(yīng)用于常見VGA視頻接口電路的設(shè)計(jì)。...
正交幅度調(diào)制解調(diào)器的FPGA設(shè)計(jì)與仿真
本文采用了一種基于流水線CORDIC算法設(shè)計(jì)正交幅度調(diào)制解調(diào)器的方法,能有效節(jié)省硬件資源,提高運(yùn)算精度和速度。由于采用了FPGA來(lái)設(shè)計(jì),可適應(yīng)軟件無(wú)線電的要求,設(shè)計(jì)稍作修改即可...
2011-12-21 標(biāo)簽:FPGA調(diào)制解調(diào)器FPGA正交幅度調(diào)制解調(diào)器 6585
FPGA一體化高級(jí)設(shè)計(jì)方法
本文介紹的FPGA一體化高級(jí)設(shè)計(jì)方法是通過(guò)發(fā)揮 FPGA 主機(jī)的可再編程功能實(shí)現(xiàn)的。所有應(yīng)用的層和接口以及功能設(shè)計(jì)本身都自動(dòng)包含在 FPGA 系統(tǒng)中...
高速狀態(tài)下使用CPLD實(shí)現(xiàn)狀態(tài)機(jī)的辦法
本文給出了采用這些技術(shù)的高速環(huán)境狀態(tài)機(jī)設(shè)計(jì)的規(guī)范及分析方法和優(yōu)化方法,并給出了相應(yīng)的示例。...
2011-12-16 標(biāo)簽:FPGAcpld狀態(tài)機(jī) 1919
Xilinx的FPGA平臺(tái)計(jì)劃
美國(guó)賽靈思公司推出一項(xiàng)針對(duì)未來(lái)高性能可編程解決方案的FPGA平臺(tái)計(jì)劃,為嵌入式系統(tǒng)提供高度靈活、可加快上市時(shí)間的解決方案。...
萊迪斯中端LatticeECP4 FPGA上市
致力于中端和低密度FPGA產(chǎn)品開發(fā)的萊迪思半導(dǎo)體公司日前再推力作下一代LatticeECP4 FPGA系列。其具有6Gbps的SERDES、采用低成本wire-bond封裝、功能強(qiáng)大的DSP塊和具有基于硬IP的通信引擎,適...
Altera率先實(shí)現(xiàn)Stratix V GX FPGA與PCIe Gen3交換機(jī)互操作
Altera公司(Nasdaq: ALTR)宣布,成功實(shí)現(xiàn)28-nm Stratix? V GX FPGA與PLX?技術(shù)公司(Nasdaq: PLXT) ExpressLane? PCI Express? (PCIe?) Gen3的互操作...
基于SD卡的FPGA配置
基于SD卡的FPGA配置,本文給出了對(duì)Virtex FPGA 進(jìn)行配置的情 況,該方案也可以適用于Spartan 系列FPGA。...
FPGA設(shè)計(jì)者的五項(xiàng)必知必會(huì)
在我看來(lái),成為一名說(shuō)得過(guò)去的FPGA設(shè)計(jì)者,需要練好5項(xiàng)基本功:仿真、綜合、時(shí)序分析、調(diào)試、驗(yàn)證。需要強(qiáng)調(diào)的一點(diǎn)是,以上基本功是針對(duì)FPGA設(shè)計(jì)者來(lái)說(shuō)的,不是針對(duì)IC設(shè)計(jì)者的。對(duì)...
2011-12-10 標(biāo)簽:FPGA 802
基于FPGA腦機(jī)接口實(shí)時(shí)系統(tǒng)
本文的方案采用FPGA取代計(jì)算機(jī),作為腦機(jī)接口的控制和信息處理器。主要包括腦電采集電路、基于FPGA的VGA視覺(jué)刺激器和FPGA開發(fā)板三部分...
可編程邏輯(PLD)的市場(chǎng)及優(yōu)點(diǎn)分析
固定邏輯器件和PLD各有自己的優(yōu)點(diǎn)。,"可編程邏輯器件是邏輯器件產(chǎn)品中增長(zhǎng)最快的領(lǐng)域,這主要有兩個(gè)基本原因。可編程邏輯器件不斷提高的單片器件邏輯門數(shù)量集成了眾多功能,不然...
固定邏輯與可編程邏輯
邏輯器件可分類兩大類 - 固定邏輯器件和可編程邏輯器件。一如其名,固定邏輯器件中的電路是永久性的,它們完成一種或一組功能 -- 一旦制造完成,就無(wú)法改變。...
萊迪思推出下一代LatticeECP FPGA系列
萊迪思半導(dǎo)體公司(NASDAQ: LSCC)今天用宣布推出下一代LatticeECP4?FPGA系列,由其重新定義了低成本,低功耗的中檔FPGA市場(chǎng)...
Altera軟核處理器避免處理器過(guò)時(shí)問(wèn)題
使用Altera的嵌入式系列產(chǎn)品,您不必?fù)?dān)心處理器過(guò)時(shí)問(wèn)題。這些軟核處理器具有可永久使用的許可,適用于所有Altera?FPGA。如果改動(dòng)了底層FPGA硬件,您也能夠保持您的應(yīng)用軟件投入不變...
ARM Cortex-M1處理器構(gòu)架介紹
Cortex-M1處理器是流水線三級(jí)32位RISC處理器,采用了流行的高密度Thumb?-2指令集。它同時(shí)支持處理器和軟件要求,滿足了最小FPGA的面積預(yù)算,同時(shí)兼容從ARM7TDMI?處理器開始的ARM處理器Th...
Nios II處理器-世界上最通用的處理器
Nios II系列軟核處理器是Altera的第二代FPGA嵌入式處理器,其性能超過(guò)200DMIPS,在Altera FPGA中實(shí)現(xiàn)僅需35美分。Altera的Stratix 、Stratix GX、 Stratix II和 Cyclone系列FPGA全面支持Nios II處理器,以...
雙核ARM Cortex-A9 MPCore處理器
雙核 ARM? CortexTM-A9 MPCoreTM 應(yīng)用類處理器是 Altera Arria V SoC FPGAs 和 Cyclone V SoC FPGA 中的集成硬核知識(shí)產(chǎn)權(quán)(IP)組件。為進(jìn)一步提高系統(tǒng)性能,很多ARM輔助系統(tǒng)資源合作伙伴為ARM Cortex-A9處理器...
Arria V FPGA——業(yè)界最高寬帶中端FPGA
Altera公司(NASDAQ: ALTR)今天宣布,開始發(fā)售其28-nm Arria? V FPGA。Arria V器件是目前市場(chǎng)上支持10.3125-Gbps收發(fā)器技術(shù)、功耗最低的中端FPGA...
FPGA設(shè)計(jì)效能提高方法
大規(guī)模設(shè)計(jì)需要在無(wú)線通道卡或者線路卡等現(xiàn)有應(yīng)用中加入新功能,或者通過(guò)把兩種芯片功能合并到一個(gè)器件中,減小電路板面積,或者針對(duì)新應(yīng)用開發(fā)新設(shè)計(jì)。 ...
2011-11-30 標(biāo)簽:FPGA 1858
PLD器件的設(shè)計(jì)步驟
PLD器件的邏輯功能描述一般分為原理圖描述和硬件描述語(yǔ)言描述,原理圖描述是一種直觀簡(jiǎn)便的方法...
FPGA低功耗設(shè)計(jì)
FPGA的功耗高度依賴于用戶的設(shè)計(jì),沒(méi)有哪種單一的方法能夠?qū)崿F(xiàn)這種功耗的降低。目前許多終端市場(chǎng)對(duì)可編程邏輯器件設(shè)計(jì)的低功耗要求越來(lái)越苛刻。...
基于FPGA的實(shí)時(shí)紅外圖像放大模塊
提出了一種適用于FPGA的改進(jìn)型線性插值算法,該算法基于并行流水線方式實(shí)現(xiàn),充分發(fā)揮了FPGA的高速并行處理能力。...
CPLD初學(xué)者入門知識(shí)
cpld技術(shù)它的應(yīng)用可在根本上解決許多數(shù)字電路設(shè)計(jì)的問(wèn)題,能大幅度改變?cè)O(shè)計(jì)思想,大幅度提高工作效率,甚至可以把以前的數(shù)十顆普通分立芯片的功能用一個(gè)芯片實(shí)現(xiàn)。本文就cpld初學(xué)...
2011-11-22 標(biāo)簽:FPGA 4129
FPGA實(shí)現(xiàn)LED體三維顯示設(shè)計(jì)
本文通過(guò)旋轉(zhuǎn)24×16 二維LED陣列實(shí)現(xiàn)了具有69120個(gè)體像素, 空間尺寸為Φ9414 mm ×6618mm 柱體內(nèi)的三維顯示, 文中論述了系統(tǒng)的整體結(jié)構(gòu)、顯示原理及其各組成部分的實(shí)現(xiàn)方法。...
基于FPGA的WALLACE TREE乘法器設(shè)計(jì)
本文著重介紹了一種基于WALLACETREE優(yōu)化算法的改進(jìn)型乘法器架構(gòu)。根據(jù)FPGA內(nèi)部標(biāo)準(zhǔn)獨(dú)特slice單元,有必要對(duì)WALLACE TREE部分單元加以研究?jī)?yōu)化,從而讓在FPGA的乘法器設(shè)計(jì)中的關(guān)鍵路徑時(shí)延...
基于FPGA與ARM的遙測(cè)數(shù)據(jù)網(wǎng)絡(luò)化采集
基于FPGA與ARM進(jìn)行遙測(cè)數(shù)據(jù)的幀同步遙測(cè)數(shù)據(jù)的網(wǎng)絡(luò)轉(zhuǎn)發(fā),充分地利用了FPGA與ARM各自的特點(diǎn),它可使FPGA+ARM在數(shù)據(jù)接收處理中得到廣泛應(yīng)用。...
2011-11-15 標(biāo)簽:FPGAARMARMFPGA遙測(cè)數(shù)據(jù) 1833
基于FPGA的精跟蹤系統(tǒng)設(shè)計(jì)
以大氣作為傳輸介質(zhì),激光作為信息載體進(jìn)行無(wú)線通信時(shí),空一地激光無(wú)線通信是激光無(wú)線通信的一種常見形式,信標(biāo)光的準(zhǔn)確捕獲、瞄準(zhǔn)與跟蹤(Acquisition,Pointing and Tracking,APT)是其關(guān)...
2011-11-12 標(biāo)簽:FPGA跟蹤系統(tǒng) 1705
基于FPGA的LED三維顯示方案研究
基于人眼視覺(jué)暫留特性及LED 的高速發(fā)光特性, 設(shè)計(jì)了一套LED 體三維顯示系統(tǒng)。首先利用Matlab 生成三維數(shù)據(jù), 通過(guò)紅外模塊傳輸?shù)斤@示驅(qū)動(dòng)電路; 其次快速旋轉(zhuǎn)LED 陣列, 由角度編碼器獲取...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |




























