可編程邏輯
提供權(quán)威的PLD及可編程邏輯器件設(shè)計(jì)應(yīng)用、Altera公司、Xilinx公司資訊和解決方案,包括HDL語(yǔ)言與源代碼、FPGA開(kāi)發(fā)板、EDA工具、FPGA、FPGA軟件等領(lǐng)域。基于FPGA的VGA圖形控制器設(shè)計(jì)
VGA(視頻圖形陣列)作為一種標(biāo)準(zhǔn)的顯示接口得到廣泛的應(yīng)用。利用FPGA 芯片和EDA 設(shè)計(jì)方法,可以因地制宜,根據(jù)用戶(hù)的特定需要,設(shè)計(jì)出針對(duì)性強(qiáng)的VGA 顯示控制器,不僅能夠大大降低...
基于FPGA的電梯控制器系統(tǒng)設(shè)計(jì)方案
提出了一種基于有限狀態(tài)機(jī)的電梯控制器算法,然后根據(jù)該算法設(shè)計(jì)了一個(gè)三層電梯控制器,該電梯控制器的正確性經(jīng)過(guò)了仿真驗(yàn)證和硬件平臺(tái)的驗(yàn)證...
2011-09-23 標(biāo)簽:FPGA 11812
Micro/sys采用賽靈思Spartan-6 FPGA推出單板計(jì)算機(jī)
賽靈思公司近日宣布,Micro/sys 公司采用集成了MicroBlaze? 處理器子系統(tǒng)的Spartan?-6 FPGA 和 ARM? Cortex?-A8 處理器推出了一款小型低功耗高穩(wěn)健型計(jì)算機(jī)板...
2011-09-23 標(biāo)簽:FPGA賽靈思Spartan-6單板計(jì)算機(jī) 1869
基于FPGA的航空總線(xiàn)協(xié)議接口設(shè)計(jì)
數(shù)據(jù)總線(xiàn)是飛機(jī)航電系統(tǒng)中首先運(yùn)用的數(shù)字電子設(shè)備之一,其典型代表是飛機(jī)內(nèi)部時(shí)分制指令/響應(yīng)式多路傳輸數(shù)據(jù)總線(xiàn)MIL-STD-1553B(簡(jiǎn)稱(chēng)1553B)。它利用一條屏蔽的雙絞線(xiàn)進(jìn)行帶有時(shí)鐘信息...
2011-09-22 標(biāo)簽:FPGAsopc1553B總線(xiàn)FPGAsopc 2331
基于FPGA的時(shí)鐘設(shè)計(jì)
在FPGA設(shè)計(jì)中,為了成功地操作,可靠的時(shí)鐘是非常關(guān)鍵的。設(shè)計(jì)不良的時(shí)鐘在極限的溫度、電壓下將導(dǎo)致錯(cuò)誤的行為。在設(shè)計(jì)PLD/FPGA時(shí)通常采用如下四種類(lèi)型時(shí)鐘:全局時(shí)鐘、門(mén)控時(shí)鐘...
基于FPGA實(shí)現(xiàn)優(yōu)異的家用電器設(shè)計(jì)
電能的高效率應(yīng)用能夠使家用電器成本降低并保護(hù)環(huán)境。絕大多數(shù)的家用電器,如電冰箱、洗衣機(jī)、烘干機(jī)、洗碗機(jī)以及空調(diào),都是由電機(jī)驅(qū)動(dòng)的。這些設(shè)備通常包括了電源、電機(jī)、電...
基于FPGA的高速自適應(yīng)格型濾波器的實(shí)現(xiàn)
本文結(jié)合馳豫超前流水線(xiàn)和時(shí)序重構(gòu)技術(shù),提出一種RD-GALJP算法結(jié)構(gòu),并以自適應(yīng)噪聲對(duì)消為模型進(jìn)行算法仿真。算法仿真的結(jié)果表明,改進(jìn)算法結(jié)構(gòu)相比改進(jìn)前的算法在濾波性能上只有...
浮點(diǎn)LMS算法的FPGA實(shí)現(xiàn)
LMS(最小均方)算法因其收斂速度快及算法實(shí)現(xiàn)簡(jiǎn)單等特點(diǎn)在自適應(yīng)濾波器、自適應(yīng)天線(xiàn)陣技術(shù)等領(lǐng)域得到了十分廣泛的應(yīng)用。為了發(fā)揮算法的最佳性能,必須采用具有大動(dòng)態(tài)范圍及運(yùn)算精...
基于FPGA的DDS信號(hào)發(fā)生器設(shè)計(jì)
函數(shù)信號(hào)發(fā)生器的實(shí)現(xiàn)方法通常是采用分立元件或單片專(zhuān)用集成芯片,但其頻率不高,穩(wěn)定性較差,且不易調(diào)試,開(kāi)發(fā)和使用上都受到較大限制。隨著可編程邏輯器件(FPGA)的不斷發(fā)展,...
2011-09-19 標(biāo)簽:FPGADDS信號(hào)發(fā)生器 33712
FPGA+MCU實(shí)現(xiàn)VGA圖象信號(hào)發(fā)生器
本文設(shè)計(jì)的基于FPGA的數(shù)字圖像實(shí)時(shí)生成系統(tǒng),可以實(shí)現(xiàn)各種數(shù)字、文字、彩條、ROM圖像信號(hào)輸出。其圖像顯示控制器的系統(tǒng)處理耗時(shí)小于20ms,完全達(dá)到了實(shí)時(shí)要求(50場(chǎng)/秒)。所進(jìn)行的原...
2011-09-19 標(biāo)簽:FPGAmcuVGA信號(hào)發(fā)生器 5867
數(shù)字幅頻均衡功率放大器中FPGA的應(yīng)用
提出了一種基于FPGA 的 數(shù)字幅頻 均衡功率放大器的設(shè)計(jì)方案。系統(tǒng)在完成基于AD620前級(jí)小信號(hào)放大電路設(shè)計(jì)的基礎(chǔ)上,分析了阻帶網(wǎng)絡(luò)的幅頻特性;結(jié)合分析結(jié)果與FIR 濾波算法給出了相...
紅外目標(biāo)識(shí)別跟蹤系統(tǒng)的DSP+FPGA實(shí)現(xiàn)
現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)是在專(zhuān)用ASIC的基礎(chǔ)上發(fā)展出來(lái)的,它克服了專(zhuān)用ASIC不夠靈活的缺點(diǎn).本文介紹的就是一種可以應(yīng)用于軍事偵察的紅外動(dòng)目標(biāo)識(shí)別跟蹤系統(tǒng)的設(shè)計(jì)。...
基于FPGA的混合信號(hào)驗(yàn)證流程
隨著SoC設(shè)計(jì)上的混合信號(hào)組件數(shù)量增加了,基本的功能驗(yàn)證對(duì)于硅初期能否成功也愈來(lái)愈重要。FPGA在系統(tǒng)整合難題上加入了一個(gè)新特點(diǎn)。在核心上,此新范例-可編程系統(tǒng)單芯片(progra...
基于FPGA的檢糾錯(cuò)邏輯算法的實(shí)現(xiàn)
基于漢明碼的糾錯(cuò)原理.根據(jù)對(duì)64位數(shù)據(jù)進(jìn)行檢糾錯(cuò)處理的需要,設(shè)計(jì)一個(gè)利用8位校驗(yàn)碼,以實(shí)現(xiàn)該功能的算法邏輯,并通過(guò)FPGA實(shí)現(xiàn)。...
FPGA實(shí)現(xiàn)OFDM水聲通信系統(tǒng)定時(shí)同步
由于線(xiàn)性調(diào)頻信號(hào)具有良好的時(shí)頻聚集性,使得LFM信號(hào)適合作為OFDM水聲通信系統(tǒng)的定時(shí)同步信號(hào)。在接收端,利用LFM信號(hào)的自相關(guān)特性檢測(cè)其相關(guān)峰的位置,可以實(shí)現(xiàn)OFDM水聲通信系統(tǒng)的...
2011-09-15 標(biāo)簽:FPGAofdm通信系統(tǒng) 3939
音頻編解碼芯片接口的FPGA應(yīng)用
介紹了音頻編解碼芯片WM8731基于FPGA的 接口電路 的設(shè)計(jì),包括芯片配置模塊與音頻數(shù)據(jù)接口模塊等,使得控制器只通過(guò)寄存器就可以方便地對(duì)其進(jìn)行操作。整個(gè)設(shè)計(jì)以VHDL和Verilog HDL語(yǔ)言...
基于FPGA的工控領(lǐng)域監(jiān)控系統(tǒng)設(shè)計(jì)
整機(jī)在工作時(shí),大概有4%的能量被各種電力電子器件所消耗,這些被消耗的能量以熱量的形式分別在單個(gè)模塊中通過(guò)散熱器散發(fā)出去。針對(duì)以上的現(xiàn)象,可用PTl00鉑電阻溫度傳感器在散...
2011-09-15 標(biāo)簽:FPGA監(jiān)控系統(tǒng) 1476
Altera演示業(yè)界首款FPGA的浮點(diǎn)DSP設(shè)計(jì)流程
Altera公司日前演示了使用FPGA的浮點(diǎn)DSP新設(shè)計(jì)流程,這是業(yè)界第一款基于模型的浮點(diǎn)設(shè)計(jì)工具,支持在FPGA中實(shí)現(xiàn)復(fù)數(shù)浮點(diǎn)DSP算法。...
Altera推出業(yè)界第一款基于模型的FPGA浮點(diǎn)DSP工具
Altera公司日前演示了使用FPGA的浮點(diǎn)DSP新設(shè)計(jì)流程,這是業(yè)界第一款基于模型的浮點(diǎn)設(shè)計(jì)工具,支持在FPGA中實(shí)現(xiàn)復(fù)數(shù)浮點(diǎn)DSP算法。伯克萊設(shè)計(jì)技術(shù)公司 (Berkeley Design Technology, Inc, BDTI) 進(jìn)行...
多用途EPROM數(shù)顯器原理圖
電子發(fā)燒友為大家提供了多用途EPROM數(shù)顯器原理圖,本站還有其他相關(guān)資源,希望對(duì)您有所幫助!...
基于Flash型FPGA的信號(hào)源卡設(shè)計(jì)
信號(hào)源廣泛應(yīng)用于電子電路、自動(dòng)控制和科學(xué)試驗(yàn)等領(lǐng)域。它是一種為電子測(cè)量和計(jì)量工作提供符合嚴(yán)格技術(shù)要求的電信號(hào)設(shè)備。該設(shè)計(jì)可以模擬各種復(fù)雜信號(hào),還可對(duì)頻率進(jìn)行動(dòng)態(tài)、...
基于FPGA的存儲(chǔ)測(cè)試系統(tǒng)的設(shè)計(jì)
時(shí)完成信號(hào)的快速采集和存儲(chǔ),事后回收,由計(jì)算機(jī)處理和再現(xiàn)測(cè)試信息同時(shí)保證測(cè)試儀器完好的一種動(dòng)態(tài)測(cè)試技術(shù)。由于存儲(chǔ)測(cè)試對(duì)測(cè)試結(jié)果影響較小,測(cè)試數(shù)據(jù)準(zhǔn)確可靠,已經(jīng)漸漸...
2011-09-14 標(biāo)簽:FPGA存儲(chǔ)測(cè)試 1500
基于FPGA的SoC驗(yàn)證平臺(tái)實(shí)現(xiàn)電路仿真?zhèn)慑e(cuò)
臺(tái)灣工業(yè)技術(shù)研究院提出一種能夠顯著提升客制化FPGA原型板驗(yàn)證效率的創(chuàng)新方法,自動(dòng)化現(xiàn)有的 電路仿真 (in-circuit emulation)偵錯(cuò)功能,并提供更高的FPGA能見(jiàn)度。這個(gè)以FPGA為基礎(chǔ)的SoC驗(yàn)...
FPGA的應(yīng)用領(lǐng)域
FPGA的應(yīng)用,1.電路設(shè)計(jì)中FPGA的應(yīng)用,2.產(chǎn)品設(shè)計(jì),3.系統(tǒng)級(jí)應(yīng)用 ...
2011-09-08 標(biāo)簽:FPGA 6328
FPGA學(xué)習(xí)及設(shè)計(jì)中的注意事項(xiàng)
學(xué)習(xí)FPGA的注意事項(xiàng),F(xiàn)PGA的基礎(chǔ)就是數(shù)字電路和HDL語(yǔ)言,想學(xué)好FPGA的人,建議床頭都有一本數(shù)字電路的書(shū),不管是哪個(gè)版本的,這個(gè)是基礎(chǔ),多了解也有助于形成硬件設(shè)計(jì)的思想...
2011-09-08 標(biāo)簽:FPGA 1074
FPGA的基本特點(diǎn)介紹
FPGA即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服...
2011-09-08 標(biāo)簽:FPGA 5211
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |



































