可編程邏輯
提供權(quán)威的PLD及可編程邏輯器件設(shè)計應(yīng)用、Altera公司、Xilinx公司資訊和解決方案,包括HDL語言與源代碼、FPGA開發(fā)板、EDA工具、FPGA、FPGA軟件等領(lǐng)域。基于FPGA的DDS電路板檢測儀信號發(fā)生器設(shè)計
直接數(shù)字頻率合成(Direct Digital Synthesize,DDS)是從相位概念出發(fā)直接合成所需波形的一種頻率合成技術(shù)。它是繼...
基于 FPGA XC3S1500開發(fā)板的太陽能自動跟蹤系統(tǒng)
本設(shè)計采用傳統(tǒng)的視日運(yùn)動跟蹤法,利用Xilinx公司提供的FPGA開發(fā)環(huán)境ISE,設(shè)計完成了基于XC3S1500開發(fā)板的...
2010-09-29 標(biāo)簽:XC3S1500 1473
基于FPGA的軟件無線電可編程DDC的設(shè)計
0 引言 近年來,軟件無線電已經(jīng)成為通信領(lǐng)域一個新的發(fā)展方向,數(shù)字下變頻技術(shù)(DI...
流程加速子系統(tǒng)(FAST)包處理器功能
隨著 10Gb 以太網(wǎng)發(fā)展趨于成熟,且業(yè)界甚至已開始期待 40GbE 和 100GbE 以太網(wǎng)的出現(xiàn),新一代網(wǎng)絡(luò)基礎(chǔ)架構(gòu)方興未艾。融合型網(wǎng)絡(luò)在流量處理方面向可擴(kuò)展開放式平臺提出了全...
基于FPGA的片上系統(tǒng)和嵌入式系統(tǒng)的遠(yuǎn)程監(jiān)控系統(tǒng)
本系統(tǒng)立足于利用Intemet實(shí)現(xiàn)核環(huán)境信息的遠(yuǎn)程采集。在實(shí)現(xiàn)上,采用了基于SOPC技術(shù)的嵌入式解決方案,通過在FPGA中嵌入NioslI軟核處理器和所需外設(shè)的IP Core(硅知識產(chǎn)權(quán)核),然后再...
2010-09-24 標(biāo)簽:FPGA嵌入式系統(tǒng) 1467
基于FPGA及VHDL的LED點(diǎn)陣漢字滾動顯示設(shè)計方案
漢字滾動顯示器的傳統(tǒng)設(shè)計方法是用單片機(jī)來控制的,雖然單片機(jī)方案具有價格低廉,程序編程靈活等特點(diǎn),但由于單片機(jī)硬件資源的限制,未來對設(shè)計的變更和升級,總是...
2010-09-24 標(biāo)簽:單片機(jī)LED點(diǎn)陣 8781
基于FPGA的機(jī)載三軸伺服控制器的設(shè)計優(yōu)化
目前伺服控制器的設(shè)計多以DSP或MCU為控制核心,但DSP的靈活性不如FPGA,且在某些環(huán)境比較惡劣的條件如高溫高壓下DSP的應(yīng)用效果會大打折扣,因此以FPGA為控制核心,對應(yīng)用于...
基于EEPROM的系統(tǒng)監(jiān)控器MAX16031/MAX1603
概述 MAX16031/MAX16032可配置EEPROM系統(tǒng)監(jiān)測器內(nèi)部集成了10位模/數(shù)轉(zhuǎn)換器(ADC),用于監(jiān)測復(fù)雜系統(tǒng)的電壓、溫度和電流。EEPROM可配置器件允許用戶自行設(shè)置工作范圍...
2010-09-23 標(biāo)簽:EEPROM電壓檢測器簡單PLDEEPROM電壓檢測器簡單PLD系統(tǒng)監(jiān)控器 1504
愛特公司宣布其多種FPGA產(chǎn)品現(xiàn)可搭配使用加密內(nèi)核,Acte
愛特公司(Actel Corporation)宣布其多種FPGA產(chǎn)品現(xiàn)可搭配使用加密內(nèi)核,對抗差分功率分析(differential power analysis, DPA)攻擊。采用SmartFusion、Fusion、ProASIC 3和IGLOO的設(shè)計人員...
可編程陣列邏輯(Programmable Array Log
可編程陣列邏輯(Programmable Array Logic) 可編程陣列邏輯(PAL)是一種與項可編程、或項固定結(jié)構(gòu)的可編程結(jié)構(gòu),為能方便實(shí)現(xiàn)各種邏輯功能,其輸出結(jié)構(gòu)通常...
2010-09-18 標(biāo)簽:pal 2473
FPGA/EPLD的自上而下設(shè)計方法
FPGA/EPLD的自上而下(Top-Down)設(shè)計方法: 傳統(tǒng)的設(shè)計手段是采用原理圖輸入的方式進(jìn)行的,如圖1所示。通過調(diào)用FPGA/EPLD廠商所提供的相應(yīng)物理元件庫,在電路原理圖中...
基于FPGA與SRAM的大容量數(shù)據(jù)存儲的設(shè)計
1 前言 針對FPGA中內(nèi)部BlockRAM有限的缺點(diǎn),提出了將FPGA與外部SRAM相結(jié)合來改進(jìn)設(shè)計的方法,并給出了部分VHDL程序。 2 硬件設(shè)計 這里將主...
2010-09-16 標(biāo)簽:sram數(shù)據(jù)存儲 1562
基于上位機(jī)與FPGA開發(fā)板的光纖通道接口適配器
隨著存儲技術(shù)的迅速發(fā)展,存儲容量得到了迅速的增長,存儲系統(tǒng)的數(shù)據(jù)傳輸速度成為了主要的瓶頸。光纖的傳輸具有其速度上的優(yōu)勢,然而,在光纖傳輸要受到光纖通道接...
基于FPGA參數(shù)關(guān)聯(lián)比較器的預(yù)分選器設(shè)計
0 引言 現(xiàn)代電子戰(zhàn)環(huán)境日趨復(fù)雜,信號日趨密集,新體制雷達(dá)不斷出現(xiàn),雷達(dá)信號的各個參數(shù)以各種規(guī)律變化,因而從密集復(fù)雜的信號環(huán)境中分選和識別各種...
2010-09-16 標(biāo)簽:關(guān)聯(lián)比較器預(yù)分選器 1250
基于FPGA的圖像增強(qiáng)視頻處理系統(tǒng)
圖像增強(qiáng)處理有很強(qiáng)的針對性,沒有統(tǒng)一的評價標(biāo)準(zhǔn),從一般的圖片、視頻欣賞角度來說,濾除噪聲、擴(kuò)展對比度、銳化以及色彩增強(qiáng)等處理能顯著提升視覺效果。 ...
2010-09-15 標(biāo)簽:FPGA圖像增強(qiáng) 2194
SOC時序分析中的跳變點(diǎn)
跳變點(diǎn)是所有重要時序分析工具中的一個重要概念。跳變點(diǎn)被時序分析工具用來計算設(shè)計節(jié)點(diǎn)上的時延與過渡值。跳變點(diǎn)的有些不同含義可能會被時序分析工程師忽略。而這...
2010-09-15 標(biāo)簽:SoC設(shè)計時序分析 2218
基于FPGA和IP Core的定制緩沖管理的實(shí)現(xiàn)
隨著通信協(xié)議的發(fā)展及多樣化,協(xié)議處理部分PE在硬件轉(zhuǎn)發(fā)實(shí)現(xiàn)方面,普遍采用現(xiàn)有的商用芯片NP(Network Processor,網(wǎng)絡(luò)處理器)來完成,流量管理部分需要根據(jù)系統(tǒng)的需要進(jìn)行定制或采...
基于系統(tǒng)芯片ZSU32的SoC芯片設(shè)計
本文針對中山大學(xué)ASIC設(shè)計中心自主開發(fā)的一款系統(tǒng)芯片ZSU32,以Synopsys公司的Design Compiler為綜合工具,探索了對SoC芯片進(jìn)行綜合的設(shè)計流程和方法,特別對綜合過程的時序約束...
基于多相濾波的數(shù)字信道化陣列接收機(jī)
傳統(tǒng)的寬帶陣列接收機(jī)用多臺單通道接收機(jī)并行工作,并行的同時接收不同頻點(diǎn)上的信號來達(dá)到全頻域覆蓋的目的,也可以用多通道接收機(jī)多個通道并行同步的工作來實(shí)現(xiàn),...
FPGA/CPLD狀態(tài)機(jī)的穩(wěn)定性設(shè)計
隨著大規(guī)模和超大規(guī)模FPGA/CPLD器件的誕生和發(fā)展,以HDL(硬件描述語言)為工具、FPGA/CPLD器件為載體的EDA技術(shù)的應(yīng)用越來越廣泛.從小型電子系統(tǒng)到大規(guī)模SOC(Systemonachip)設(shè)計,已經(jīng)無...
2010-09-10 標(biāo)簽:FPGAcpld狀態(tài)機(jī) 1607
FPGA全局時鐘資源相關(guān)原語及使用
FPGA全局時鐘資源一般使用全銅層工藝實(shí)現(xiàn),并設(shè)計了專用時鐘緩沖與驅(qū)動結(jié)構(gòu),從而使全局時鐘到達(dá)芯片內(nèi)部的所有可配置單元(CLB)、I/O單元(IOB)和選擇性塊RAM(Block Select RAM)的...
ASIC設(shè)計轉(zhuǎn)FPGA時的注意事項
FPGA原型驗證和其他驗證方法是不同的,任何一種其他驗證方法都是ASIC驗證中的一個環(huán)節(jié),而FPGA驗證卻是一個過程。由于FPGA與ASIC在結(jié)構(gòu)、性能上各不相同,ASIC是基于標(biāo)準(zhǔn)單元庫,FPGA用的...
9/7二維離散小波變換的系統(tǒng)設(shè)計及FPGA實(shí)現(xiàn)
美國空間數(shù)據(jù)系統(tǒng)咨詢委員會(簡稱CCSDS)于2005年推出一套適用于空間領(lǐng)域的圖像壓縮標(biāo)準(zhǔn),標(biāo)準(zhǔn)使用了離散小波變換為核心算法,推薦使用9/7整數(shù)離散小波變換實(shí)現(xiàn)無損圖像壓...
狀態(tài)機(jī)“毛刺”的產(chǎn)生及消除方法
隨著EDA技術(shù)的高速發(fā)展, 以大規(guī)模和超大規(guī)模器件FPGA/CPLD為載體、以VHDL(硬件描述語言)為工具的電子系統(tǒng)設(shè)計越來越廣泛。有限狀態(tài)機(jī)(簡稱狀態(tài)機(jī))作為數(shù)字系統(tǒng)控制單元的重...
2010-09-07 標(biāo)簽:狀態(tài)機(jī) 2943
基于VHDL和FPGA的多種分頻的實(shí)現(xiàn)方法
分頻器是數(shù)字系統(tǒng)設(shè)計中的基本電路,根據(jù)不同設(shè)計的需要,我們會遇到偶數(shù)分頻、奇數(shù)分頻、半整數(shù)分頻等,有時要求等占空比,有時要求非等占空比。在同一個設(shè)計中有...
基于FPGA的電子穩(wěn)像系統(tǒng)的設(shè)計
電子攝像系統(tǒng)已廣泛應(yīng)用于軍用及民用測繪系統(tǒng)中,但是效果受到其載體不同時刻姿態(tài)變化或震動的影響。當(dāng)工作環(huán)境比較惡劣,尤其是在航空或野外操作時,支撐攝像機(jī)平...
2010-09-02 標(biāo)簽:FPGAFPGA電子穩(wěn)像系統(tǒng) 1699
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |






































