可編程邏輯
提供權(quán)威的PLD及可編程邏輯器件設(shè)計(jì)應(yīng)用、Altera公司、Xilinx公司資訊和解決方案,包括HDL語言與源代碼、FPGA開發(fā)板、EDA工具、FPGA、FPGA軟件等領(lǐng)域。基于OFDM系統(tǒng)的頻域同步估計(jì)技術(shù)
同步部分概述正交頻分復(fù)用(OFDM)系統(tǒng)的一個(gè)重要問題是對頻率偏移非常敏感,很小的頻率偏移都會造成系統(tǒng)性能的嚴(yán)重下降。另外收發(fā)端采樣鐘不匹配,也會導(dǎo)致有用數(shù)...
2010-08-04 標(biāo)簽:OFDM系統(tǒng) 1484
基于Freeze技術(shù)的低功耗設(shè)計(jì)
由于更嚴(yán)格的功耗限制、規(guī)范和標(biāo)準(zhǔn)要求,系統(tǒng)設(shè)計(jì)師現(xiàn)在比什么時(shí)候都關(guān)注功耗問題。對于下一代的設(shè)計(jì),功耗預(yù)算通常得到穩(wěn)定的控制,或者降低,但卻增加了更多的特性和處...
采用FPGA的閥控式鉛酸蓄電池(VRLA)測試系統(tǒng)的設(shè)計(jì)
現(xiàn)場可編程門陣列FPGA(Field Programmable GateArray)屬于ASIC產(chǎn)品,通過軟件編程對目標(biāo)器件的結(jié)構(gòu)和工作方式進(jìn)行重構(gòu),能隨時(shí)對設(shè)計(jì)進(jìn)行調(diào)整,具有集成度高、結(jié)構(gòu)靈活、開發(fā)周期短、快...
2010-08-04 標(biāo)簽:測試系統(tǒng)VRLA 1178
采用FPGA測試系統(tǒng)的數(shù)字閉環(huán)光纖陀螺儀模擬表頭設(shè)計(jì)
光纖陀螺是激光陀螺的一種,是慣性技術(shù)和光電子技術(shù)緊密結(jié)合的產(chǎn)物。它利用Sagnac干涉效應(yīng),用光纖構(gòu)成環(huán)形光路,并檢測出隨光纖環(huán)的轉(zhuǎn)動而產(chǎn)生的兩路超輻射光束之間的相位...
可編程密碼處理器體系結(jié)構(gòu)設(shè)計(jì)
目前,在多數(shù)保密通信沒備中,主要采用通用CPU和專用硬件電路控制密碼專用芯片來實(shí)現(xiàn)兩種方式的密碼運(yùn)算。采用前者控制密碼專用芯片時(shí),需要選用一種具有靈活性高...
基于Nios軟核和FPGA采用SOPC的CT掃描系統(tǒng)控制器設(shè)
1 引言 近年來,可編程邏輯器件的發(fā)展,使得SOPC (System On A Programmable Chip,可編程片上系統(tǒng))成為可能, 即在一塊可編程芯片上實(shí)現(xiàn)整個(gè)系統(tǒng)。Nios是Altera公司研發(fā)的可...
新型系統(tǒng)級可編程芯片設(shè)計(jì)方案
可編程邏輯器件(PLD)在規(guī)模、速度、嵌入式處理器內(nèi)核及其它IP供應(yīng)等方面的進(jìn)步,都仍不足以實(shí)現(xiàn)系統(tǒng)級可編程芯片的設(shè)計(jì)。這需要一種架構(gòu)清晰的系統(tǒng)級方法來處理系統(tǒng)級設(shè)計(jì)復(fù)...
基于SRAM工藝FPGA的保密性問題
在現(xiàn)代電子系統(tǒng)設(shè)計(jì)中,由于可編程邏輯器件的卓越性能、靈活方便的可升級特性,而得到了廣泛的應(yīng)用。由于大規(guī)模高密度可編程邏輯器件多采用SRAM工藝,要求每次上電,對FPGA器...
按鍵彈跳消除模塊的原理及應(yīng)用
按鍵在數(shù)字電路設(shè)計(jì)中經(jīng)常用到。按鍵的彈跳現(xiàn)象是數(shù)字系統(tǒng)設(shè)計(jì)中存在的客觀問題。按鍵是機(jī)械觸點(diǎn),當(dāng)接觸點(diǎn)斷開或閉合時(shí)會產(chǎn)生抖動。為使每一次按鍵只做一次響應(yīng),就必須...
2010-07-31 標(biāo)簽:按鍵開關(guān)數(shù)字電路設(shè)計(jì) 3478
EEPROM 原理知識詳解
EEPROM (Electrically Erasable Programmable Read-Only Memory),電可擦可編程只讀存儲器--一種掉電后數(shù)據(jù)不丟失的存儲芯片。 EEPROM 可以在電腦上或?qū)S迷O(shè)備上擦除已有信息,重新編程。一般...
基于ispPAC的濾波器設(shè)計(jì)
ispPAC簡介 自1992年美國LatTIce公司推出了系統(tǒng)可編程(In-System Programmabliity)技術(shù),增加了一種與傳統(tǒng)數(shù)字電子系統(tǒng)不同的設(shè)計(jì)和實(shí)現(xiàn)方法。在1999年底,L...
基于SHARC 2147x處理器的浮點(diǎn)數(shù)字信號處理
浮點(diǎn)數(shù)字信號處理已成為精密技術(shù)的一貫需求,航空、工業(yè)機(jī)器和醫(yī)療保健等領(lǐng)域要求較高精度的應(yīng)用通常都有這個(gè)需求。醫(yī)療超聲設(shè)備是目前在用的最復(fù)雜的信號處理機(jī)器之一...
基于Arria II GX FPGA的開發(fā)方案
介紹了Arria II GX FPGA亮點(diǎn),高速收發(fā)器特性,Arria II GX FPGA架構(gòu)以及Arria II GX FPGA 開發(fā)套件主要特性,開發(fā)板方框圖,詳細(xì)的開發(fā)...
圖像自適應(yīng)線性分段線性灰度級拉伸算法的FPGA設(shè)計(jì)
0 引言???? 由于紅外圖像的成像機(jī)理以及紅外成像自身的原因,紅外圖像有對比度低、圖像較模糊、噪聲大等特點(diǎn)。因此抑止噪聲,提高圖像信噪比,以及...
FPGA設(shè)計(jì)的新功能保證視頻技術(shù)
視頻越來越多地應(yīng)用在我們生活中,除了在電視上的應(yīng)用,還被應(yīng)用在計(jì)算機(jī)、汽車、PDA/PMP、iPod和手機(jī)上。現(xiàn)在,甚至冰箱上可能也應(yīng)用視頻! 消費(fèi)應(yīng)用產(chǎn)品在設(shè)計(jì)中集成...
ARM設(shè)計(jì)的FPGA可重構(gòu)配置方法的實(shí)現(xiàn)及應(yīng)用
摘要:文中詳述了FPGA被動串行配置方式的時(shí)序,給出配置流程圖及實(shí)現(xiàn)的程序代碼,并通過實(shí)例驗(yàn)證了該方法的優(yōu)越...
基于 CPLD EPM570T100C5的通用直流調(diào)速模塊設(shè)
本文針對常見調(diào)速應(yīng)用,采用可控硅做為調(diào)速元件,采用EPM570T100C5設(shè)計(jì)和實(shí)現(xiàn)了一個(gè)通用直流調(diào)速模塊,為實(shí)現(xiàn)遠(yuǎn)距離控制內(nèi)置了RS 485通信和簡單通信協(xié)議。采用EPM570T100C5作為控制...
基于FPGA的數(shù)據(jù)采集板設(shè)計(jì)與實(shí)現(xiàn)
數(shù)據(jù)采集板作為雷達(dá)信號處理系統(tǒng)中的接收前端,必須面對越來越高的要求,為后續(xù)信號處理提供可靠的保證。將數(shù)據(jù)采集板獨(dú)立設(shè)計(jì)提高了通用性,降低了系統(tǒng)的研制...
2010-07-19 標(biāo)簽:FPGA數(shù)據(jù)采集 2821
一種新的混沌RNG的實(shí)現(xiàn)方案及FPGA實(shí)現(xiàn)
????? 在SoC(System on Chip)廣泛應(yīng)用的今天,如何設(shè)計(jì)一個(gè)基于Ic的RiNG就成為安全通信應(yīng)用的急切需要。隨機(jī)噪聲源(如熱噪聲和發(fā)射噪聲)存在于IC中卻總是被人為地屏...
基于FPGA的雷達(dá)數(shù)字脈沖壓縮技術(shù)
脈沖壓縮技術(shù)是指對雷達(dá)發(fā)射的寬脈沖信號進(jìn)行調(diào)制(如線性調(diào)頻、非線性調(diào)頻、相位編碼),并在接收端對回波寬脈沖信號進(jìn)行脈沖壓縮處理后得到窄脈沖的實(shí)現(xiàn)過程。脈沖壓縮有效...
System C特點(diǎn)及FPGA設(shè)計(jì)
一、概述 SYSTEM C 是由 Synospy Inc. 提出的,目前最新的版本為V2.0。它提出的目的就是以一種系統(tǒng)設(shè)計(jì)的思想進(jìn)行系統(tǒng)設(shè)計(jì)。它將軟件算法與硬件實(shí)現(xiàn)很好的結(jié)合在一起,提...
2010-07-19 標(biāo)簽:systemc 3361
標(biāo)準(zhǔn)單元ASIC和FPGA的權(quán)衡及結(jié)構(gòu)化ASIC
多種制造FPGA的深亞微米工藝,如Xilinx公司最新Spartan-3系列產(chǎn)品采用的90納米工藝(參考文獻(xiàn)1),使每塊芯片上的門電路數(shù)量變得越來越大。如果您的設(shè)計(jì)使用FPGA的嵌入式存...
2010-07-17 標(biāo)簽:asicasic標(biāo)準(zhǔn)單元 1213
FPGA/CPLD等為什么不能用串口下載?
眾所周知,串口,是嵌入式人員最熟悉的東西,非常方便,上到PC(現(xiàn)在是USB轉(zhuǎn)串口),下到MCU51等等,都有,但是,現(xiàn)在的FPGA/CPLD等,卻獨(dú)獨(dú)沒有,用JTAG代替下載固件.本身來說,JTAG沒什么...
基于CPLD器件設(shè)計(jì)的單穩(wěn)態(tài)電路
隨著電子技術(shù)特別是數(shù)字集成電路技術(shù)的迅猛發(fā)展,市面上出現(xiàn)了FPGA、CPLD等大規(guī)模數(shù)字集成電路,并且其工作速度和產(chǎn)品質(zhì)量不斷提高。利用大規(guī)模數(shù)字集成電路實(shí)現(xiàn)常規(guī)的...
基于CPLD的水下沖擊波記錄儀的設(shè)計(jì)
1.引言 隨著大規(guī)模集成電路和單片機(jī)的迅速發(fā)展,復(fù)雜可編程邏輯器件(CPLD)具有使用靈活、可靠性高、功能強(qiáng)大的優(yōu)點(diǎn),在電子產(chǎn)品設(shè)計(jì)中得到了廣泛的應(yīng)用。CPLD可實(shí)...
節(jié)省電池能量的系統(tǒng)斷電電路CPLD
今天,大多數(shù)的CPLD(復(fù)雜可編程邏輯器件)都采用可減少功耗的工作模式,但當(dāng)系統(tǒng)未使用時(shí),應(yīng)完全切斷電源以保存電池能量,從而實(shí)現(xiàn)很多設(shè)計(jì)者的終極節(jié)能目標(biāo)。圖1描述了如...
基于MATLAB在FPGA 算法上浮點(diǎn)定點(diǎn)轉(zhuǎn)換的實(shí)現(xiàn)
AccelChip 公司(最近已被賽靈思公司收購)最近所做的一次調(diào)查顯示,53% 的回答者認(rèn)為浮點(diǎn)定點(diǎn)轉(zhuǎn)換是在 FPGA 上實(shí)現(xiàn)算法時(shí)最困難的地方(圖 1)。 ...
基于MT9M033設(shè)計(jì)的FPGA HD IP監(jiān)視攝像機(jī)方案
This unique solution features Altera's low-cost Cyclone? III or Cyclone IV FPGAs and intellectual property from Eyelytics and Apical supporting AltaSens' 1080p60 A3372E3-4T and Aptina's 720p60 MT9M033 HD Wide Dy...
基于A2F200設(shè)計(jì)的智能混合信號FPGA開發(fā)技術(shù)
SmartFusion 器件是基于愛特的快閃技術(shù)而開發(fā),為需要真正的單芯片系統(tǒng)的硬件和嵌入式系統(tǒng)設(shè)計(jì)師提供比傳統(tǒng)專屬功能微控制器更大的靈活性,而成本又比現(xiàn)有使用軟核處理器的FP...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |






































