完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > dsp
數(shù)字信號(hào)處理就是用數(shù)值計(jì)算的方式對(duì)信號(hào)進(jìn)行加工的理論和技術(shù),它的英文原名叫digital signal processing,簡(jiǎn)稱(chēng)DSP,即數(shù)字信號(hào)處理器。
因此在進(jìn)行數(shù)字信號(hào)處理之前需要將信號(hào)從模擬域轉(zhuǎn)換到數(shù)字域,這通常通過(guò)模數(shù)轉(zhuǎn)換器實(shí)現(xiàn)。而數(shù)字信號(hào)處理的輸出經(jīng)常也要變換到模擬域,這是通過(guò)數(shù)模轉(zhuǎn)換器實(shí)現(xiàn)的。
文章:3159個(gè) 瀏覽:368523次 帖子:3434個(gè)
關(guān)于運(yùn)動(dòng)控制卡,其實(shí)現(xiàn)基于PC的界面,強(qiáng)大的PC功能,兩者相互結(jié)合,從而使得于東控制器的能力達(dá)到了頂尖,但唯一缺點(diǎn)就在于其穩(wěn)定性和可靠性差。選項(xiàng)卡插入運(yùn)...
2018-11-27 標(biāo)簽:dspfpga運(yùn)動(dòng)控制卡 3.2萬(wàn) 0
運(yùn)動(dòng)控制卡是一種基于PC機(jī)及工業(yè)PC機(jī)、 用于各種運(yùn)動(dòng)控制場(chǎng)合(包括位移、速度、加速度等)的上位控制單元。
2018-11-27 標(biāo)簽:dsp伺服電機(jī)運(yùn)動(dòng)控制卡 5.0萬(wàn) 0
以12Gb/s的速率運(yùn)行的GTX收發(fā)器演示
了解現(xiàn)在能夠以12 Gb / s的速率運(yùn)行的7系列Kintex-7和Virtex-7 FPGA系列中的GTX收發(fā)器。
用于開(kāi)發(fā)高性能信號(hào)處理應(yīng)用的Kintex-7 FPGA DSP套件介紹
與Avnet Electronics Marketing共同開(kāi)發(fā)的帶有高速模擬的Kintex-7 FPGA DSP套件是用于開(kāi)發(fā)高性能信號(hào)處理應(yīng)用的DS...
利用UltraScale+ FPGA加速DSP的設(shè)計(jì)生產(chǎn)力
負(fù)責(zé)在當(dāng)今復(fù)雜的DSP應(yīng)用中提供更多功能和性能的設(shè)計(jì)人員越來(lái)越多地轉(zhuǎn)向其硬件解決方案的可編程邏輯。
Avnet Spartan-6 FPGA DSP開(kāi)發(fā)套件的性能特點(diǎn)與應(yīng)用介紹
Xilinx Spartan-6 FPGA DSP套件支持所有主流DSP設(shè)計(jì)輸入方法,加速有經(jīng)驗(yàn)用戶的開(kāi)發(fā),同時(shí)通過(guò)利用可重復(fù)使用的設(shè)計(jì)基礎(chǔ)設(shè)施(包括....
System Generator for DSP的設(shè)計(jì)流程
了解將2014.x Ultrascale內(nèi)存IP級(jí)I / O約束遷移到2015.1版本所涉及的過(guò)程,其中I / O現(xiàn)在在頂級(jí)約束文件中定義。
觀看Xilinx 28nm FPGA系列中第二款器件的演示 - 高性能Virtex-7 XV485T。
本視頻介紹了7系列FPGA的DSP Slice功能。 此外,還討論了Pre-Adder和Dynamic Pipeline控制資源。
使用Zynq-7000 All Programmable SoC實(shí)現(xiàn)DSP功能的軟件加速
該演示展示了Zynq-7000 All Programmable SoC及其使用NEON引擎或硬件加速來(lái)加速軟件的能力。 查看Zynq-7000 So...
7系列產(chǎn)品系列及其所有設(shè)備功能的高級(jí)介紹。
如何在System Generator中使用多個(gè)時(shí)鐘域?qū)崿F(xiàn)復(fù)雜的DSP系統(tǒng)
了解如何在System Generator中使用多個(gè)時(shí)鐘域,從而可以實(shí)現(xiàn)復(fù)雜的DSP系統(tǒng)。
有著最高DSP帶寬的Artix-7 A100T FPGA器件介紹
Artix-7 A100T FPGA提供同類(lèi)產(chǎn)品中最高的DSP帶寬。
將DSP設(shè)計(jì)融入嵌入式系統(tǒng)的AXI4-Lite接口
了解System Generator如何提供AXI4-Lite抽象,從而可以將DSP設(shè)計(jì)融入嵌入式系統(tǒng)。 完全支持包括集成到IP目錄,接口連接自動(dòng)化和...
了解UltraScale DSP架構(gòu)如何降低設(shè)計(jì)功耗
了解UltraScale DSP架構(gòu)及其如何幫助降低設(shè)計(jì)功耗,以及UltraScale時(shí)鐘架構(gòu)中的省電功能。 您還將學(xué)習(xí)估算DSP和時(shí)鐘的功率......
Kintex-7 DSP開(kāi)發(fā)套件特點(diǎn)與應(yīng)用介紹
從Xilinx預(yù)覽新的Kintex-7開(kāi)發(fā)套件。
如何將IP模塊整合到System Generator for DSP中
了解如何將Vivado HLS設(shè)計(jì)作為IP模塊整合到System Generator for DSP中。 了解如何將Vivado HLS設(shè)計(jì)保存為IP...
用于系統(tǒng)生成器中Vivado HLS IP模塊介紹
了解如何生成Vivado HLS IP模塊,以便在System Generator For DSP中使用。
ICHEC討論了FPGA對(duì)HPC應(yīng)用的適用性,并重點(diǎn)介紹了能夠利用特定FPGA上所有DSP的器件的最佳數(shù)據(jù)模式。 利用Xilinx Virtex-7 ...
在本視頻中,您將了解Artix-7 FPGA的整體系統(tǒng)功耗和成本。 我們將快速回顧一下Artix-7 FPGA架構(gòu),邏輯架構(gòu),第四代DSP48E1片,...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |