完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:13039個 瀏覽:639868次 帖子:8010個
設(shè)計FPGA系統(tǒng)的三個基本原則是什么,了解一下
在這種方法中面積的復(fù)制可以換取速度的提高。支持的速度越高,就意味著可以實現(xiàn)更高的產(chǎn)品性能。一些注重產(chǎn)品性能的應(yīng)用領(lǐng)域可以采用并行處理技術(shù),實現(xiàn)面積換速度。
借助自適應(yīng)計算迎接更加智能和互聯(lián)的世界
人工智能引擎陣列,仍然與類似于 FPGA 的、靈活應(yīng)變的數(shù)據(jù)互連相關(guān)接,從而能夠為目標(biāo)應(yīng)用建立高效、優(yōu)化的數(shù)據(jù)路徑。這種計算密集型的、類似 CPU 的處...
FPGA 在通信領(lǐng)域的應(yīng)用可以說是無所不能,得益于 FPGA 內(nèi)部結(jié)構(gòu)的特點,它可以很容易地實現(xiàn)分布式的算法結(jié)構(gòu),這一點對于實現(xiàn)無線通信中的高速數(shù)字信號...
2024-01-24 標(biāo)簽:fpga數(shù)字信號處理人工智能 1.7k 0
DR1 評估板 PL 端 FPGA 開發(fā)完全指南:基礎(chǔ)案例與 ADC 采集模塊詳解(二)
本文為創(chuàng)龍科技DR1 系列評估板 PL 端 FPGA 開發(fā)案例指南,涵蓋 led_flash、key_led 及三款 ADC 采集案例。核心內(nèi)容包括基礎(chǔ)...
圖像采集是指將現(xiàn)實世界中的光信號或者其他形式的物理量轉(zhuǎn)換為數(shù)字形式的圖像。這個過程通常通過圖像傳感器(如數(shù)碼相機、攝像機等)來完成。圖像采集不僅包括光學(xué)...
當(dāng)調(diào)制方式為16-AQM,64-QAM和256-QAM時需要做位交織,交織的目的是將突發(fā)的錯誤分散開來,把一個較長的突發(fā)差錯離散成隨機差錯,再用隨機差錯...
2023-05-06 標(biāo)簽:fpga仿真調(diào)制方式 1.7k 0
五大優(yōu)勢凸顯 可編程邏輯或?qū)⒊尸F(xiàn)快速增長
可編程邏輯器件的兩種類型是現(xiàn)場可編程門陣列(FPGA)和復(fù)雜可編程邏輯器件(CPLD)。在這兩類可編程邏輯器件中,F(xiàn)PGA是在PAL、GAL、EPLD等...
易靈思鈦金系列時鐘選擇功能-2 以Ti60F225為例來介紹如何實現(xiàn)下面的4選擇1時鐘選擇功能
在trion要實現(xiàn)一個4選1時鐘復(fù)用或許比較麻煩。但是在鈦鑫上已經(jīng)給出了解決方案。這里以Ti60F225為例來介紹如何實現(xiàn)下面的4選擇1時鐘選擇功能。 ...
集成光子學(xué)將傳統(tǒng)光子系統(tǒng)(例如電信和數(shù)據(jù)中心中的那些)的關(guān)鍵組件縮小到單個半導(dǎo)體芯片上。將所有東西單片集成可以顯著影響整體性能、增加帶寬、減小尺寸、降低...
2022-08-06 標(biāo)簽:fpga半導(dǎo)體芯片光芯片 1.7k 0
優(yōu)化FPGA(現(xiàn)場可編程門陣列)設(shè)計的性能是一個復(fù)雜而多維的任務(wù),涉及多個方面和步驟。以下是一些關(guān)鍵的優(yōu)化策略: 一、明確性能指標(biāo) 確定需求 :首先,需...
基于FPGA器件與DSP技術(shù)實現(xiàn)視頻多通道的控制系統(tǒng)設(shè)計
視頻監(jiān)控以其直觀、方便、信息內(nèi)容豐富而廣泛應(yīng)用于許多場合。視頻監(jiān)控成為人們生活中不可缺少的技術(shù)。在一些危險場所,用視頻監(jiān)控代替人工監(jiān)視,可以保證人們的生...
基于FPGA平臺的嵌入式PowerPC協(xié)處理器實現(xiàn)算法加速設(shè)計
當(dāng)今的設(shè)計工程師受到面積、功率和成本的約束,不能采用GHz級的計算機實現(xiàn)嵌入式設(shè)計。在嵌入式系統(tǒng)中,通常是由相對數(shù)量較少的算法決定最大的運算需求。使用...
本文列出了FPGA設(shè)計中常見的十個錯誤。我們收集了 FPGA 工程師在其設(shè)計中犯的 10 個最常見錯誤,并提供了解決方案的建議和替代方案。本文假定讀者已...
2023-05-31 標(biāo)簽:fpgaFPGA設(shè)計RTL 1.7k 1
新一代計算架構(gòu)超異構(gòu)計算技術(shù)是什么 異構(gòu)走向超異構(gòu)案例分析
超異構(gòu)計算架構(gòu)是一種將不同類型和規(guī)模的硬件資源,包括CPU、GPU、FPGA等,進行異構(gòu)集成的方法。它通過獨特的軟件和硬件協(xié)同設(shè)計,實現(xiàn)了計算資源的靈活...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |