完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:13039個(gè) 瀏覽:639802次 帖子:8010個(gè)
基于賽靈思Kintex-7系列FPGA的19nm閃存PCIe SSD設(shè)計(jì)
以NAND 閃存存儲(chǔ)器為基礎(chǔ)的固態(tài)磁盤(SSD)技術(shù)與傳統(tǒng)的機(jī)械驅(qū)動(dòng)器存儲(chǔ)系統(tǒng)相比, 吞吐量更高, 功耗更低。為此,SSD 使用量在過(guò)去十年迅速增加,...
使用賽靈思的功耗估計(jì)器和分析器工具協(xié)助功耗優(yōu)化的步驟有哪些?
FPGA與眾多其它類型組件的不同之處在于,其核心電壓、輔助電壓和I/O電壓電源需求取決于設(shè)計(jì)實(shí)現(xiàn)。因此,確定應(yīng)用中FPGA的功耗比數(shù)據(jù)手冊(cè)描述的情況更...
一種基于Mailbox核間機(jī)制的多核處理系統(tǒng)
基于FPGA的嵌入式應(yīng)用在近幾年來(lái)作為一個(gè)比較新穎的課題,本文在研究各種核間通信機(jī)制的基礎(chǔ)上,提出了一種基于Mailbox核間機(jī)制的多核處理系統(tǒng),在該系...
2017-11-22 標(biāo)簽:fpga 1.3萬(wàn) 0
BDTI 和賽靈思對(duì)設(shè)計(jì)進(jìn)行了分區(qū),其中FPGA架構(gòu)負(fù)責(zé)處理數(shù)字信號(hào)處理密集型運(yùn)算,而CPU則負(fù)責(zé)處理復(fù)雜的控制和預(yù)測(cè)算法。在這個(gè)探索性實(shí)現(xiàn)方案中,CP...
基于FPGA的教學(xué)機(jī)器人的平臺(tái)的設(shè)計(jì)
賽靈思Spartan FPGA為強(qiáng)大的教學(xué)工具奠定基礎(chǔ)。這種教學(xué)工具能夠根據(jù)學(xué)生的需要自我改造??赡軟](méi)有比機(jī)器人更能吸引初中生及高中生對(duì)科學(xué)技術(shù)感興趣的...
基于FPGA的多端DRI電源逆變器的控制算法的實(shí)現(xiàn)
開發(fā)出的多端DRI具有獨(dú)特的靈活性,相比目前可用的逆變器擁有更高的可靠性、更高的效率和更低的成本等眾多優(yōu)勢(shì)。該DRI 配備多個(gè)AC和DC 端子,能夠?qū)㈦?..
基于FPGA的智能高速交易平臺(tái)的實(shí)現(xiàn)
自電子交易問(wèn)世以來(lái),對(duì)速度的追逐無(wú)止境,時(shí)刻要求搭建速度最快、最智能的交易平臺(tái)。智能和高速就意味著金錢。能夠率先發(fā)現(xiàn)交易機(jī)會(huì)并在其上完成交易的交易平臺(tái)將...
對(duì)視頻等時(shí)序關(guān)鍵型應(yīng)用,采用純硬件解決方案可提升賽靈思 FPGA 的運(yùn)行能力。我們采一款基于小型狀態(tài)機(jī)的純硬件解決方案,并采用內(nèi)部配置訪問(wèn)端口 (ICA...
在FPGA設(shè)計(jì)中,復(fù)位起到的是同步信號(hào)的作用,能夠?qū)⑺械拇鎯?chǔ)元件設(shè)置成已知狀態(tài)。在數(shù)字電路設(shè)計(jì)中,設(shè)計(jì)人員一般把全局復(fù)位作為一個(gè)外部引腳來(lái)實(shí)現(xiàn),在加電...
當(dāng)今復(fù)雜的 FPGA 含有眾多用于實(shí)現(xiàn)各種電路與系統(tǒng)的功能塊,諸如邏輯陣列、存儲(chǔ)器、DSP 模塊、處理器、用于時(shí)序生成的鎖相環(huán) (PLL) 和延遲鎖定環(huán)...
基于FPGA的嵌入式處理器的浮點(diǎn)系統(tǒng)
浮點(diǎn)算法不遵循整數(shù)算法規(guī)則,但利用 FPGA 或者基于 FPGA 的嵌入式處理器不難設(shè)計(jì)出精確的浮點(diǎn)系統(tǒng)。工程人員一看到浮點(diǎn)運(yùn)算就會(huì)頭疼,因?yàn)楦↑c(diǎn)運(yùn)算用...
基于Zynq SoC的視頻流處理系統(tǒng)的應(yīng)用
微型H.264核結(jié)合賽靈思Zynq SoC在小型快速的視頻流處理系統(tǒng)的應(yīng)用。ASSP架構(gòu)不靈活,而基于FPGA和微處理器組合的系統(tǒng)雖然尺寸大但較為靈活,...
本節(jié)旨在通過(guò)給定的工程實(shí)例“按鍵開關(guān)控制LED”來(lái)熟悉Xilinx ISE軟件的基本操作、設(shè)計(jì)、編譯及仿真流程。同時(shí)使用基于Xilinx FPGA的開發(fā)...
基于FPGA的信號(hào)調(diào)制系統(tǒng)的設(shè)計(jì)
本文設(shè)計(jì)并在FPGA芯片中實(shí)現(xiàn)了數(shù)字音頻廣播系統(tǒng)的信號(hào)調(diào)制系統(tǒng)。信號(hào)調(diào)制系統(tǒng)位于整個(gè)數(shù)字音頻廣播系統(tǒng)基帶信號(hào)處理鏈的末端,是基帶數(shù)字信號(hào)處理的核心系統(tǒng)。...
Floating-Point設(shè)計(jì)編碼風(fēng)格與技巧
盡管通常Fixed-Point(定點(diǎn))比Floating-Point(浮點(diǎn))算法的FPGA實(shí)現(xiàn)要更快,且面積更高效,但往往有時(shí)也需要Floating-P...
優(yōu)化FPGA功耗的設(shè)計(jì)和實(shí)現(xiàn)
為設(shè)計(jì)尋找“完美”FPGA 的重要性日漸升級(jí),其中功耗已成為主要考慮因素。功耗管理在大部分應(yīng)用中都非常關(guān)鍵。某些標(biāo)準(zhǔn)已為單卡或者單個(gè)系統(tǒng)設(shè)定了功耗上限。...
2017-11-22 標(biāo)簽:fpga 4k 0
基于FPGA系統(tǒng)的新一代低噪聲DC/DC轉(zhuǎn)換器降噪設(shè)計(jì)
為了提高轉(zhuǎn)換效率,F(xiàn)PGA 系統(tǒng)的設(shè)計(jì)人員正在放棄使用線性調(diào)節(jié)器,轉(zhuǎn)而采用開關(guān)式 DC/DC轉(zhuǎn)換器。雖然開關(guān)式DC/DC 轉(zhuǎn)換器可以顯著提高效率,但設(shè)...
2018-07-19 標(biāo)簽:FPGA轉(zhuǎn)換器DC/DC 1.5k 0
基于FPGA的DVI接收器設(shè)計(jì)與實(shí)現(xiàn)
DVI(Digital Video Interface)接口是由數(shù)字顯示工作組在1999年制定的,利用最小變換差分信號(hào)TMDS作為基本電氣鏈接信號(hào)。圖像...
毛刺現(xiàn)象在FPGA設(shè)計(jì)中非常普遍, 而毛刺的出現(xiàn)往往導(dǎo)致系統(tǒng)結(jié)果的錯(cuò)誤。本文從FPGA的原理結(jié)構(gòu)的角度深入探討了毛刺產(chǎn)生的原因及產(chǎn)生的條件,總結(jié)了多種不...
LTE(長(zhǎng)期演進(jìn))是3.9G的全球標(biāo)準(zhǔn),采用OFDM和MIMO技術(shù)作為其無(wú)線網(wǎng)絡(luò)演進(jìn)的唯一標(biāo)準(zhǔn),極大地提高了系統(tǒng)的帶寬[1]。而速率匹配是LTE系統(tǒng)中重...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |