完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:13039個(gè) 瀏覽:639849次 帖子:8010個(gè)
為什么在FPGA設(shè)計(jì)中使用MicroBlaze V處理器
在各類行業(yè)與應(yīng)用中,經(jīng)常能看到許多 FPGA 設(shè)計(jì)。一個(gè)非常常見的現(xiàn)象是:設(shè)計(jì)者常常用復(fù)雜的有限狀態(tài)機(jī)(FSM)來實(shí)現(xiàn) I2C、SPI、GPIO 時(shí)序控...
2025-12-19 標(biāo)簽:FPGA接口狀態(tài)機(jī) 8.6k 0
新手福音:概述學(xué)習(xí)FPGA的一些常見誤區(qū)
很多剛開始學(xué)習(xí)FPGA的朋友們經(jīng)常會(huì)遇上一些誤區(qū)而無從解決,F(xiàn)PGA為什么是可以編程的?通過HDL語言怎么看都看不出硬件結(jié)構(gòu)?...本文就這個(gè)方面進(jìn)行解析。
基于軟件的圖像處理方法存在著一些局限性,尤其是計(jì)算速度和算法效率方面。所以大家很自然的就想到了FPGA作為嵌入式圖像應(yīng)用的平臺(tái)。
2018-05-06 標(biāo)簽:fpga圖像處理技術(shù) 8.6k 0
基于MRAN的 nvNITRO NVMe 存儲(chǔ)加速器卡,可實(shí)現(xiàn)1.46百萬I/O速度
同樣在各大設(shè)計(jì)應(yīng)用中,存儲(chǔ)器的IO速度問題越來越突出,那么到今天為止,在memory access上的的IO速度是否出現(xiàn)了一些突破呢?
2017-09-22 標(biāo)簽:fpga存儲(chǔ)加速器 8.6k 0
聯(lián)調(diào)仿真分析,操作簡單。你幾乎不需要手動(dòng)敲Tcl指令就可以進(jìn)行仿真,自動(dòng)化程度更高。
基于INTEL FPGA硬浮點(diǎn)DSP實(shí)現(xiàn)卷積運(yùn)算詳解
卷積是一種線性運(yùn)算,其本質(zhì)是滑動(dòng)平均思想,廣泛應(yīng)用于圖像濾波。而隨著人工智能及深度學(xué)習(xí)的發(fā)展,卷積也在神經(jīng)網(wǎng)絡(luò)中發(fā)揮重要的作用,如卷積神經(jīng)網(wǎng)絡(luò)。本參考設(shè)...
如何利用FPGA進(jìn)行時(shí)序分析設(shè)計(jì)
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)...
隨著系統(tǒng)級(jí)芯片(SoC)的復(fù)雜度不斷提高,軟、硬件開發(fā)融合所帶來的挑戰(zhàn)已經(jīng)不可小覷。這些功能強(qiáng)大的系統(tǒng)現(xiàn)在由復(fù)雜的軟件、固件、嵌入式處理器、GPU、存儲(chǔ)...
基于FPGA和8051單片機(jī)IP核的多功能頻率計(jì)的設(shè)計(jì)與實(shí)現(xiàn)
文中在FPGA芯片中嵌入MC8051 IP Core,作為控制核心,利用Verilog HDL語言進(jìn)行編程,設(shè)計(jì)了以MC8051 IPCore為核心的控...
本應(yīng)用筆記介紹了FPGA (現(xiàn)場可編程門陣列)及其如何保護(hù)系統(tǒng)的關(guān)鍵功能和知識(shí)產(chǎn)權(quán)(IP)。本文探討了IP保護(hù)的各種途徑。SHA-1質(zhì)詢-響應(yīng)認(rèn)證被認(rèn)為...
通過Matlab軟件實(shí)現(xiàn)對DSP/FPGA線性調(diào)頻信號(hào)仿真
Matlab是美國MathWorks公司自20世紀(jì)80年代中期推出的數(shù)學(xué)軟件,優(yōu)秀的數(shù)值計(jì)算與卓越的數(shù)據(jù)可視化能力使其很快在同類軟件中脫穎而出。Matl...
2018-08-30 標(biāo)簽:dspfpga調(diào)頻信號(hào) 8.6k 0
基于FPGA的可擴(kuò)展高速FFT處理器的設(shè)計(jì)與實(shí)現(xiàn)
DFT(離散傅里葉變換)作為將信號(hào)從時(shí)域轉(zhuǎn)換到頻域的基本運(yùn)算,在各種數(shù)字信號(hào)處理中起著核心作用,其快速算法FFT(快速傅里葉變換)在無線通信、語音識(shí)別、...
可編程輸入/ 輸出單元簡稱I/O 單元,是芯片與外界電路的接口部分,完成不同電氣特性下對輸入/ 輸出信號(hào)的驅(qū)動(dòng)與匹配要求,其示意結(jié)構(gòu)如圖2-4 所示。F...
前邊寫了很多關(guān)于板上外圍器件的評(píng)測文章,這篇是FPGA純邏輯設(shè)計(jì),是FPGA的另一部分——算法實(shí)現(xiàn),上篇文章做了HDC1000傳感器的使用,當(dāng)時(shí)說FPG...
2020-06-17 標(biāo)簽:fpga除法器邏輯設(shè)計(jì) 8.5k 0
很多計(jì)算機(jī)專業(yè)的學(xué)生都只是在理論層次學(xué)習(xí)計(jì)算機(jī)體系結(jié)構(gòu)方面的知識(shí),比如數(shù)據(jù)路徑、控制結(jié)構(gòu)和存儲(chǔ)系統(tǒng)等,但是如何將這些組合起來則完全靠學(xué)生的想象力。MIP...
2018-05-21 標(biāo)簽:fpgamipsimagination 8.5k 0
利用FFT IP Core實(shí)現(xiàn)FFT算法
利用FFT IP Core實(shí)現(xiàn)FFT算法 摘要:結(jié)合工程實(shí)踐,介紹了一種利用FFT IP Core實(shí)現(xiàn)FFT的方法,設(shè)計(jì)能同時(shí)對兩路實(shí)數(shù)序列進(jìn)行256...
利用 FPGA DIY 開發(fā)板實(shí)現(xiàn)撥碼開關(guān)控制數(shù)碼管顯示
利用撥碼開關(guān)控制8個(gè)數(shù)碼管的顯示,撥動(dòng)SW1,顯示1; 關(guān)閉SW1,打開SW2,顯示2...依此類推,撥動(dòng)SW8,顯示8。
串行配置和并行配置模式下的多片F(xiàn)PGA配置數(shù)據(jù)流加載方式
在需要多個(gè)FPGA芯片的應(yīng)用中,如果JTAG鏈上所有FPGA采用相同配置,可以通過“成組”加載方式同時(shí)加載;
2023-02-20 標(biāo)簽:fpgaJTAGCRC校驗(yàn) 8.5k 0
采用FPGA和單片機(jī)結(jié)合的等精度原理的測量頻率實(shí)現(xiàn)
傳統(tǒng)測量頻率的方法主要有直接測量法、分頻測量法、測周法等,這些方法往往只適用于測量一段頻率,當(dāng)被測信號(hào)的頻率發(fā)生變化時(shí),測量的精度就會(huì)下降。
了解CPU vs FPGA處理技術(shù)的好處和得失來進(jìn)行圖像處理
因此在考慮誰更適合進(jìn)行圖像處理時(shí),CPU還是FPGA?答案是“視情況而定”。您需要了解應(yīng)用的目標(biāo),才能使用最適合該設(shè)計(jì)的處理元件。但是,不管是什么應(yīng)用,...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |