完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:13039個(gè) 瀏覽:639867次 帖子:8010個(gè)
利用利用FPGA乘累加快速算法實(shí)現(xiàn)高速FIR數(shù)字濾波器的設(shè)計(jì)
高性能乘法器是實(shí)現(xiàn)高性能的FIR運(yùn)算的關(guān)鍵,分析乘法器的運(yùn)算過程,可以分解為部分積的產(chǎn)生和部分積的相加兩個(gè)步驟。部分積的產(chǎn)生非常簡單,實(shí)現(xiàn)速度較快,而部...
以FPGA為核心的機(jī)器視覺系統(tǒng)設(shè)計(jì)方案詳解
機(jī)器視覺就是用機(jī)器代替人眼來做測(cè)量和判斷。機(jī)器視覺作為人類視覺與大腦的延伸,是衡量現(xiàn)代工業(yè)自動(dòng)化程度的標(biāo)志之一。近年來,隨著計(jì)算機(jī)技術(shù)尤其是多媒體技術(shù)...
2018-07-13 標(biāo)簽:FPGA視覺系統(tǒng) 8k 0
通過對(duì)新設(shè)計(jì)的功能使用Virtualizer虛擬原型技術(shù)和對(duì)重用邏輯使用基于FPGA的HAPS原型技術(shù),設(shè)計(jì)師能夠?qū)⒃O(shè)計(jì)周期中軟件開發(fā)的起始時(shí)間提前多達(dá)...
鎖存器是個(gè)“奇葩”的器件,在FPGA邏輯設(shè)計(jì)中很避諱;在ASIC設(shè)計(jì)中,以前很喜歡(因?yàn)槊娣e?。?,現(xiàn)在不是很喜歡了。在這里就記錄一下關(guān)于鎖存器的一些事項(xiàng)吧。
寄存器主要由觸發(fā)器和一些控制門組成,每個(gè)觸發(fā)器能存放一位 二進(jìn)制碼,存放N位數(shù)碼,就應(yīng)該有N位觸發(fā)器。為保持觸發(fā)器能正常完成寄存器的功能,還必須用適...
PWM蜂鳴器驅(qū)動(dòng)之FPGA在線下載配置圖解
如圖7.20所示,在彈出的Hardware Setup頁面里,選擇當(dāng)前硬件為USB Blaster,然后close。如果當(dāng)前硬件里面沒有USB Blas...
結(jié)合實(shí)際時(shí)統(tǒng)項(xiàng)目提出了一種基于FPGA的高速時(shí)間統(tǒng)一系統(tǒng)設(shè)計(jì)方案
提出了一種基于FPGA的VPX時(shí)間統(tǒng)一系統(tǒng)設(shè)計(jì)方案。該方案具有可靠性高、集成度高、操作簡單、功能拓展性強(qiáng)、體積小等優(yōu)點(diǎn), 并具有更廣泛的實(shí)際應(yīng)用價(jià)值。
關(guān)于ADC應(yīng)用100Msps的數(shù)字示波器的案例分析
經(jīng)過高速ADC以后的數(shù)據(jù)通過FPGA(當(dāng)時(shí)就用Lattice的FPGA)進(jìn)行處理以后送到后面的Cortex M4控制器,再在LCD顯示屏上顯示出來,觸發(fā)...
2021-04-08 標(biāo)簽:fpga數(shù)字示波器信號(hào)發(fā)生器 8k 0
FPGA學(xué)習(xí)筆記:ROM IP核的使用方法
上一篇介紹了常用的鎖相環(huán)IP,這一節(jié)將介紹一種較為常用的 存儲(chǔ)類IP核 ——ROM的使用方法。ROM是 只讀存儲(chǔ)器 (Read-Only Memory)...
介紹LabVIEW的特點(diǎn)及發(fā)展戰(zhàn)略
NI公司的LabVIEW,這種圖像化的開發(fā)環(huán)境雖沒有MATLAB那樣強(qiáng)大的數(shù)據(jù)處理能力,但卻更直觀,對(duì)虛擬儀器設(shè)計(jì)和仿真有很大的幫助,我們也知道,這是家...
2018-06-25 標(biāo)簽:fpga測(cè)試測(cè)量labview 8k 0
本視頻介紹了7系列FPGA的DSP Slice功能。 此外,還討論了Pre-Adder和Dynamic Pipeline控制資源。
探究支持?jǐn)?shù)據(jù)轉(zhuǎn)發(fā)和基于FPGA的圖像處理卸載的圖像采集卡
單輸入至四輸入的CoaXPress 2.0圖像采集卡,支持?jǐn)?shù)據(jù)轉(zhuǎn)發(fā)和基于FPGA的圖像處理卸載 用于高速成像的接口卡 HK Matrox Rapixo ...
基于FPGA的比特平面分層 基于單核Zynq 7Z007S的MiniZed? 開發(fā)套件 Xilinx 推出革命性的新型自適應(yīng)計(jì)算產(chǎn)品 基于FPGA的二值...
2018-04-06 標(biāo)簽:FPGA 8k 0
便攜式超聲信號(hào)處理系統(tǒng)的全信號(hào)路徑解決方案
對(duì)可獲得的醫(yī)療保健的需求不斷增長。世界人口正在快速增長和老齡化,增加了醫(yī)療保健的成本。醫(yī)療從業(yè)者需要小型,節(jié)能且經(jīng)濟(jì)的診斷設(shè)備。非常需要能夠以具有成本效...
Verilog/VHDL語法學(xué)習(xí)是掌握基本代碼設(shè)計(jì)的技能以及經(jīng)驗(yàn)總結(jié)
無論是VHDL還是Verilog,建議初學(xué)者先掌握其中一門。
有關(guān)復(fù)位信號(hào)時(shí)序約束問題
做了很久FPGA的朋友們,是否有這種經(jīng)歷:一個(gè)FPGA設(shè)計(jì)工程,在研發(fā)測(cè)試階段或轉(zhuǎn)產(chǎn)中試階段發(fā)現(xiàn),F(xiàn)PGA系統(tǒng)在上電運(yùn)行后,偶爾會(huì)有異?,F(xiàn)象? 或者說,...
2017-02-11 標(biāo)簽:FPGA時(shí)序約束復(fù)位信號(hào) 7.9k 0
FPGA學(xué)習(xí):PLL硬核IP的配置和創(chuàng)建
下面我們來看本實(shí)例如何配置一個(gè)PLL硬核IP,并將其集成到工程中。如圖8.18所示,在新建的工程中,點(diǎn)擊菜單“ToolsàMegaWizard Plug...
FPGA學(xué)習(xí)系列:9.簡單狀態(tài)機(jī)設(shè)計(jì)
設(shè)計(jì)背景: 狀態(tài)機(jī)是描述各種復(fù)雜時(shí)序的時(shí)序行為,是使用 HDL進(jìn)行數(shù)學(xué)邏輯設(shè)計(jì)中非常重要的方法之一,狀態(tài)機(jī)分為摩爾機(jī)和米粒機(jī),當(dāng)輸出只和狀態(tài)有關(guān)系的話稱...
2018-06-01 標(biāo)簽:FPGA狀態(tài)機(jī) 7.9k 0
基于FPGA+ARM多路千兆以太網(wǎng)通信接口設(shè)計(jì)
隨著人工智能、大數(shù)據(jù)和物聯(lián)網(wǎng)等新興技術(shù)的發(fā)展,原始數(shù)據(jù)井噴式地涌現(xiàn)出來,這也對(duì)接口提出了更高的要求[1?2],高速、可靠的傳輸接口往往是整個(gè)項(xiàng)目的技術(shù)關(guān)鍵。
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |