完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:13039個 瀏覽:639860次 帖子:8010個
本篇博客主要講解發(fā)布于 Microprocessors and Microsystems 的文章《Semi-static Operator Graphs...
2023-02-23 標(biāo)簽:fpga存儲數(shù)據(jù)庫 1k 0
淺析FPGA加速圖數(shù)據(jù)庫查詢執(zhí)行的步驟
在當(dāng)今的數(shù)據(jù)化場景越來越豐富的大環(huán)境下,涌現(xiàn)出的非結(jié)構(gòu)化數(shù)據(jù)存儲分析被應(yīng)用于多數(shù)領(lǐng)域。
PCI Express 是用來互聯(lián)計算機(jī)和外圍設(shè)備的高速接口總線,是一種能夠應(yīng)用于移動設(shè)備,臺式電腦,工作站,服務(wù)器,嵌入式計算機(jī)和通信平臺等。
2023-02-23 標(biāo)簽:fpgaPCI嵌入式計算機(jī) 1.4萬 0
基于FPGA的PCIE應(yīng)用架構(gòu)設(shè)計分析(2)
通過AXI_Lite接口來配置Bram,通過這個ram來與PC機(jī)進(jìn)行一定的數(shù)據(jù)交互,解決圖像斷幀的現(xiàn)象
2023-02-23 標(biāo)簽:fpga數(shù)據(jù)傳輸PCIe 2.5k 0
基于FPGA的PCIE應(yīng)用架構(gòu)設(shè)計分析(1)
PCIe總線作為處理器系統(tǒng)的局部總線,其作用與PCI總線類似,主要目的是為了連接處理器系統(tǒng)中的外部設(shè)備,當(dāng)然PCIe總線也可以連接其他處理器系統(tǒng)。
在過去的幾十年里,電子通信行業(yè)一直是 FPGA 市場增長背后的重要推動力,并將繼續(xù)保持下去。
在過去的幾十年里,電子通信行業(yè)一直是 FPGA 市場增長背后的重要推動力,并將繼續(xù)保持下去。這背后的一個主要原因是 FPGA 中內(nèi)置了許多不同的高速接口...
基于labviewFPGA數(shù)據(jù)傳輸技術(shù)
數(shù)據(jù)傳輸技術(shù)主要用于多機(jī)通信領(lǐng)域,一般在數(shù)據(jù)交換過程中,為保證數(shù)據(jù)的穩(wěn)定可靠傳輸而制定的特殊傳送規(guī)則。其傳輸過程也根據(jù)傳輸?shù)奈锢斫橘|(zhì)而不同。
2023-02-22 標(biāo)簽:fpgalabview數(shù)據(jù)傳輸 2.1k 0
傅立葉變換是數(shù)字信號處理中的基本操作,廣泛應(yīng)用于表述及分析離散時域信號領(lǐng)域。但由于其運(yùn)算量與變換點(diǎn)數(shù)N的平方成正比關(guān)系,因此,在N較大時,直接應(yīng)用DFT...
2023-02-22 標(biāo)簽:fpga存儲器數(shù)字信號處理 781 0
做為FPGA的集成開發(fā)環(huán)境,不同的廠家其實大同小異。很多國產(chǎn)廠家,如安路,高云,會在軟件上貼近Xilinx和Intel,以節(jié)省客戶的軟件使用成本。
CXL全稱為Compute Express Link,作為一種全新的開放式互聯(lián)技術(shù)標(biāo)準(zhǔn),其能夠讓CPU與GPU、FPGA或其他加速器之間實現(xiàn)高速高效的互...
隨著技術(shù)的發(fā)展和各類應(yīng)用的需求,出現(xiàn)了各種以太網(wǎng)的標(biāo)準(zhǔn),包括標(biāo)準(zhǔn)以太網(wǎng)(10Mbit/s)、百兆以太網(wǎng)(100Mbit/s)、千兆以太網(wǎng)(1000Mbi...
系統(tǒng)性的掌握技術(shù)開發(fā)以及相關(guān)要求,對個人就業(yè)以及職業(yè)發(fā)展都有著潛在的幫助,希望對大家有所幫助。本次帶來Vivado系列,Vivado開發(fā)軟件開發(fā)設(shè)計流程...
FPGA上的二維片上網(wǎng)絡(luò)支持高帶寬數(shù)據(jù)加速應(yīng)用
在摩爾定律的推動下,集成電路工藝取得了高速發(fā)展,單位面積上的晶體管數(shù)量不斷增加。
2023-02-20 標(biāo)簽:fpga集成電路片上系統(tǒng) 1.5k 0
EtherCAT控制器在多通道視覺飛拍與多點(diǎn)精準(zhǔn)輸出上的應(yīng)用
ZMC408CE是正運(yùn)動推出的一款多軸高性能EtherCAT總線運(yùn)動控制器,具有EtherCAT、EtherNET、RS232、CAN和U盤等通訊接口,...
2023-02-20 標(biāo)簽:fpga控制器運(yùn)動控制器 2.9k 0
基于FPGA實現(xiàn)多路UART/SPI通信系統(tǒng)
本次的設(shè)計為多路UART/SPI通信系統(tǒng),可以實現(xiàn)一對多的通信。系統(tǒng)可以運(yùn)行在UART模式,也可以運(yùn)行在SPI模式。我選擇這一課題的原因主要是目前我所在...
2023-02-20 標(biāo)簽:fpga通信系統(tǒng)SPI 2.7k 0
使用DeepCover安全身份驗證器保護(hù)您的FPGA系統(tǒng)
本應(yīng)用筆記介紹了設(shè)計人員如何保護(hù)其 Xilinx FPGA 實現(xiàn)、保護(hù) IP 并防止附加外設(shè)偽造。設(shè)計人員可以使用本應(yīng)用筆記中描述的參考設(shè)計之一來實現(xiàn)這...
Efinity在Debug時會出現(xiàn)UUID mismatch錯誤案例分享
Efinity在Debug時會出現(xiàn)UUID mismatch錯誤。很多剛開始使用的人經(jīng)常遇到。
2023-02-20 標(biāo)簽:fpga串聯(lián)電阻JTAG 3k 0
早期的數(shù)字電路設(shè)計,采用原理圖以人工方式進(jìn)行。隨著電子技術(shù)的進(jìn)步,更復(fù)雜龐大和精準(zhǔn)有效的數(shù)字系統(tǒng)設(shè)計,則需要CAD技術(shù)的幫助。
2023-02-20 標(biāo)簽:fpga數(shù)字電路CAD技術(shù) 6k 0
串行配置和并行配置模式下的多片F(xiàn)PGA配置數(shù)據(jù)流加載方式
在需要多個FPGA芯片的應(yīng)用中,如果JTAG鏈上所有FPGA采用相同配置,可以通過“成組”加載方式同時加載;
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |