日B视频 亚洲,啪啪啪网站一区二区,91色情精品久久,日日噜狠狠色综合久,超碰人妻少妇97在线,999青青视频,亚洲一区二卡,让本一区二区视频,日韩网站推荐

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電平標(biāo)準(zhǔn)LVDS接口學(xué)習(xí)筆記

CHANBAEK ? 來源:電子設(shè)計(jì)小札 ? 作者:billzhhb ? 2023-11-22 16:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、LVDS概述

1) LVDS: 英文全稱Low-Voltage Differential Signaling,中文全稱:低電壓差分信號(hào),其基本特點(diǎn)即:“低電壓”、“差分”,引申特點(diǎn)“高速”、“低功耗”、“抗干擾”、“低輻射”。

2) LVDS可認(rèn)為僅定義“物理層”標(biāo)準(zhǔn),其僅定義了相關(guān)的電氣特性,因此也可被其他協(xié)議標(biāo)準(zhǔn)借用為其物理層接口。

3) LVDS相關(guān)規(guī)范標(biāo)準(zhǔn):TIA/EIA-644 規(guī)范、IEEE1596.3規(guī)范。

4) 使用場(chǎng)景:點(diǎn)對(duì)點(diǎn),高速數(shù)據(jù)傳輸,比如ADC接口、視頻接口等,也可用于板內(nèi)、背板、電纜等數(shù)據(jù)傳輸。

二、拓?fù)浣Y(jié)構(gòu)

圖片

如上圖,一個(gè)LVDS傳輸鏈路, 包含四種組件,LVDS驅(qū)動(dòng)器、LVDS接收器、LVDS差分傳輸介質(zhì)、終端匹配電阻 ,其中:

LVDS驅(qū)動(dòng)器實(shí)現(xiàn)單端轉(zhuǎn)差分LVDS信號(hào);

LVDS接收器實(shí)現(xiàn)差分LVDS轉(zhuǎn)單端信號(hào);

LVDS差分傳輸線由兩根(一對(duì))差分信號(hào)線組成,可以是PCB走線、也可以是線纜;

終端匹配電阻:一般為100歐,一方面以便在接收器正負(fù)兩端形成0.35V的壓差,一方面作為端接電阻防止信號(hào)反射。

為了提升傳輸?shù)膸?,可以選擇多組LVDS傳輸鏈路進(jìn)行傳輸,類似于PCIe的X2,X4這種。

其拓?fù)浣Y(jié)構(gòu)為點(diǎn)對(duì)點(diǎn)傳輸,對(duì)于多點(diǎn)傳輸?shù)腗LVDS這里先不考慮。

三、工作原理

圖片

如上圖可知,LVDS驅(qū)動(dòng)端有個(gè)3.5mA的恒流源驅(qū)動(dòng),同時(shí)由4個(gè)MOS管形成了全橋開關(guān)電路,通過4個(gè)MOS管的開關(guān),控制3.5mA恒流源輸出的電流方向;而接收器端在同相和反相之間并聯(lián)了一個(gè)100Ω端接電阻,通過端接電阻可產(chǎn)生3.5mA*100Ω=0.35V的電壓壓降,該壓降經(jīng)過接收端電平判斷可形成高低電平。

依據(jù)上圖的電路結(jié)構(gòu),可知LVDS是一個(gè)電流驅(qū)動(dòng)型接口,需要依賴外部電阻產(chǎn)生電壓, 如果單獨(dú)測(cè)量驅(qū)動(dòng)端(端口懸空)是無法測(cè)量到電壓信號(hào)的 ,這與我們常規(guī)的CMOS電壓驅(qū)動(dòng)型信號(hào)還是有所區(qū)別的。

具體高電平產(chǎn)生示意如下圖藍(lán)色箭頭所示,當(dāng)Q1和Q3導(dǎo)通,Q2和Q4截止,恒流源3.5mA電流分別經(jīng)過Q1、100歐端接電阻、Q3,最后經(jīng)過偏置電阻到GND,接收端輸入阻抗較大,則3.5mA基本全部經(jīng)過100歐電阻,形成了350mV的正向電壓差,即認(rèn)為輸出為“H”。

圖片

具體低電平產(chǎn)生示意如下圖橙色箭頭所示,當(dāng)Q2和Q4導(dǎo)通,Q1和Q3截止,恒流源3.5mA電流分別經(jīng)過Q4、100歐端接電阻、Q2,最后經(jīng)過偏置電阻到GND,一般接收端輸入阻抗較大,則3.5mA基本全部經(jīng)過100歐電阻,形成了350mV的負(fù)向電壓差,即認(rèn)為輸出為“L”。

圖片

四、電氣特性

1)輸出特性(對(duì)發(fā)送端來說)

圖片

如上圖所示,對(duì)LVDS而言,正端輸出信號(hào)VOUT+:邏輯1為高電平,邏輯0為低電平,負(fù)端輸出信號(hào)VOUT-:邏輯1為低電平,邏輯0為高電平。

這里面有兩個(gè)概念,一個(gè)是差分電壓,一個(gè)是共模電壓,其中:

差分電壓=“VOUT+”與“VOUT-”之間的電壓差,可為正,也可為負(fù),通常以|VOD|表示;VOD按照上文的原理分析,一般電壓差為350mV,但是在實(shí)際過程中有個(gè)范圍(如下圖),一般在250mV~450mV之間。

圖片

共模電壓=“VOUT+”與“VOUT-”的中心電壓,通常以VOC表示,共模電壓在實(shí)際不同的芯片中也有不同,通常情況下對(duì)于2.5V/3.3V/5V供電的設(shè)備,其VOC一般為1.2V,但是對(duì)于1.8V供電的設(shè)備,其VOC一般可能為0.9V。

2)輸入特性(對(duì)接收端來說)

對(duì)于接收端來說,也有同樣的共模電壓VIC和差分電壓VID概念,接收端針對(duì)這兩個(gè)特性分別有要求,其中:

差分電壓會(huì)有個(gè)判決門限(如下圖所示),正VID >= +100 mV對(duì)應(yīng)于邏輯1,負(fù)VID <=?100 mV則對(duì)應(yīng)于邏輯0。

需要特別說明的是,如果差分電壓在兩個(gè)閾值之間,則LVDS接收器輸出為未定義態(tài),可能為高電平或低電平。比如說LVDS接收器件輸入端短路或者開路時(shí),就會(huì)發(fā)生這種情況,現(xiàn)在新一代的LVDS接收器通常會(huì)避免這樣的情況,被稱為fail-safe, 具體參照前面的這篇文章。

圖片

需要重點(diǎn)說的是,由前面的介紹可以知道,LVDS信號(hào)為電流驅(qū)動(dòng)型,通常采用直流耦合的方式進(jìn)行, 因此LVDS的發(fā)送端和接收端是需要進(jìn)行共地處理的,這塊尤其注意,只不過對(duì)于共地的要求不是特別高,允許兩端有一定的地電勢(shì)差(如下圖所示) ,通常允許兩端的地電勢(shì)差在±1V之間。(當(dāng)然現(xiàn)在也有一些自帶隔離型的LVDS器件)

圖片

3)傳輸線

LVDS傳輸線可以為導(dǎo)線,也可以為PCB走線,其走線長(zhǎng)度從幾十厘米到10米這樣的范圍,其傳輸速率能夠達(dá)到3.125Gbps這樣的速率,當(dāng)然傳輸速率與傳輸距離是成反比的,當(dāng)100Mbps的時(shí)可以達(dá)到10米,當(dāng)3.125Gbps時(shí)只能小幾十厘米,準(zhǔn)確的距離還受傳輸介質(zhì)、阻抗匹配等影響,需要通過仿真去評(píng)估。

五、應(yīng)用說明

1) 應(yīng)用場(chǎng)景:點(diǎn)對(duì)點(diǎn)傳輸、低功耗,LVDS速率最高可>3.125Gbps,傳輸距離最長(zhǎng)可達(dá)到10m左右,但需要關(guān)注速率、傳輸介質(zhì)與傳輸距離的關(guān)系等;

2) 原理圖設(shè)計(jì)時(shí),需要關(guān)注接收端并聯(lián)端接100歐電阻,同時(shí)關(guān)注LVDS兩端的共地情況,有些時(shí)候端接電阻會(huì)內(nèi)置在接受端內(nèi)部;

3) PCB設(shè)計(jì)時(shí),主要關(guān)注差分信號(hào)的等長(zhǎng)、阻抗匹配,以及端接電阻緊貼著LVDS接收端器件放置(離發(fā)送端器件最遠(yuǎn)處)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 驅(qū)動(dòng)器
    +關(guān)注

    關(guān)注

    54

    文章

    9118

    瀏覽量

    156592
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    9603

    瀏覽量

    157677
  • 電平
    +關(guān)注

    關(guān)注

    5

    文章

    373

    瀏覽量

    41813
  • lvds
    +關(guān)注

    關(guān)注

    2

    文章

    1244

    瀏覽量

    70264
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    SN75LVDS31和SN75LVDS9638高速差分線驅(qū)動(dòng)器:設(shè)計(jì)與應(yīng)用解析

    31和SN75LVDS9638是實(shí)現(xiàn)低壓差分信號(hào)(LVDS)電氣特性的差分線驅(qū)動(dòng)器。LVDS技術(shù)將5V差分標(biāo)準(zhǔn)電平(如TIA/EIA - 4
    的頭像 發(fā)表于 03-18 16:10 ?227次閱讀

    深入剖析SNx5LVDS3xxxx系列高速差分線路接收器

    SNx5LVDS3xxxx系列器件滿足或超越了ANSI TIA/EIA - 644標(biāo)準(zhǔn)的要求,實(shí)現(xiàn)了LVDS的電氣特性。該技術(shù)將5 - V差分標(biāo)準(zhǔn)
    的頭像 發(fā)表于 01-04 14:20 ?409次閱讀

    高速差分線路接收器SN75LVDS32和SN75LVDS9637的全面剖析

    9637是德州儀器(TI)推出的符合低電壓差分信號(hào)(LVDS)電氣特性的差分線路接收器。LVDS技術(shù)能夠?qū)?V差分標(biāo)準(zhǔn)電平(如EIA/TIA - 422B)的輸出電壓降低,
    的頭像 發(fā)表于 01-04 09:50 ?770次閱讀

    高速差分線路驅(qū)動(dòng)器SN75LVDS31與SN75LVDS9638的深度剖析

    )電氣特性的差分線路驅(qū)動(dòng)器。LVDS技術(shù)將傳統(tǒng)5V差分標(biāo)準(zhǔn)電平的輸出電壓降低,從而減少了功耗,提高了開關(guān)速度,并且能夠在3.3V電源軌下工作。當(dāng)
    的頭像 發(fā)表于 01-04 09:45 ?781次閱讀

    SNx5LVDS3xxxx高速差分線路接收器深度解析

    SNx5LVDS3xxxx系列設(shè)備滿足或超越了ANSI TIA/EIA - 644標(biāo)準(zhǔn)的要求,實(shí)現(xiàn)了LVDS的電氣特性。該技術(shù)將5 - V差分標(biāo)準(zhǔn)
    的頭像 發(fā)表于 01-04 09:20 ?622次閱讀

    高速差分線路驅(qū)動(dòng)器SN75LVDS31與SN75LVDS9638的設(shè)計(jì)與應(yīng)用

    分線路驅(qū)動(dòng)器。LVDS技術(shù)將傳統(tǒng)5V差分標(biāo)準(zhǔn)電平(如TIA/EIA - 422B)的輸出電壓降低,從而降低功耗、提高開關(guān)速度,并允許在3.3V電源軌下工作。這
    的頭像 發(fā)表于 01-04 09:20 ?641次閱讀

    高速差分線路驅(qū)動(dòng)器SN75LVDS31與SN75LVDS9638的技術(shù)剖析

    分線路驅(qū)動(dòng)器。LVDS技術(shù)將傳統(tǒng)5V差分標(biāo)準(zhǔn)電平(如TIA/EIA - 422B)的輸出電壓降低,從而降低了功耗,提高了開關(guān)速度,并且能夠在3.3V電源軌下工作
    的頭像 發(fā)表于 12-29 16:25 ?740次閱讀

    【新品】ZYNALOG徴格半導(dǎo)體推出ZGN4XXX系列LVDS/M-LVDS高速接口芯片

    ZYNALOG徴格半導(dǎo)體正式推出ZGN4XXX系列高速接口芯片。該系列涵蓋LVDS線路驅(qū)動(dòng)器、LVDS線路接收器以及M-LVDS收發(fā)器,為您的背板數(shù)據(jù)傳輸、有線數(shù)據(jù)傳輸、時(shí)鐘分配提供高
    的頭像 發(fā)表于 11-27 13:32 ?1112次閱讀
    【新品】ZYNALOG徴格半導(dǎo)體推出ZGN4XXX系列<b class='flag-5'>LVDS</b>/M-<b class='flag-5'>LVDS</b>高速<b class='flag-5'>接口</b>芯片

    淺談DDR的邏輯電平標(biāo)準(zhǔn)

    總所周知,一般我們?cè)趯?duì)通信芯片互連的時(shí)候,要求兩者的IO接口電平標(biāo)準(zhǔn)是一樣的,而在學(xué)習(xí)FPGA與DDR互連的時(shí)候,查看網(wǎng)上的資料卻很少提及這方面,都是直接教你怎么連接,不明所以,所以這
    的頭像 發(fā)表于 10-29 11:09 ?3701次閱讀
    淺談DDR的邏輯<b class='flag-5'>電平</b><b class='flag-5'>標(biāo)準(zhǔn)</b>

    LVDS接口的顯示屏,顯示偏暗問題的解決方法

    問題:點(diǎn)亮屏幕后畫面顯示偏暗 可能原因: 主板輸出的LVDS 模式與屏幕的不一致; PWM亮度并未調(diào)節(jié)到最亮; 解決方法 檢查主板的LVDS輸出模式是否和屏幕一致; 一般主板端的LVDS模式是可以配置的,配置成與屏幕相同的模式
    發(fā)表于 10-09 15:55

    液晶顯示屏LVDS接口JEIAD 、VESA、18bit LVDS關(guān)聯(lián)和區(qū)別

    24bit更簡(jiǎn)單,功耗和成本也更低。 線材和連接器成本:這是關(guān)鍵!18bit接口通??梢詼p少一個(gè)LVDS數(shù)據(jù)對(duì)。 標(biāo)準(zhǔn)的24bit LVDS接口
    發(fā)表于 08-30 09:13

    嵌入式接口通識(shí)知識(shí)之LVDS接口

    的特點(diǎn)是每對(duì)信號(hào)線(正負(fù)極性)之間的電壓差是信號(hào)的有效部分,而不是單獨(dú)的電平。這種差分傳輸方式使得LVDS接口在長(zhǎng)距離傳輸時(shí)能夠保持較高的抗干擾能力和數(shù)據(jù)傳輸速率。它的主要工作原理就是將發(fā)送端將輸入信號(hào)
    發(fā)表于 08-29 15:52

    LVPECL 與 LVDS 及 PECL 與 LVDS 的互連技術(shù)解析

    在高速光通信系統(tǒng)中,LVPECL(低壓正射極耦合邏輯)、PECL(正射極耦合邏輯)與 LVDS(低壓差分信號(hào))是常用的高速接口電平標(biāo)準(zhǔn)。LVPECL/PECL 以高速度、低噪聲特性廣泛
    的頭像 發(fā)表于 08-08 10:48 ?1639次閱讀
    LVPECL 與 <b class='flag-5'>LVDS</b> 及 PECL 與 <b class='flag-5'>LVDS</b> 的互連技術(shù)解析

    LVPECL與LVDS電平互連:直流與交流耦合設(shè)計(jì)指南

    1.?LVPECL?與LVDS?的互連 1.1 ??LVPECL?與LVDS?的直流耦合 LVPECL?到LVDS?的直流耦合結(jié)構(gòu)需要一個(gè)電阻網(wǎng)絡(luò),如圖5?中所示,設(shè)計(jì)該網(wǎng)絡(luò)時(shí)有這樣幾點(diǎn)必須考慮
    的頭像 發(fā)表于 08-04 16:42 ?1577次閱讀
    LVPECL與<b class='flag-5'>LVDS</b><b class='flag-5'>電平</b>互連:直流與交流耦合設(shè)計(jì)指南

    ADC和FPGA之間LVDS接口設(shè)計(jì)需要考慮的因素

    本文描述了ADC和FPGA之間LVDS接口設(shè)計(jì)需要考慮的因素,包括LVDS數(shù)據(jù)標(biāo)準(zhǔn)、LVDS接口
    的頭像 發(fā)表于 07-29 10:01 ?5637次閱讀
    ADC和FPGA之間<b class='flag-5'>LVDS</b><b class='flag-5'>接口</b>設(shè)計(jì)需要考慮的因素
    读书| 河池市| 武隆县| 长兴县| 荔波县| 忻城县| 沅陵县| 比如县| 高要市| 泸溪县| 曲阜市| 延津县| 上杭县| 孙吴县| 资溪县| 崇文区| 锡林郭勒盟| 奉新县| 赤壁市| 临潭县| 麟游县| 从化市| 汶上县| 东城区| 舒城县| 布拖县| 中卫市| 卢湾区| 峡江县| 龙陵县| 南汇区| 罗田县| 新乐市| 图木舒克市| 额敏县| 石家庄市| 郓城县| 聂拉木县| 平邑县| 陈巴尔虎旗| 多伦县|