完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
標簽 > ip核
IP就是知識產(chǎn)權(quán)核或知識產(chǎn)權(quán)模塊的意思,在EDA技術(shù)開發(fā)中具有十分重要的地位。美國著名的Dataquest咨詢公司將半導(dǎo)體產(chǎn)業(yè)的IP定義為“用于ASIC或FPGA中的預(yù)先設(shè)計好的電路功能模塊”。
文章:255個 瀏覽:52135次 帖子:250個
本文介紹一個FPGA開源項目:UDP千兆以太網(wǎng)光通信。利用SFP接口,可以通過使用SFP轉(zhuǎn)RJ45模塊或者直接使用光纖進行以太網(wǎng)通信。
2023-08-31 標簽:fpga接口千兆以太網(wǎng) 6.6k 0
基于FPGA和IP核的FIR低通濾波器的設(shè)計與實現(xiàn)
FIR(Finite Impulse Response,有限沖擊響應(yīng))數(shù)字濾波器具有穩(wěn)定性高、可以實現(xiàn)線性相位等優(yōu)點,廣泛被應(yīng)用于信號檢測與處理等領(lǐng)域。...
FPGA之軟核演練篇:內(nèi)置IP核之UART的應(yīng)用實戰(zhàn)講解-中斷
UART作為異步串口通信協(xié)議的一種,工作原理是將傳輸數(shù)據(jù)的每個字符一位接一位地傳輸。是對應(yīng)各種異步串行通信口的接口標準和總線標準,它規(guī)定了通信口的電氣特...
基于Altera浮點IP核的浮點矩陣相乘運算的實現(xiàn)和改進設(shè)計
嵌入式計算作為新一代計算系統(tǒng)的高效運行方式,應(yīng)用于多個高性能領(lǐng)域,如陣列信號處理、核武器模擬、計算流體動力學(xué)等。在這些科學(xué)計算中,需要大量的浮點矩陣運算...
學(xué)完SDRAM控制器后,可以感受到SDRAM的控制器的書寫是十分麻煩的,因此在xilinx一些FPGA芯片內(nèi)已經(jīng)集成了相應(yīng)的IP核來控制這些SDRAM,...
FPGA零基礎(chǔ)學(xué)習(xí)之Vivado-FIFO使用教程
FIFO的英文全稱叫做First in First out,即先進先出。這也就決定了這個IP核的特殊性,先寫進去的數(shù)據(jù)優(yōu)先被讀出,所以,F(xiàn)IFO是不需要...
Xilinx DDR2 IP 核控制器設(shè)計方案介紹與實現(xiàn)
提出一種便于用戶操作并能快速運用到產(chǎn)品的DDR2控制器IP核的FPGA實現(xiàn),使用戶不需要了解DDR2的原理和操作方式的情況下,依然可以通過IP核控制DD...
FPGA學(xué)習(xí)筆記:RAM IP核的使用方法
我們知道除了只讀存儲器外還有隨機存取存儲器,這一篇將介紹另一種 存儲類IP核 ——RAM的使用方法。RAM是 隨機存取存儲器 (Random Acces...
我們先看有哪三種GPIO:MIO、EMIO、AXI_GPIO。其中MIO和EMIO是直接掛在PS上的GPIO。而AXI_GPIO是通過AXI總線掛在PS...
本文介紹一個FPGA 開源項目:Micro Blaze最小系統(tǒng)。MicroBlaze是Xilinx提供的一個軟核IP,該軟核是由FPGA片內(nèi)邏輯資源組成...
2023-09-01 標簽:fpgaXilinxMicroBlaze 5.6k 0
在FPGA中利用CORDIC算法IP核實現(xiàn)三角函數(shù)關(guān)系的轉(zhuǎn)換
在FPGA硬件實現(xiàn)CORDIC的邏輯其實是很簡單的,就是設(shè)置好輸入輸出的位寬,然后建立好對應(yīng)的精度表,通過旋轉(zhuǎn)加得到運算結(jié)果。
關(guān)于高性能主從模式動態(tài)可重構(gòu)的SPI IP核的設(shè)計
隨著集成電路設(shè)計的快速發(fā)展,系統(tǒng)芯片(System-on-a-Chip,SoC)的集成度越來越高,從而對信號之間交流的要求也變高[1-2]。由于串行外設(shè)...
在開發(fā)PL時一般都會用到分頻或倍頻,對晶振產(chǎn)生的時鐘進行分頻或倍頻處理,產(chǎn)生系統(tǒng)時鐘和復(fù)位信號,下面就介紹一下在vivado2017.3中進行PL開發(fā)時...
基于Altera ASI IP核的ASI發(fā)送卡實現(xiàn)
設(shè)計實現(xiàn)基于PC 機和ASI 接口標準的電視 節(jié)目傳輸流的收發(fā)設(shè)備,在節(jié)目的制作、保存和重播等方面有大量的應(yīng)用。
本文開源一個FPGA項目:UDP萬兆光通信。該項目實現(xiàn)了萬兆光纖以太網(wǎng)數(shù)據(jù)回環(huán)傳輸功能。Vivado工程代碼結(jié)構(gòu)和之前開源的《UDP RGMII千兆以太...
Xilinx 7系列FPGA PCIe Gen3的應(yīng)用接口及特性
Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數(shù)據(jù)速率的PCI Express 3.0。本文介紹了7系列FPGA...
基于SOPC的MVB收發(fā)控制器IP核實現(xiàn)MVB網(wǎng)卡的設(shè)計
本設(shè)計正是基于SOPC的思想,開發(fā)實現(xiàn)自主知識產(chǎn)權(quán)的MVB收發(fā)控制器IP核,借助于QuartersII開發(fā)工具,集成至Altera FPGA器件內(nèi)部,構(gòu)...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |