電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>
FPGA/ASIC技術(shù)
電子發(fā)燒友本欄目為FPGA/ASIC技術(shù)專欄,內(nèi)容有fpga培圳資料、FPGA開發(fā)板、FPGA CPLD知識以及FPGA/ASIC技術(shù)的其它應(yīng)用等;是您學(xué)習(xí)FPGA/ASIC技術(shù)的好欄目。基于FPGA平臺的工業(yè)電機最大效率實現(xiàn)
美國國家儀器公司(NI)的設(shè)計團隊采用賽靈思FPGA作為其通用硬件架構(gòu)——可重構(gòu)I/O(RIO)的基礎(chǔ),以推出具有高計算性能的高靈活性嵌入式控制器。...
基于賽靈思FPGA的硬件加速技術(shù)打造高速系統(tǒng)
設(shè)計人員時常需要通過增加計算能力或額外輸入(或兩者)延長現(xiàn)有的嵌入式系統(tǒng)的壽命。而可編程系統(tǒng)平臺在這里大有用武之地。我們曾經(jīng)希望用安全網(wǎng)絡(luò)連接功能升級一套網(wǎng)絡(luò)可編程系...
2011-05-20 標(biāo)簽:FPGA賽靈思硬件加速高速系統(tǒng) 2261
如何以10進位顯示8位數(shù)的七段顯示器?
七段顯示器在DE2可當(dāng)成Verilog的控制臺,做為16進位的輸出結(jié)果。簡單的使用開關(guān)當(dāng)成2進位輸入,并用8位數(shù)的七段顯示器顯示10進位的結(jié)果。...
博客園正式支持Verilog語法著色功能
以前在貼Verilog代碼時,都只能挑C++或者C#的語法著色,但兩者的主題詞畢竟不太一樣,透過dudu的幫助,我將Verilog 2001年的主題詞加上了,現(xiàn)在博客園也能漂亮的顯示Verilog代碼了!...
數(shù)字控制振蕩器(NCO)的FPGA實現(xiàn)
本文通過分析數(shù)控振蕩器的實現(xiàn)原理和性能,給出了通過FPGA來實現(xiàn)NCO的具體方法,同時通過QUARTUSⅡ中的仿真驗證了本設(shè)計的正確性。...
再塑超聲波成像系統(tǒng)設(shè)計
新型超聲波模擬前端的先進技術(shù),允許超聲波設(shè)備廠商對性能進行調(diào)整,以適用于各種系統(tǒng)尺寸。...
A/D轉(zhuǎn)換芯片ADC08D1000特性介紹
超高速ADC-ADC08D1000是一款高性能的模/數(shù)轉(zhuǎn)換芯片。它具有雙通道結(jié)構(gòu),每個通道的最大采樣率可達到1.6 GHz...
2011-05-05 標(biāo)簽:FPGAAD轉(zhuǎn)換ADC08D1000AD轉(zhuǎn)換FPGA 9314
FPGA在高速互連中的應(yīng)用
高速串行互連是標(biāo)志并行數(shù)據(jù)總線向串行總線轉(zhuǎn)變的技術(shù)里程碑,這種技術(shù)是減少設(shè)計師面臨的信號阻塞問題的方法...
FPGA在嵌入式系統(tǒng)中的開發(fā)方向
隨著微電子技術(shù)的進步,SoC已經(jīng)在很多應(yīng)用中取代了傳統(tǒng)的以單片機為中心的架構(gòu),將很多外設(shè)和存儲器集成在一個芯片中,使系統(tǒng)的功耗和體積越來越小,而功能卻越來越強...
2011-04-26 標(biāo)簽:FPGA嵌入式系統(tǒng) 1266
基于Xilinx FPGA的片上系統(tǒng)無線保密通信終端
本系統(tǒng)以AES加密算法為例,使用Xilinx SPARTAN 3E為開發(fā)平臺,以Xilinx的嵌入式軟核Microblaze為主控制器,調(diào)用FPGA的硬件VHDL編程實現(xiàn)的AES加解密和控制CC2420來實現(xiàn)高速有效的數(shù)據(jù)通信...
2011-04-23 標(biāo)簽:FPGAXilinx片上系統(tǒng)通信終端FPGAXilinx無線保密片上系統(tǒng)通信終端 2329
智能流程簡化可編程系統(tǒng)芯片設(shè)計
從概念上來說,SoC開發(fā)本身就需要多種專門技術(shù),包括模擬設(shè)計、數(shù)字邏輯設(shè)計和系統(tǒng)/架構(gòu)定義,因此,需要使用智能化的系統(tǒng)級集成和驗證工具來實現(xiàn)PSC...
2011-04-20 標(biāo)簽:芯片設(shè)計可編程系統(tǒng)芯片設(shè)計 1416
芯片內(nèi)部與外部測試的深層采樣儲存技術(shù)
本文章將介紹在芯片內(nèi)部糾錯的一些限制,以及一套結(jié)合兩種測試模式的替代方案,可整合芯片內(nèi)部與外部測試模式的深層采樣儲存技術(shù)...
SOC設(shè)計驗證方法的探索
功能驗證已經(jīng)成為集成電路設(shè)計和開發(fā)的瓶頸,這就使得驗證的方法逐漸受到業(yè)界人士的高度重視。工程師們在設(shè)計時不可能考慮到萬無一失,所以很多系統(tǒng)行為是不能緊緊通過測試文...
基于SoPC的FPGA在線測試方法
本文提出了一種基于SoPC的FPGA在線測試方法,是對現(xiàn)有FPGA在線測試方法的一種有效的補充。 ...
Xilinx-從FPGA到處理器
通過與ARM的深度合作,Xilinx開始超越傳統(tǒng)的FPGA技術(shù)范疇,逐步觸及更為核心的處理器領(lǐng)域。...
基于FPGA的部分響應(yīng)CPM信號解調(diào)器的設(shè)計
基于CPM信號的恒包絡(luò)、帶寬緊湊和能量利用率高等優(yōu)點,近幾年來,它受到廣泛的研究與應(yīng)用。文中分析了二進制,部分響應(yīng)L=2 的連續(xù)相位調(diào)制方式,提出了一種該調(diào)制方式下解調(diào)器的...
2011-04-09 標(biāo)簽:FPGA信號解調(diào)器cpm信號FPGA信號解調(diào)器 4255
基于FPGA的8PSK軟解調(diào)實現(xiàn)
首先分析了8PSK 軟解調(diào)算法的復(fù)雜度以及MAX算法的基本原理,并在Altera 公司的Stratix II 系列FPGA芯片上實現(xiàn)了此軟解調(diào)硬件模塊...
基于FPGA的EnDat編碼器數(shù)據(jù)采集后續(xù)電路設(shè)計
本文設(shè)計了一種基于FPGA的編碼器接口,用以進行編碼器和伺服驅(qū)動器DSP處理器之間的通訊,并且具有CRC校驗等糾錯功能。本文給出了硬件連接和FPGA程序設(shè)計流程...
2011-04-06 標(biāo)簽:FPGA編碼器數(shù)據(jù)采集 6767
基于Virtex-5 FPGA的Gbps無線通信基站設(shè)計
本文研究工作依托于國家“863”計劃Gbps 無線傳輸關(guān)鍵技術(shù)與試驗系統(tǒng)研究開發(fā)項目,研制面向LTE-A、IMT-Advanced等未來移動通信標(biāo)準(zhǔn),能夠驗證相關(guān)技術(shù)并達到標(biāo)準(zhǔn)技術(shù)指標(biāo)的新型移動通...
基于SOPC技術(shù)的PET瓶缺陷檢測系統(tǒng)設(shè)計
闡述基于SOPC在圖像處理方面的設(shè)計方法。實際應(yīng)用證明了FPGA在圖像處理的可行性及在處理速度上的優(yōu)勢。...
基于LZW算法的數(shù)據(jù)無損壓縮硬件實現(xiàn)
本文利用FPGA實現(xiàn)了改進的LZW壓縮算法,仿真證明其算法具有很高壓縮率,適合工程的實際應(yīng)用。...
立體攝像深度感知的FPGA實現(xiàn)
針對立體攝像的深度感知,F(xiàn)PGA解決方案能使處理器的時間得到緩解,減少或除去器件的成本,例如MPU、DSP、激光器和昂貴的鏡頭...
免費的I/O改進FPGA時鐘分配控制
本文將探討FPGA時鐘分配控制方面的挑戰(zhàn),協(xié)助開發(fā)團隊改變他們的設(shè)計方法,并針對正在考慮如何通過縮小其時鐘分配網(wǎng)絡(luò)的規(guī)模來擁有更多的FPGA I/O,或提高時鐘網(wǎng)絡(luò)性能的設(shè)計者們...
2011-03-30 標(biāo)簽:FPGA 1312
可編程模擬器件在接收機動態(tài)可重構(gòu)結(jié)構(gòu)應(yīng)用
可重構(gòu)結(jié)構(gòu)是一種可以根據(jù)具體運算情況重組自身資源,實現(xiàn)硬件結(jié)構(gòu)自身優(yōu)化、自我生成的計算技術(shù)。動態(tài)可重構(gòu)技術(shù)可快速實現(xiàn)器件的邏輯重建,...
基于Spantan FPGA的多路數(shù)字量采集模塊設(shè)計
測控系統(tǒng)常常需要處理所采集到的各種數(shù)字量信號。通常測控系統(tǒng)采用通用MCU完成系統(tǒng)任務(wù)。但當(dāng)系統(tǒng)中采集信號量較多時,僅依靠MCU則難以完成系統(tǒng)任務(wù)...
2011-03-25 標(biāo)簽:FPGAmcuFPGAmcu數(shù)字量采集 1846
SoC FPGA上的策略考慮
這些 SoC FPGA 完善了十多年以來的軟核 CPU 以及其他軟核 IP。各種技術(shù)、商業(yè)和市場因素相結(jié)合推動了這一關(guān)鍵點的出現(xiàn),Altera、Cypress 半導(dǎo)體、Intel 和 Xilinx 公司等供應(yīng)商都發(fā)布或者開始發(fā)售 ...
基于FPGA的嵌入式塊SRAM的設(shè)計
嵌入式SRAM 是最常用的一種,其典型的應(yīng)用包括片上緩沖器、高速緩沖存儲器、寄存器堆等。除非用到某些特殊的結(jié)構(gòu),標(biāo)準(zhǔn)的六管單元(6T)SRAM 對于邏輯工藝有著很好的兼容性。...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |

































