電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>
FPGA/ASIC技術(shù)
電子發(fā)燒友本欄目為FPGA/ASIC技術(shù)專欄,內(nèi)容有fpga培圳資料、FPGA開發(fā)板、FPGA CPLD知識(shí)以及FPGA/ASIC技術(shù)的其它應(yīng)用等;是您學(xué)習(xí)FPGA/ASIC技術(shù)的好欄目。Altera器件時(shí)間匹配問題的解決方案
1 引言 Altera的 MAX+PLUSⅡ可編程邏輯開發(fā)軟件,提供了一種與工作平臺(tái)、器件結(jié)構(gòu)無關(guān)的設(shè)計(jì)環(huán)境,深受廣大電子設(shè)計(jì)人員的喜愛。但設(shè)計(jì)人員都會(huì)遇到Altera器件設(shè)計(jì)中的時(shí)間匹配...
2010-07-05 標(biāo)簽:Altera 1501
基于FPGA和硬件描述語言Verilog的液晶顯示控制器的設(shè)
本設(shè)計(jì)是一種基于FPGA(現(xiàn)場可編程門陣列)的液晶顯示控制器。與集成電路控制器相比,F(xiàn)PGA更加靈活,可以針對(duì)小同的液晶顯示模塊更改時(shí)序信號(hào)和顯示數(shù)據(jù)。FPGA的集成度、復(fù)雜度和...
Xilinx FPGA中的CRC模塊
CRC根據(jù)一個(gè)給定的數(shù)據(jù)位組算出,然后在傳輸或存儲(chǔ)之前附加到數(shù)據(jù)幀尾部。接收或檢索到幀后,對(duì)其內(nèi)容重新計(jì)算CRC,以此來驗(yàn)證其有效性,確保數(shù)據(jù)無誤。 ...
2010-07-02 標(biāo)簽:Xilinx 7505
基于 ARM微處理器的器件——可擴(kuò)展式處理平臺(tái)
目前,賽靈思正在開發(fā)一款全新的基于 ARM微處理器的器件——可擴(kuò)展式處理平臺(tái),專門針對(duì)軟件和系統(tǒng)開發(fā)人員的實(shí)際工作方式量身定制。通過解決上述問題,這款新穎的器件將給...
FPGA的低功耗設(shè)計(jì)分析
FPGA的功耗高度依賴于用戶的設(shè)計(jì),沒有哪種單一的方法能夠?qū)崿F(xiàn)這種功耗的降低,在進(jìn)行低功耗器件的設(shè)計(jì)時(shí),人們必須仔細(xì)權(quán)衡性能、易用性、成本、密度以及功率等諸多指標(biāo)...
基于FPGA及RTOS操作系統(tǒng)的碼流分析儀設(shè)計(jì)
本文提出一種性價(jià)比較好的補(bǔ)充設(shè)計(jì)方案,它以通用的FPGA和RTOS為基礎(chǔ)、基于嵌入式硬件平臺(tái)來實(shí)現(xiàn)碼流分析功能。文中還闡述了碼流采集、碼流分析和信息顯示等多項(xiàng)關(guān)鍵技術(shù)。 ...
基于Flash構(gòu)架的模數(shù)混合的FPGA在心電監(jiān)控儀上的應(yīng)用設(shè)
Fution系列的FPGA是世界上首個(gè)基于Flash構(gòu)架的模數(shù)混合的FPGA,即在數(shù)字FPGA的基礎(chǔ)上加入了模擬電路部分,解決了傳統(tǒng)模擬電路和FPGA分離給設(shè)計(jì)帶來的諸多問題,降低了PCB板...
基于AFS600芯片與8051的陽能熱水器控制器的設(shè)計(jì)
本文以AFS600為核心,實(shí)現(xiàn)了太陽能熱水器的控制器系統(tǒng)。與目前采用微處理器、PLC或FPGA芯片設(shè)計(jì)的系統(tǒng)相比,該系統(tǒng)具有結(jié)構(gòu)簡單、外圍元件少、穩(wěn)定性高等優(yōu)點(diǎn)。1?系統(tǒng)...
2010-06-30 標(biāo)簽:AFS600 1550
怎樣在FPGA中處理開關(guān)控制信號(hào)
本系統(tǒng)設(shè)計(jì)利用FPGA間接控制2塊MAX4312選通所需要的視頻通道,實(shí)現(xiàn)各個(gè)視頻通道間相互切換。根據(jù)開關(guān)控制信號(hào)的設(shè)計(jì)思想在FPGA中對(duì)撥動(dòng)開關(guān)輸入信號(hào)做去抖動(dòng)處理,然后對(duì)不同的...
2010-06-29 標(biāo)簽:FPGA開關(guān)控制 4331
Xilinx芯片與廣播設(shè)備的視頻連接應(yīng)用設(shè)計(jì)
電視臺(tái)的演播室需要在不替換龐大的以同軸電纜構(gòu)建的基礎(chǔ)架構(gòu)的情況下,將模擬音頻和視頻轉(zhuǎn)換為數(shù)字音頻和視頻,這樣就逐漸形成了傳輸非壓縮標(biāo)清視頻的串行數(shù)字接口(SDI)協(xié)議...
2010-06-29 標(biāo)簽:Xilinx芯片 851
單片F(xiàn)PGA高清(HD)互聯(lián)網(wǎng)協(xié)議(IP)監(jiān)視攝像機(jī)設(shè)計(jì)方案
Altera公司日前發(fā)布業(yè)界第一款單片F(xiàn)PGA高清(HD)互聯(lián)網(wǎng)協(xié)議(IP)監(jiān)視攝像機(jī)參考設(shè)計(jì),進(jìn)一步為監(jiān)視市場提供擴(kuò)展FPGA解決方案。這一獨(dú)特的解決方案采用了Altera低成本Cyclone III或者Cyclone ...
采用可編程邏輯器件和A/D轉(zhuǎn)換器的高速數(shù)據(jù)采集卡的設(shè)計(jì)方案
用于PC的采集系統(tǒng)以前大多有用ISA總線結(jié)構(gòu),這種結(jié)構(gòu)的最大缺點(diǎn)是傳輸速率低,無法實(shí)現(xiàn)高速數(shù)據(jù)的實(shí)時(shí)傳輸。而PCI總線則以其卓越的性能受到了廣泛的應(yīng)用。32位PCI總線的...
2010-06-25 標(biāo)簽:FPGA轉(zhuǎn)換器可編程邏輯器件 1172
controller_4G08的方案設(shè)計(jì) 實(shí)現(xiàn)了FPGA對(duì)F
本文設(shè)計(jì)了一個(gè)Flash控制器controller_4G08,它建立了自己的指令集,可以方便地實(shí)現(xiàn)FPGA對(duì)Flash的控制和讀寫操作。FPGA主狀態(tài)機(jī)可以在系統(tǒng)時(shí)鐘頻率下對(duì)controller_4G08發(fā)送指令,然后...
2010-06-24 標(biāo)簽:Flash控制器 1635
CPLD設(shè)計(jì)的CCD信號(hào)發(fā)生器技術(shù)
本文設(shè)計(jì)了一種基于CPLD的可編程高精度CCD信號(hào)發(fā)生器。充分利用CPLD的可編程性.模擬出滿足系統(tǒng)要求的CD信號(hào),輸出信號(hào)頻率...
在FPGA設(shè)計(jì)中使用Precision RTL 綜合實(shí)例
數(shù)字濾波器通常分成有限脈沖響應(yīng)(finite impulse response,也就是FIR)和無限脈沖響應(yīng)(infinite impulse response,也就是IIR)兩大類。FIR 濾波器相對(duì)于...
2010-06-10 標(biāo)簽:FPGA設(shè)計(jì) 1968
ModelSim+Synplify+Quartus的Alte
[page_break] 本文適合初學(xué)者,源代碼:mux4_to_1.v 工作內(nèi)容: 1、設(shè)計(jì)一個(gè)多路選擇器,利用ModelSimSE做功能仿真; 2、利用Synplify Pro進(jìn)行綜合,生成xxx.vqm文件; 3、利用Qua...
2010-06-07 標(biāo)簽:ModelSim 2409
搭建Xilinx FPGA開發(fā)環(huán)境的方法
一、計(jì)算機(jī)硬件環(huán)境要求:1、操作系統(tǒng): Microsoft Windows XP Home Edition SP22、基本配置: A、處理器:Intel CPU T2050 1.6GHz B、內(nèi)存:512MB ...
對(duì)FPGA進(jìn)行系統(tǒng)設(shè)計(jì)的Xilinx軟件使用方法
Solution:在對(duì)FPGA設(shè)計(jì)進(jìn)行最初步的系統(tǒng)規(guī)劃的時(shí)候,需要進(jìn)行模塊劃分,模塊接口定義等工作。通常,我們只能在紙上進(jìn)行設(shè)計(jì)。雖然在紙上我們可以很隨意地書寫,而用紙畫的不...
好用的Verilog串口UART程序
==========================================================================//-----------------------------------------------------// Design Name : uart // File Name?? : uart.v// Function??? : Simp...
FPGA DCM時(shí)鐘管理單元簡介及原理
DCM概述??? DCM內(nèi)部是DLL(Delay Lock Loop(?)結(jié)構(gòu),對(duì)時(shí)鐘偏移量的調(diào)節(jié)是通過長的延時(shí)線形成的。DCM的參數(shù)里有一個(gè)PHASESHIFT(相移),可以從0變到255。所以我們可以假設(shè)...
FPGA和單片機(jī)的串行通信接口設(shè)計(jì)
摘要:本文針對(duì)由FPGA構(gòu)成的高速數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問題,提出FPGA與單片機(jī)實(shí)現(xiàn)數(shù)據(jù)串行通信的解決方案。在通信過程中完全遵守RS232協(xié)議,具有較強(qiáng)的通用性和推廣...
基于Spartan-6 FPGA的SP605開發(fā)板解決文案
Xilinx 公司的Spartan-6 FPGA是目標(biāo)設(shè)計(jì)平臺(tái),提供集成的軟件和硬件,有利于設(shè)計(jì)集中力量進(jìn)行新產(chǎn)品創(chuàng)新. Spartan-6 FPGA包括LX 和LXT等13個(gè)系列, 邏輯單元從3,840 到147,443, 而功耗比以前的Spartan...
2010-05-31 標(biāo)簽:Spartan-6 4684
SignalTapII ELA設(shè)計(jì)的FPGA在線調(diào)試技術(shù)
在設(shè)計(jì)基于FPGA的電子系統(tǒng)時(shí),一般需要用示波器、邏輯分析儀等外部測試設(shè)備進(jìn)行輸入輸出信號(hào)的測試,借助測試探頭把信號(hào)送到測試設(shè)備上進(jìn)行觀察分析。當(dāng)然,前提是需要保...
2010-05-28 標(biāo)簽:FPGA 1086
FPGA設(shè)計(jì)的高速FIFO電路技術(shù)
FPGA設(shè)計(jì)的高速FIFO電路技術(shù) 本文主要介紹高速FIFO電路在數(shù)據(jù)采集系統(tǒng)中的應(yīng)用,相關(guān)電路主要有高速A/D轉(zhuǎn)換器、FPGA、SDRAM存儲(chǔ)器等。圖1為本方案的結(jié)構(gòu)框圖。在大容量...
基于FPGA和CPLD數(shù)字邏輯實(shí)現(xiàn)ADC技術(shù)
基于FPGA和CPLD數(shù)字邏輯實(shí)現(xiàn)ADC技術(shù) 數(shù)字系統(tǒng)的設(shè)計(jì)人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲(chǔ)器和標(biāo)準(zhǔn)的功能元件粘合在一起來實(shí)現(xiàn)...
FPGA設(shè)計(jì)的具有數(shù)字顯示的水溫測控系統(tǒng)
FPGA設(shè)計(jì)的具有數(shù)字顯示的水溫測控系統(tǒng) 近年來,電子技術(shù)的快速發(fā)展,使得計(jì)算機(jī)廣泛用于自動(dòng)檢測和自動(dòng)控制系統(tǒng)中,以致電壓、電流、溫度等...
NAND閃存的自適應(yīng)閃存映射層設(shè)計(jì)
NAND閃存的自適應(yīng)閃存映射層設(shè)計(jì) 閃存存儲(chǔ)器主要分為NAND和XOR兩種類型,其中NAND型是專為數(shù)據(jù)存儲(chǔ)設(shè)計(jì)。本文的閃存映射方法主要是針對(duì)NAND類型的...
基于FPGA的可層疊組合式SoC原型系統(tǒng)設(shè)計(jì)
基于FPGA的可層疊組合式SoC原型系統(tǒng)設(shè)計(jì) 在復(fù)雜片上系統(tǒng)SoC的設(shè)計(jì)過程中,驗(yàn)證仿真是影響項(xiàng)目進(jìn)度的關(guān)鍵因素。隨著芯片生產(chǎn)和制造工藝的提高,SoC設(shè)計(jì)的規(guī)模、復(fù)雜...
FPGA的時(shí)鐘頻率同步設(shè)計(jì)
FPGA的時(shí)鐘頻率同步設(shè)計(jì) 網(wǎng)絡(luò)化運(yùn)動(dòng)控制是未來運(yùn)動(dòng)控制的發(fā)展趨勢,隨著高速加工技術(shù)的發(fā)展,對(duì)網(wǎng)絡(luò)節(jié)點(diǎn)間的時(shí)間同步精度提出了更高的要求。如造紙機(jī)械,運(yùn)行速...
2010-01-04 標(biāo)簽:FPGA 3228
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |






































