電子發(fā)燒友網(wǎng)>EDA/IC設(shè)計(jì)>
EDA/IC設(shè)計(jì)
電子發(fā)燒友網(wǎng)本欄目為EDA/IC設(shè)計(jì)專區(qū),有豐富的EDA/IC設(shè)計(jì)應(yīng)用知識(shí)與EDA/IC設(shè)計(jì)資料,可供EDA/IC行業(yè)人群學(xué)習(xí)與交流。PCB電路板國際規(guī)范之淵源與現(xiàn)狀
IPC有關(guān)硬質(zhì)電路板的品質(zhì)規(guī)范,原有單雙面的IPC-D-250,及多層板的IPC-ML-950等兩份,二十余年來歷經(jīng)數(shù)次版本的修訂,直 到1992年3月才再整合成為單一體系的IPC-RB-276 。1994年11月276原版在推出局部...
2019-06-13 標(biāo)簽:PCB設(shè)計(jì)PCB電路板 1260
PCB行業(yè)中關(guān)于ERP的五個(gè)關(guān)鍵
PCB行業(yè)的ERP有一些模塊具有鮮明的行業(yè)性,而這些模塊往往是PCB行業(yè)ERP系統(tǒng)實(shí)施的難點(diǎn)。由于本身的特殊性,以及國內(nèi)的ERP供應(yīng)商對(duì)PCB行 業(yè)的認(rèn)識(shí)深度不夠,導(dǎo)致目前國內(nèi)PCB廠商及ERP供應(yīng)商都...
2019-04-21 標(biāo)簽:pcbERP系統(tǒng) 4394
PCB制板技術(shù)之計(jì)算機(jī)輔助制造處理技術(shù)介紹
計(jì)算機(jī)輔助制造(CAM)是根據(jù)所定工藝進(jìn)行各種工藝處理。前面所講的各項(xiàng)工藝要求,都要在光繪之前做出必要的準(zhǔn)備工作。比如鏡像、阻焊擴(kuò)大、工藝線、工藝框、線寬調(diào)整、中心孔、外形線...
PCB電路板敷銅需要注意哪些問題
所謂覆銅就是將PCB上閑置的空間作為基準(zhǔn)面,然后用固體銅填充,這些銅區(qū)又稱為灌銅。敷銅的意義在于,減小地線阻抗,提高抗干擾能力;降低壓降,提高電源效率;與地線相連,還可以減小...
2019-06-13 標(biāo)簽:PCB電路板 4205
最新修訂的IPC-2221B印制板設(shè)計(jì)通用標(biāo)準(zhǔn)正式發(fā)布
新標(biāo)準(zhǔn)中對(duì)電氣測(cè)試部分的更新,體現(xiàn)了行業(yè)對(duì)產(chǎn)品質(zhì)量和可靠性的重視。Perry說“電氣測(cè)試方面新增加的內(nèi)容介紹了如持續(xù)性測(cè)試、高壓測(cè)試、阻抗測(cè)試在內(nèi) 的測(cè)試方法??偟恼f來,一種測(cè)試...
2019-06-13 標(biāo)簽:pcb印制板IPC技術(shù) 25175
PCB印制電路板溫度迅速上升的原因及處理方法
引起印制板溫升的直接原因是由于電路功耗器件的存在,電子器件均不同程度地存在功耗,發(fā)熱強(qiáng)度隨功耗的大小變化。...
高速PCB板中產(chǎn)生串?dāng)_的原因分析以及抑制方法
高速設(shè)計(jì)中的仿真包括布線前的原理圖仿真和布線后的PCB仿真,對(duì)應(yīng)地,HyperLynx中有LineSim和BoardSim。LineSim主要針對(duì)布局布線前仿真,它可將仿真得到的約束條件作為實(shí)際的布線約束,較早地預(yù)...
高速PCB板設(shè)計(jì)中的串?dāng)_問題怎樣解決
在當(dāng)今飛速發(fā)展的電子設(shè)計(jì)領(lǐng)域,高速化和小型化已經(jīng)成為設(shè)計(jì)的必然趨勢(shì)。與此同時(shí),信號(hào)頻率的提高、電路板的尺寸變小、布線密度加大、板層數(shù)增多而導(dǎo)致的層間厚度減小等因素,則會(huì)引...
2019-08-16 標(biāo)簽:PCB設(shè)計(jì)華強(qiáng)PCB華強(qiáng)pcb線路板打樣 2625
如何快速解決PCB設(shè)計(jì)中的EMI問題
PCB布局、布線以及電源層的處理對(duì)整個(gè)電路板的EMI問題有著非常重要的影響。本文將通過實(shí)例分析討論如何利用EMIStream來解決板級(jí)EMI問題。隨著電子系統(tǒng)的復(fù)雜度越來越高,EMI問題也越來越多。...
2019-06-14 標(biāo)簽:emiPCB設(shè)計(jì)emc 3707
PCB印制電路板的抗干擾設(shè)計(jì)應(yīng)遵循哪些原則
首先,要考慮PCB尺寸大小。PCB尺寸過大時(shí),印制線條長(zhǎng),阻抗增加,抗噪聲能力下降,成本也增加;過小,則散熱不好,且鄰近線條易受干擾。在確定PCB尺寸后.再確定特殊元件的位置。最后,...
2019-06-14 標(biāo)簽:印制電路板PCB設(shè)計(jì)抗干擾 2771
驅(qū)動(dòng)電源PCB設(shè)計(jì)的技巧及規(guī)范
焊盤內(nèi)孔邊緣到印制板邊的距離要大于1mm,這樣可以避免加工時(shí)導(dǎo)致焊盤缺損。當(dāng)與焊盤連接的走線較細(xì)時(shí),要將焊盤與走線之間的連接設(shè)計(jì)成水滴狀,這樣的好處是焊盤不容易起皮,而是走線...
2019-06-14 標(biāo)簽:PCB設(shè)計(jì)驅(qū)動(dòng)電源 1377
電源模塊PCB設(shè)計(jì)的原理和技巧
從圖上可知,線性電源有整流、濾波、穩(wěn)壓、儲(chǔ)能等功能元件組成,同時(shí),一般用的線性電源為串聯(lián)穩(wěn)壓電源,輸出電流等于輸入電流,I1=I2+I3,I3是參考端,電流很小,因此I1≈I3。我們?yōu)槭裁?..
2019-06-14 標(biāo)簽:PCB設(shè)計(jì)電源模塊PCB設(shè)計(jì)開光電源電源模塊 5515
如何查找PCB設(shè)計(jì)過程中的軟件缺陷
結(jié)構(gòu)測(cè)試或白盒測(cè)試能有效地發(fā)現(xiàn)代碼中的邏輯、控制流、計(jì)算和數(shù)據(jù)錯(cuò)誤。這項(xiàng)測(cè)試要求對(duì)軟件的內(nèi)部工作能夠一覽無遺(因此稱為\“白盒\(zhòng)”或\“玻璃盒\(zhòng)”),以便了解軟件結(jié)構(gòu)的詳細(xì)情...
2019-06-14 標(biāo)簽:PCB設(shè)計(jì)PCB設(shè)計(jì)軟件缺陷 1128
如何設(shè)計(jì)PCB印制電路板的地線系統(tǒng)
在低頻電路中,信號(hào)的工作頻率小于1MHz,它的布線和器件間的電感影響較小,而接地電路形成的環(huán)流對(duì)干擾影響較大,因而應(yīng)采用一點(diǎn)接地。當(dāng)信號(hào)工作頻率大于10MHz時(shí),地線阻抗變得很大,此...
2019-06-14 標(biāo)簽:印制電路板PCB設(shè)計(jì)地線設(shè)計(jì) 1291
高速PCB中的地回流和電源回流以及跨分割問題分析
IC1為信號(hào)輸出端,IC2為信號(hào)輸入端(為簡(jiǎn)化PCB模型,假定接收端內(nèi)含下接電阻)第三層為地層。IC1和IC2的地均來自于第三層地層面。頂層右上角為一塊電源平面,接到電源正極。C1和C2分別為I...
如何提高高速DSP系統(tǒng)中PCB板的可靠性
隨著DSP工作頻率的提高,DSP和其他IC元器件趨向小型化、封裝密集化,通常電路設(shè)計(jì)時(shí)考慮采用多層板,建議電源和地都可以用專門的一層,且對(duì)于多種電源,例如DSP的I/O電源電壓和內(nèi)核電源電...
2019-06-15 標(biāo)簽:PCB板DSP系統(tǒng) 928
PCB印制電路板的平衡層疊設(shè)計(jì)
在核芯結(jié)構(gòu)中,電路板中的所有導(dǎo)電層敷在核芯材料上;而在敷箔結(jié)構(gòu)中,只有電路板內(nèi)部導(dǎo)電層才敷在核芯材料上,外導(dǎo)電層用敷箔介質(zhì)板。所有的導(dǎo)電層通過介質(zhì)利用多層層壓工藝粘合在一...
2019-06-15 標(biāo)簽:印制電路板PCB設(shè)計(jì) 941
PCB印制板的3W規(guī)則和20H規(guī)則以及五五規(guī)則解析
為了減少線間串?dāng)_,應(yīng)保證線間距足夠大,當(dāng)線中心間距不少于3倍線寬時(shí),則可保持70%的電場(chǎng)不互相干擾,稱為3W規(guī)則。如要達(dá)到98%的電場(chǎng)不互相干擾,可使用10W的間距。...
2019-06-17 標(biāo)簽:PCB設(shè)計(jì)印制板 2334
基于Protel99SE在高頻PCB設(shè)計(jì)中的一些問題研究
Protel99SE雖然具有自動(dòng)布局的功能,但并不能完全滿足高頻電路的工作需要,往往要憑借設(shè)計(jì)者的經(jīng)驗(yàn),根據(jù)具體情況,先采用手工布局的方法優(yōu)化調(diào)整部分元器件的位置,再結(jié)合自動(dòng)布局完成...
2019-06-17 標(biāo)簽:PCB設(shè)計(jì)edaPROTEL99SE 1482
PCB印制電路板信號(hào)完整性的影響因素分析
PCB傳輸線信號(hào)損耗來源為材料的導(dǎo)體損耗和介質(zhì)損耗,同時(shí)也受到銅箔電阻、銅箔粗糙度、輻射損耗、阻抗不匹配、串?dāng)_等因素影響。在供應(yīng)鏈上,覆銅板(CCL)廠家與PCB快件廠的驗(yàn)收指標(biāo)采用...
2019-06-17 標(biāo)簽:pcb印制電路板信號(hào)完整性 2345
PCB印制電路板設(shè)計(jì)的五大技術(shù)設(shè)計(jì)技巧介紹
印制電路板大小要適中,過大時(shí)印制線條長(zhǎng),阻抗增加,不僅抗噪聲能力下降,成本也高;過小,則散熱不好,同時(shí)易受臨近線條干擾。在器件布置方面與其它邏輯電路一樣,應(yīng)把相互有關(guān)的器...
2019-06-17 標(biāo)簽:pcb印制電路板散熱設(shè)計(jì)電磁兼容性設(shè)計(jì) 2143
PCB過孔的分類以及設(shè)計(jì)技巧
從設(shè)計(jì)的角度來看,一個(gè)過孔主要由兩個(gè)部分組成,一是中間的鉆孔(drill hole),二是鉆孔周圍的焊盤區(qū)。這兩部分的尺寸大小決定了過孔的大小。很顯然,在高速高密度的PCB設(shè)計(jì)時(shí),設(shè)計(jì)者...
2019-06-17 標(biāo)簽:PCB板PCB設(shè)計(jì)可制造性設(shè)計(jì)華秋DFM 4373
高速PCB設(shè)計(jì)中真差分TDR測(cè)試的方法原理及特點(diǎn)介紹
IPC-TM-650測(cè)試手冊(cè)是一套非常全面的PCB行業(yè)測(cè)試規(guī)范,從PCB的機(jī)械特性、化學(xué)特性、物理特性、電氣特性、環(huán)境特性等各方面給出了非常詳盡的測(cè)試方法以及測(cè)試要求。其中PCB板電氣特性要求在...
2019-06-17 標(biāo)簽:PCB設(shè)計(jì)差分走線PCB設(shè)計(jì)TDR測(cè)試差分走線 7737
如何提高高速PCB設(shè)計(jì)中信號(hào)完整性的可靠性
要想找出并解決這些高速信號(hào)問題,并且不依賴昂貴而費(fèi)時(shí)的電路板測(cè)試步驟,關(guān)鍵是要在電路板設(shè)計(jì)前進(jìn)行大量的信號(hào)分析。當(dāng)設(shè)計(jì)工程師發(fā)現(xiàn)這些問題后,就能通過改變布線和電路層分布、...
2019-06-17 標(biāo)簽:信號(hào)完整性高速PCB設(shè)計(jì) 970
PCB電路板中電源信號(hào)完整性設(shè)計(jì)的注意事項(xiàng)
在電路設(shè)計(jì)中,一般我們很關(guān)心信號(hào)的質(zhì)量問題,但有時(shí)我們往往局限在信號(hào)線上進(jìn)行研究,而把電源和地當(dāng)成理想的情況來處理,雖然這樣做能使問題簡(jiǎn)化,但在高速設(shè)計(jì)中,這種簡(jiǎn)化已經(jīng)是...
2019-06-18 標(biāo)簽:信號(hào)完整性PCB電路板 1985
PCB電路板設(shè)計(jì)過程中采用差分信號(hào)布線的策略分析
差模信號(hào)通過一對(duì)信號(hào)線來傳輸。一個(gè)信號(hào)線上傳輸我們通常所理解的信號(hào);另一個(gè)信號(hào)線上則傳輸一個(gè)等值而方向相反(至少在理論上是這樣)的信號(hào)。差分和單端模式最初出現(xiàn)時(shí)差異不大,...
高速PCB設(shè)計(jì)的信號(hào)完整性問題分析
當(dāng)信號(hào)在高速PCB板上沿傳輸線傳輸時(shí)可能會(huì)産生信號(hào)完整性問題。布線拓?fù)鋵?duì)信號(hào)完整性的影響,主要反映在各個(gè)節(jié)點(diǎn)上信號(hào)到達(dá)時(shí)刻不一致,反射信號(hào)同樣到達(dá)某節(jié)點(diǎn)的時(shí)刻不一致,所以造成...
2019-06-18 標(biāo)簽:IC信號(hào)完整性高速PCB設(shè)計(jì) 1273
PCB板的混合信號(hào)分區(qū)設(shè)計(jì)技巧
有人建議將混合信號(hào)電路板上的數(shù)字地和模擬地分割開,這樣能實(shí)現(xiàn)數(shù)字地和模擬地之間的隔離。盡管這種方法可行,但是存在很多潛在的問題,在復(fù)雜的大型系統(tǒng)中問題尤其突出。最關(guān)鍵的問...
PCB抄板信號(hào)隔離技術(shù)的設(shè)計(jì)要求解析
(1)系統(tǒng)地的噪聲比較大,容易使信號(hào)受損,隔離可將信號(hào)分離到一個(gè)干凈的信號(hào)子系統(tǒng)地、電源中,保證隔離部分信號(hào)的可靠性,達(dá)到系統(tǒng)設(shè)計(jì)要求。 (2)系統(tǒng)電壓差非常大。比如在強(qiáng)電...
PCB板導(dǎo)線阻抗干擾的形成原理解析
目前在印制電路板的抄板制造中,導(dǎo)線多為銅線,銅金屬本身的物理特性決定了其在導(dǎo)電過程中必然存在一定的阻抗,導(dǎo)線中的電感成分會(huì)影響電壓信號(hào)的傳輸,電阻成分則會(huì)影響電流信號(hào)的傳...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |
























