電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>
FPGA/ASIC技術(shù)
電子發(fā)燒友本欄目為FPGA/ASIC技術(shù)專欄,內(nèi)容有fpga培圳資料、FPGA開發(fā)板、FPGA CPLD知識以及FPGA/ASIC技術(shù)的其它應(yīng)用等;是您學(xué)習(xí)FPGA/ASIC技術(shù)的好欄目。LVDS高速ADC接口, xilinx FPGA實現(xiàn)
使用的AD芯片是ADI的AD9653,125M16bit高精度高速ADC,用到的采樣速率是80M。其SPI配置會單獨(dú)開一篇來講,SPI配置里面有個大坑,本來以為調(diào)好了的,后來又發(fā)現(xiàn)了問題,調(diào)了三天才定位到問題在哪...
ASIC芯片分類及特點(diǎn)分析
在集成電路界ASIC被認(rèn)為是一種為專門目的而設(shè)計的集成電路,是指應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計、制造的集成電路。ASIC的特點(diǎn)是面向特定用戶的需求,ASIC在批量生產(chǎn)時與通用集...
2023-03-31 標(biāo)簽:asic電子系統(tǒng)集成電路 4215
在FPGA上實現(xiàn)一個模塊,求32個輸入中的最大值和次大值
從算法本身來看,找最大值和次大值的過程很簡單;通過兩次遍歷:第一次求最大值,第二次求次大值; 算法復(fù)雜度是O(2n)。FPGA顯然不可能在一個周期內(nèi)完成如此復(fù)雜的操作,一般需要流水設(shè)計...
FPGA應(yīng)用的電源模塊的選擇案例
現(xiàn)場可編程門陣列 (FPGA) 是許多原型和中小批量產(chǎn)品的核心。FPGA 的主要優(yōu)勢是開發(fā)過程中的靈活性、簡單的升級路徑、更快的上市時間和相對較低的成本。一個關(guān)鍵的缺點(diǎn)是復(fù)雜性,F(xiàn)PGA 通...
2023-03-30 標(biāo)簽:FPGA開關(guān)穩(wěn)壓器線性穩(wěn)壓器AlteraFPGA開關(guān)穩(wěn)壓器電源模塊線性穩(wěn)壓器 3030
時序分析是FPGA設(shè)計中永恒的話題
時鐘的時序特性主要分為抖動(Jitter)、偏移(Skew)、占空比失真(Duty Cycle Distortion)3點(diǎn)。對于低速設(shè)計,基本不用考慮這些特征;對于高速設(shè)計,由于時鐘本身的原因造成的時序問題很普遍,因此必須...
基于XILINX FPGA的硬件設(shè)計總結(jié)之PCIE硬件設(shè)計避坑
一個GT Quad由四個GT車道組成。為PCIe IP選擇GT Quads時,Xilinx建議您在最靠近PCIe硬塊的地方使用GT Quad。雖然這不是必要時,它將改善設(shè)計的位置,路線和時間。...
邏輯綜合在整個IC設(shè)計流程RTL2GDS中的位置
根據(jù)摩爾定律的發(fā)展,晶體管的Poly的最小柵極長度已經(jīng)到達(dá)了1nm甚至更小,集成電路的規(guī)模越 來越大,集成度越來越高。...
2023-03-27 標(biāo)簽:ASIC技術(shù)EDA工具HDLIC設(shè)計UPF 3328
賽靈思的局部重配置技術(shù)(Partial Reconfiguration)
一般情況下,要重新配置一個FPGA需要使其處于復(fù)位狀態(tài),并通過外部控制器重新加載一個新設(shè)計到器件中。而局部重配置技術(shù)允許在FPGA內(nèi)部或外部的控制器在加載一個局部設(shè)計到一個可重配置...
基于FPGA的cy7c68013a雙向通信教程
本教程是基于FPGA的cy7c68013a的USB雙向通信實驗。...
2023-03-09 標(biāo)簽:FPGAusbCY7C68013ACypressFPGAusb雙向通信編寫 9289
SRIO IP核的三層協(xié)議的作用?
數(shù)據(jù)從遠(yuǎn)程設(shè)備(假設(shè)為DSP的SRIO端)傳輸過來,F(xiàn)PGA端(假設(shè)我們這端為FPGA的SRIO端口)通過RX接收到串行數(shù)據(jù),先到達(dá)物理層進(jìn)行時鐘恢復(fù),串并轉(zhuǎn)換,之后進(jìn)行8b/10b解碼操作、CRC校驗,這一系...
2023-03-03 標(biāo)簽:協(xié)議數(shù)據(jù)傳輸數(shù)據(jù)包 1825
2023年全國大學(xué)生集成電路創(chuàng)新競賽紫光同創(chuàng)賽道正式啟動
競賽背景? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? 逐夢芯時代,青春正當(dāng)燃。由工業(yè)和信息化部人才交流中心主辦,紫光同創(chuàng)參與協(xié)辦的“2023年第七屆全國大學(xué)生集成電路創(chuàng)新創(chuàng)業(yè)大賽...
2023-02-28 標(biāo)簽:FPGA集成電路開發(fā)板紫光同創(chuàng)FPGAHDMI開發(fā)板紫光同創(chuàng)集成電路 4733
FPGA數(shù)字圖像處理基礎(chǔ):色彩空間轉(zhuǎn)換(Verilog)
色彩本質(zhì)上是不同頻率的光,人眼對于不同頻率光線的不同感受產(chǎn)生主觀感知,從而得以區(qū)分不同的顏色。盡管從客觀上而言,色彩僅僅是不同頻率的光,但從視覺角度而言,不同顏色的認(rèn)知難...
2023-02-17 標(biāo)簽:FPGARGBVerilogFPGARGBVerilog數(shù)字圖像處理色彩 9075
基于FPGA的圖像處理
圖像處理的算法中,大部分需要采用浮點(diǎn)數(shù)運(yùn)算,而浮點(diǎn)數(shù)運(yùn)算再FPGA中是非常不劃算的,因此需要轉(zhuǎn)換成定點(diǎn)數(shù)計算,此時會設(shè)計到浮點(diǎn)運(yùn)算轉(zhuǎn)定點(diǎn)運(yùn)算時精度下降的問題。...
FPGA常見的基本設(shè)計要點(diǎn)
單元仿真要求代碼行覆蓋率、條件分支覆蓋率、表達(dá)式覆蓋率必須達(dá)到100%,這三種覆蓋率都可以通過modelsim來查看,不過需要在編譯該模塊時要在Compile option中設(shè)置好。...
2023-02-16 標(biāo)簽:FPGAFPGA仿真數(shù)據(jù)信號 1779
FPGA器件級的設(shè)計決策
選擇FPGA器件廠商、器件系列、工具集等,很大程度上還是要考慮設(shè)計團(tuán)隊成員的設(shè)計經(jīng)歷和偏好。話說“就熟不就生”,因為這在很大程度上會決定了設(shè)計復(fù)雜性高低和項目進(jìn)度周期的快慢。...
2023-02-13 標(biāo)簽:FPGA 1400
FPGA的六大應(yīng)用領(lǐng)域,你了解嗎?
接口和連接資源接口和連接功能主要包括無線基站對外的高速通信接口(PCI Express、以太網(wǎng) MAC、高速 AD/DA 接口)以及內(nèi)部相應(yīng)的背板協(xié)議(OBSAI、CPRI、EMIF、LinkPort)的實現(xiàn)。...
2023-02-09 標(biāo)簽:FPGAFPGA數(shù)字信號處理算法 2444
傅立葉變換的實質(zhì)-正交之美
對于信號,如果我們想用諧波來表示它的話,我們最好基于不同的頻率將之進(jìn)行分解,那么接下來的問題就是尋找一個正交基,它可以表示不同的頻率的諧波。換句話說,我們希望用不同頻率的...
2023-02-09 標(biāo)簽:傅里葉變換解碼系統(tǒng)音頻解碼器 2082
基于FPGA的單目內(nèi)窺鏡定位系統(tǒng)設(shè)計
本設(shè)計對系統(tǒng)的性能和系統(tǒng)的功能分別進(jìn)行了測試,性能測試是對FPGA的資源利用情況和運(yùn)行速度情況進(jìn)行測試,功能測試有腐蝕算法測試,幀差算法測試,定位功能調(diào)試等。...
2023-02-07 標(biāo)簽:FPGAFPGA內(nèi)窺鏡定位系統(tǒng) 761
國產(chǎn)FPGA!哪些公司比較牛?
為了滿足經(jīng)濟(jì)發(fā)展和國防需求,打破美國的壟斷,中國政府多年來投入了數(shù)百億科研經(jīng)費(fèi),通過逆向工程方式仿制美國對我禁運(yùn)的FPGA產(chǎn)品。但由于知識產(chǎn)權(quán)、生產(chǎn)工藝和軟件技術(shù)等多方面的限...
什么是FPGA?它有什么特點(diǎn)?
隨著消費(fèi)電子和通信等終端設(shè)備需求總量的增長,人工智能、大數(shù)據(jù)、云計算、智能汽車以及物聯(lián)網(wǎng)邊緣計算的發(fā)展,對FPGA的需求也將大增。相比于CPU、GPU,F(xiàn)PGA并不廣為大眾所熟知。接下來我...
2023-02-03 標(biāo)簽:FPGA芯片物聯(lián)網(wǎng) 4633
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |

















