可編程邏輯
提供權(quán)威的PLD及可編程邏輯器件設(shè)計(jì)應(yīng)用、Altera公司、Xilinx公司資訊和解決方案,包括HDL語言與源代碼、FPGA開發(fā)板、EDA工具、FPGA、FPGA軟件等領(lǐng)域。Vivado邏輯分析儀使用教程簡(jiǎn)析
傳統(tǒng)的邏輯分析儀在使用時(shí),我們需要將所要觀察的信號(hào)連接到FPGA的IO管腳上,然后觀察信號(hào)。...
2023-03-13 標(biāo)簽:FPGA計(jì)數(shù)器邏輯分析儀VivadoFPGAVivado計(jì)數(shù)器邏輯分析邏輯分析儀 4394
4D毫米波雷達(dá)兩大方向:DSP和FPGA
作為毫米波雷達(dá)的核心器件——雷達(dá)芯片,一般主要分為射頻的發(fā)射、接收芯片和基帶處理芯片。雷達(dá)芯片在整個(gè)雷達(dá)產(chǎn)品中不僅成本占比大(目前占到毫米波雷達(dá)總成本的 70%),同時(shí)由于在...
OFDM技術(shù)的基本原理
在基于OFDM技術(shù)的通信系統(tǒng)中,F(xiàn)FT/IFFT起著重要作用。隨著半導(dǎo)體產(chǎn)業(yè)逐漸成熟,大規(guī)模集成電路有利支撐起復(fù)雜電路運(yùn)算,以FPGA和基帶SoC芯片為代表的基帶處理器,在4G時(shí)代逐漸走向市場(chǎng)。...
2023-03-13 標(biāo)簽:FPGAFFTSoC芯片基帶處理器OFDM技術(shù) 2439
解讀FPGA的靜態(tài)時(shí)序分析
約定數(shù)據(jù)傳輸延時(shí)不能太小。這就奇怪了,數(shù)據(jù)傳得太慢大家都知道不好,難道傳得太快也不行嗎?是的,不行!Thold+Tsetup是一個(gè)觸發(fā)器的采樣窗口時(shí)間,我們知道,D觸發(fā)器并不是絕對(duì)的瞬間...
2023-03-13 標(biāo)簽:FPGAFPGA靜態(tài)時(shí)序 600
FPGA偽紅外圖像處理過程演示
紅外攝像機(jī)因?yàn)閷?duì)可見光不敏感,所以在一些特殊行業(yè)應(yīng)用越來越廣泛。...
2023-03-09 標(biāo)簽:FPGAled濾波器Raspberry PiFPGAledRaspberry Pi濾波器紅外攝像機(jī) 2326
求一種Ti60F100高速IO實(shí)現(xiàn)HDMI環(huán)出方案
xilinx和altera都有通過IO驅(qū)動(dòng)HDMI的方案,支持的分辨率各有不同,這跟不同系列的FPGA性能是相關(guān)的。...
基于20nm工藝制程的FPGA—UltraScale介紹
UltraScale是基于20nm工藝制程的FPGA,而UltraScale+則是基于16nm工藝制程的FPGA。...
2023-03-09 標(biāo)簽:FPGA緩沖器時(shí)鐘緩沖器時(shí)鐘 9093
FPGA在深度學(xué)習(xí)領(lǐng)域有哪些優(yōu)勢(shì)?
FPGA(Field-Programmable Gate Array)是一種靈活的可編程硬件設(shè)備,它在深度學(xué)習(xí)應(yīng)用領(lǐng)域中具有許多優(yōu)勢(shì)。...
2023-03-09 標(biāo)簽:FPGA加速器VivadoFPGAVivado加速器深度學(xué)習(xí)技術(shù) 2675
基于FPGA的cy7c68013a雙向通信教程
本教程是基于FPGA的cy7c68013a的USB雙向通信實(shí)驗(yàn)。...
2023-03-09 標(biāo)簽:FPGAusbCypressCY7C68013ACypressFPGAusb雙向通信編寫 9291
如何使用FPGA加速深度學(xué)習(xí)計(jì)算?
當(dāng)今的深度學(xué)習(xí)應(yīng)用如此廣泛,它們能夠?yàn)獒t(yī)療保健、金融、交通、軍事等各行各業(yè)提供支持,但是大規(guī)模的深度學(xué)習(xí)計(jì)算對(duì)于傳統(tǒng)的中央處理器(CPU)和圖形處理器(GPU)來說是非常耗時(shí)和資...
Xilinx FPGA PCIE 3.0高端開發(fā)板概述
信號(hào)源輸出的信號(hào)連接到AN9767模塊通過示波器顯示波形信號(hào) 信號(hào)源輸出的信號(hào)連接到AN706模塊,運(yùn)行系統(tǒng)進(jìn)行波形數(shù)據(jù)繪 制,通過開發(fā)板的HDMI接口顯示到顯示器...
2023-03-08 標(biāo)簽:示波器XilinxFPGA開發(fā)板 533
FPGA如何進(jìn)行對(duì)應(yīng)的硬件引腳分配
為PCIe IP選擇GT Quads時(shí),Xilinx建議您在最靠近PCIe硬塊的地方使用GT Quad。雖然這不是必要時(shí),它將改善設(shè)計(jì)的位置,路線和時(shí)間。...
一文詳解鎖相環(huán)位同步
基帶數(shù)據(jù)生成模塊生成的原始數(shù)據(jù)(1.5625Mbps)送至開發(fā)板上擴(kuò)展口的第9腳,經(jīng)短接線由第10腳送回FPGA芯片;...
2023-03-06 標(biāo)簽:鎖相環(huán)數(shù)字信號(hào)處理同步電路FPGA芯片 3738
FPGA設(shè)計(jì)總結(jié)十五條
Verilog作為一種HDL語言,對(duì)系統(tǒng)行為的建模方式是分層次的。比較重要的層次有系統(tǒng)級(jí)(system)、算法級(jí)(Algorithm)、寄存器傳輸級(jí)(RTL)、邏輯級(jí)(Logic)、門級(jí)(Gate)、電路開關(guān)級(jí)(Switch)...
FPGA如何工作?現(xiàn)場(chǎng)可編程門陣列的應(yīng)用
軟件定義網(wǎng)絡(luò)(SDN)和其他算法(如快速傅里葉變換(FFT))必須放入FPGA中,以便在復(fù)雜的實(shí)時(shí)環(huán)境中使用。無線電的標(biāo)準(zhǔn)組件包括用于接收和傳輸信號(hào)的天線,以及用于通過過濾、更改信號(hào)...
2023-03-06 標(biāo)簽:FPGA物聯(lián)網(wǎng)深度學(xué)習(xí) 658
SRIO IP核的三層協(xié)議的作用?
數(shù)據(jù)從遠(yuǎn)程設(shè)備(假設(shè)為DSP的SRIO端)傳輸過來,F(xiàn)PGA端(假設(shè)我們這端為FPGA的SRIO端口)通過RX接收到串行數(shù)據(jù),先到達(dá)物理層進(jìn)行時(shí)鐘恢復(fù),串并轉(zhuǎn)換,之后進(jìn)行8b/10b解碼操作、CRC校驗(yàn),這一系...
2023-03-03 標(biāo)簽:數(shù)據(jù)傳輸協(xié)議數(shù)據(jù)包 1829
一種可將手語字母翻譯成帶顯示器書面字母的智能手套
在這個(gè)項(xiàng)目中,我們的主要目的是開發(fā)一款智能手套,幫助使用手語的人在日常生活中輕松交流。...
從FPGA說起的深度學(xué)習(xí)
這是新的系列教程,在本教程中,我們將介紹使用 FPGA 實(shí)現(xiàn)深度學(xué)習(xí)的技術(shù),深度學(xué)習(xí)是近年來人工智能領(lǐng)域的熱門話題。...
2023-03-03 標(biāo)簽:FPGAC語言人工智能C++深度學(xué)習(xí) 2631
基于28nm工藝制程的7系列FPGA
7系列FPGA是基于28nm工藝制程。在7系列FPGA中,每個(gè)輸入/輸出區(qū)域(I/O Bank)包含50個(gè)輸入/輸出管腳,其中有4對(duì)(8個(gè))全局時(shí)鐘管腳,稱之為CCIO(Clock-capable IO)。...
2023-03-03 標(biāo)簽:FPGA收發(fā)器時(shí)鐘緩沖器pllCMTFPGApll收發(fā)器時(shí)鐘緩沖器 3539
用C語言實(shí)現(xiàn)一個(gè)全連接層和激活函數(shù)ReLU
全連接層是將輸入向量X乘以權(quán)重矩陣W,然后加上偏置B的過程。下面轉(zhuǎn)載第二篇的圖,能按照這個(gè)圖計(jì)算就可以了。...
2023 深圳電子元器件及物料采購(gòu)展覽會(huì)(“ES SHOW”)
2023 深圳電子元器件及物料采購(gòu)展覽會(huì) Electronics Sourcing Show 舉辦時(shí)間:2023.10.11-13 舉辦地點(diǎn):中國(guó)·深圳國(guó)際會(huì)展中心(寶安) 主辦單位:深圳市電子商會(huì) ????????? 勵(lì)展博覽集團(tuán) 承辦單位...
2023-03-02 標(biāo)簽:電子元器件 3203
TDK再次入選“科睿唯安全球百?gòu)?qiáng)創(chuàng)新機(jī)構(gòu)”
TDK株式會(huì)社(TSE:6762)因其在智能社會(huì)的數(shù)字化轉(zhuǎn)型(DX)和能源轉(zhuǎn)型(EX)方面的創(chuàng)新和領(lǐng)先地位,于近期被評(píng)為科睿唯安2023年度全球百?gòu)?qiáng)創(chuàng)新機(jī)構(gòu)。自2012年以來,全球百?gòu)?qiáng)創(chuàng)新機(jī)構(gòu)通過衡...
2023-02-28 標(biāo)簽:TDK 2418
未來的高性能FPGA是否會(huì)優(yōu)于GPU?
神經(jīng)網(wǎng)絡(luò)計(jì)算會(huì)通過網(wǎng)絡(luò)中的每個(gè)層。對(duì)于給定層,每個(gè)神經(jīng)元的值通過相乘和累加上一層的神經(jīng)元值和邊權(quán)重來計(jì)算。計(jì)算非常依賴于多重累積運(yùn)算。DNN計(jì)算包括正向和反向傳遞。...
2023-02-28 標(biāo)簽:FPGA神經(jīng)網(wǎng)絡(luò)gpu機(jī)器學(xué)習(xí)深度學(xué)習(xí) 974
2023年全國(guó)大學(xué)生集成電路創(chuàng)新競(jìng)賽紫光同創(chuàng)賽道正式啟動(dòng)
競(jìng)賽背景? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? 逐夢(mèng)芯時(shí)代,青春正當(dāng)燃。由工業(yè)和信息化部人才交流中心主辦,紫光同創(chuàng)參與協(xié)辦的“2023年第七屆全國(guó)大學(xué)生集成電路創(chuàng)新創(chuàng)業(yè)大賽...
2023-02-28 標(biāo)簽:FPGA集成電路HDMI開發(fā)板紫光同創(chuàng) 4743
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |


















